GERBANG LOGIKA DASAR

dokumen-dokumen yang mirip
BAB 1. KONSEP DASAR DIGITAL

RANGKAIAN LOGIKA DISKRIT

Percobaan 9 Gerbang Gerbang Logika

MODUL 3 GERBANG LOGIKA DASAR

Hanif Fakhrurroja, MT

TEORI DASAR DIGITAL (GERBANG LOGIKA)

TEORI DASAR DIGITAL (GERBANG LOGIKA)

MODUL 4 GERBANG LOGIKA KOMBINASIONAL

BAB V GERBANG LOGIKA DAN ALJABAR BOOLE

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

KATA PENGANTAR. Segala puji bagi Allah yang telah melimpahkan rahmat dan hidayah-nya,

Tabel kebenaran untuk dua masukan (input) Y = AB + AB A B Y

BAB 2 GERBANG LOGIKA & ALJABAR BOOLE

PENGENALAN SISTEM DIGITAL

GERBANG LOGIKA. Percobaan 1. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Tujuan :

BAB III GERBANG LOGIKA BINER

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang

BAB IV : RANGKAIAN LOGIKA

Mata Kuliah Arsitektur Komputer Program Studi Sistem Informasi 2012/2013 STMIK Dumai -- Materi This presentation is revised by HA

BAB III GERBANG LOGIKA DAN ALJABAR BOOLEAN

Percobaan 11 RANGKAIAN ANALOG PEMBANGUN GERBANG LOGIKA. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F ANISA PRATIWI / F JUPRI SALINDING / F

GERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori

RANGKAIAN PEMBANDING DAN PENJUMLAH

LAB #1 DASAR RANGKAIAN DIGITAL

MODUL II GATE GATE LOGIKA

O L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

X = A Persamaan Fungsi Gambar 1. Operasi NOT

LAPORAN PRAKTIKUM LABORATORIUM DIGITAL

BAB III RANGKAIAN LOGIKA

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)

2. GATE GATE LOGIKA. I. Tujuan 1. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika.

Percobaan 2 GERBANG KOMBINASIONAL DAN KOMPARATOR. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Sistem Digital. Dasar Digital -4- Sistem Digital. Missa Lamsani Hal 1

Elektronika dan Instrumentasi: Elektronika Digital 2 Gerbang Logika, Aljabar Boolean. Yusron Sugiarto

GERBANG LOGIKA LANJUTAN

BAB V DISAIN RANGKAIAN LOGIKA

GERBANG LOGIKA RINI DWI PUSPITA

Organisasi & Arsitektur Komputer

BAB III RANGKAIAN LOGIKA

GERBANG LOGIKA DIGITAL

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

dasar pembentuk dlm sistem digital. beroperasi dlm bilangan biner (gerbang logika biner).

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA

Algoritma & Pemrograman 2C Halaman 1 dari 7 ALJABAR BOOLEAN

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

BAB II ALJABAR BOOLEAN DAN GERBANG LOGIKA

FLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop

Gerbang Logika Dasar I

ALJABAR BOOLEAN R I R I I R A W A T I, M. K O M L O G I K A M A T E M A T I K A 3 S K S

GERBANG GERBANG LOGIKA

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

GERBANG LOGIKA & SISTEM BILANGAN

Karnaugh MAP (Bagian 1)

LAPORAN PRAKTIKUM SISTEM DIGITAL PEMBUKTIAN DALIL-DALIL ALJABAR BOOLEAN

Mengenal Gerbang Logika (Logic Gate)

Definisi Gerbang Logika

ALJABAR BOLEAN. Hukum hukum ALjabar Boolean. 1. Hukum Komutatif

Sasaran Pertemuan3 PERTEMUAN 3 GERBANG LOGIKA OR GATE ANIMATION. - Mahasiswa diharapkan dapat :

RANGKAIAN D FLIP-FLOP (Tugas Matakuliah Sistem Digital) Oleh Mujiono Afrida Hafizhatul ulum

Gerbang Logika. Input (A) Output (Y) 0 (Rendah) 1 (Tinggi) Tinggi (1) Rendah (0) Tabel Kebenaran/Logika Inverter

BAB V RANGKAIAN ARIMATIKA

RENCANA PELAKSANAAN PEMBELAJARAN ( RPP )

Rangkaian Logika. Eko Didik Widianto. Sistem Komputer - Universitas eko didik widianto - siskom undip SK205 Sistem Digital 1 / 32

GERBANG LOGIKA BERBASIS PROGRAMMABLE LOGIC DEVICE (PLD)

MODUL DASAR TEKNIK DIGITAL

TEORI DASAR DIGITAL OTOMASI SISTEM PRODUKSI 1

Modul 5 : Rangkaian Sekuensial 1

MK SISTEM DIGITAL SESI III GERBANG LOGIKA

I. Judul Percobaan Rangkaian Gerbang Logika dan Aljabar Boolean

DISUSUN OLEH : WAHYU RUDI SANTOSO

SISTEM DIGITAL GERBANG LOGIKA TEKNIK INFORMATIKA UNIVERSITAS TRUNOJOYO Rahmady Liyantanto Liyantanto, S.kom, S.kom

Relasi LOGIK FUNGSI AND, FUNGSI OR, DAN FUNGSI NOT

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Rangkaian Logika. Kuliah#2 TKC205 Sistem Digital - TA 2013/2014. Eko Didik Widianto. Sistem Komputer - Universitas Diponegoro

BAB V UNTAI NALAR KOMBINATORIAL

Aljabar Boolean. Rudi Susanto

RANGKAIAN MULTIPLEXER

DASAR TEKNIK DIGITAL (1) GERBANG-GERBANG LOGIKA DASAR

Representasi Boolean

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

Gerbang Logika & Aljabar Boole. Eka Maulana, ST, MT, Meng. Brawijaya University

Interface TTL dengan CMOS

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

INSTRUMENTASI INDUSTRI (NEKA421)

MAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR

LAB #4 RANGKAIAN LOGIKA SEKUENSIAL

Aljabar Boolean dan Gerbang Logika Dasar

Rangkaian Logika. Kuliah#2 TSK205 Sistem Digital - TA 2011/2012. Eko Didik Widianto. Teknik Sistem Komputer - Universitas Diponegoro.

MODUL I GERBANG LOGIKA

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Materi 6: Logic Concepts

BAB VII DASAR FLIP-FLOP

PEMANFAATAN APLIKASI ELECTRONIC WORKBENCH (EWB) PADA MATA KULIAH LOGIKA INFORMATIKA MATERI GERBANG LOGIKA

MODUL I TEGANGAN KERJA DAN LOGIKA

Tugas Mata Kuliah Pengantar Sistem Digital

ADC ( Analog To Digital Converter Converter konversi analog ke digital ADC (Analog To Digital Convertion) Analog To Digital Converter (ADC)

Jobsheet Praktikum FLIP-FLOP J-K

PERCOBAAN 5. PENYEDERHANAAN RANGKAIAN LOGIKA (MENGGUNAKAN K-MAP)

Transkripsi:

GERNG LOGIK DSR Gerbang Logika blok dasar untuk membentuk rangkaian elektronika digital Sebuah gerbang logika mempunyai satu terminal output dansatuataulebihterminal input Output-outputnya bisa bernilai HIGH (1) atau LOW (0) tergantung dari level-level digital pada terminal inputnya. da 7 gerbang logika dasar : ND, OR, NOT, NND, NOR, Ex-OR, Ex-NOR input Gerbang logika output

Gerbang ND Input Input Output Simbol gerbang logika ND Operasi ND : Jika Input ND keduanya HIGH, maka output akan HIGH Jika Input atau salah satu atau keduanya LOW maka output akan LOW Tabel Kebenaran gerbang ND 2 input INPUT Output 0 0 0 0 1 0 1 0 0 1 1 1

Cara kerja Gerbang ND : 0 0 5 V 1 1 =. nalogi elektrikal gerbang ND +5V =. Gerbang ND dengan switch Transistor

Gerbang ND dengan banyak Input C D ND 4 input =..C.D C D E F G H ND 8 input =..C.D.E.F.G.H INPUT Output C D 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 0 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 0 1 1 0 0 0 1 1 0 1 0 1 1 1 0 0 1 1 1 1 1 Tabel Kebenaran ND-4 input

Gerbang OR Input Input Output Simbol gerbang logika OR Operasi OR : Jika Input OR atau keduanya HIGH, maka output akan HIGH Jika Input dan keduanya LOW maka output akan LOW Tabel Kebenaran gerbang OR 2 input INPUT Output 0 0 0 0 1 1 1 0 1 1 1 1

Cara kerja Gerbang OR : 0 1 0 5 V 1 = + nalogi elektrikal gerbang OR +5V =+ Gerbang OR dengan switch Transistor

Gerbang OR dengan banyak Input C OR 3 input = ++C C D E F G H OR 8 input = ++C+D+E+F+G+H Tabel Kebenaran OR-3 input INPUT C Output 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 1

Gerbang NOT / INVERTER Input Output Simbol gerbang logika NOT Operasi NOT : Jika Input HIGH, maka output akan LOW Jika Input LOW, maka output akan HIGH = Tabel Kebenaran gerbang NOT / INVERTER INPUT Output 0 1 1 0

Gerbang NND Input Input Output TU Input Input Output Simbol gerbang logika NND Operasi NND : Merupakan Inversi (kebalikan) dari operasi ND Jika Input ND keduanya HIGH, maka output akan LOW Jika Input atau atau keduanya LOW, maka output akan HIGH Tabel Kebenaran gerbang NND INPUT Output 0 0 1 0 1 1 1 0 1 1 1 0 =.

Gerbang NND dengan banyak Input C NND 3 input =..C C D E F G H NND 8 input =..C.D.E.F.G.H Tabel Kebenaran NND-3 input INPUT C Output 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0

Gerbang NOR Input Input Output TU Input Input Output Simbol gerbang logika NOR Operasi NOR : Merupakan Inversi (kebalikan) dari operasi OR Jika Input dan keduanya LOW, maka output akan HIGH Jika Input OR salah satu atau keduanya HIGH, maka output akan LOW Tabel Kebenaran gerbang NOR INPUT Output 0 0 1 0 1 0 1 0 0 1 1 0 =+

Gerbang Ex-OR Input Input Output Simbol gerbang logika Ex-OR Operasi Ex-OR : Ex-OR adalah kependekan dari Exclusive OR Jika salah satu dari kedua inputnya HIGH (bukan kedua-duanya), maka output akan HIGH Jika kedua inputnya bernilai LOW semua atau HIGH semua, maka output akan LOW

Tabel Kebenaran Gerbang Ex-OR INPUT OUTPUT 0 0 0 0 1 1 1 0 1 1 1 0 Persamaan Logika Ex-OR = + erdasarkan Tabel Kebenaran di atas (yang bernilai output = 1), Ex-OR dapat disusun dari gerbang dasar : ND, OR dan NOT Persamaan E-OR (dari ND, OR dan NOT) : = + Gerbang Ex-OR dari ND, OR, NOT Simbol logika Ex-OR

Gerbang Ex-NOR Input Input Output Simbol gerbang logika Ex-NOR Operasi Ex-NOR : Ex-NOR merupakan kebalikan dari Ex-OR Jika salah satu dari kedua inputnya HIGH (bukan kedua-duanya), maka output akan LOW Jika kedua inputnya bernilai LOW semua atau HIGH semua, maka output akan HIGH

Tabel Kebenaran Gerbang Ex-NOR INPUT OUTPUT 0 0 1 0 1 0 1 0 0 1 1 1 Persamaan Logika Ex-NOR = + erdasarkan Tabel Kebenaran di atas (yang bernilai output = 1), Ex-NOR dapat disusun dari gerbang dasar : ND, OR dan NOT Persamaan E-NOR (dari ND, OR dan NOT) : = + Gerbang Ex-NOR dari ND, OR, NOT Simbol logika Ex-NOR

RINGKSN JENIS GERNG LOGIK No NM TIPE IC Simbol Logika ND 7408 Persamaan 1 =. Tabel Kebenaran INPUT Output 0 0 0 0 1 0 1 0 0 1 1 1 2 OR 7432 =+ INPUT Output 0 0 0 0 1 1 1 0 1 1 1 1 3 NOT 7404 INPUT Output 0 1 = 1 0 4 NND 7400 =. INPUT Output 0 0 1 0 1 1 1 0 1 1 1 0

RINGKSN JENIS GERNG LOGIK cont No NM Simbol Logika TIPE IC 5 NOR 7402 Persamaan =+ Tabel Kebenaran INPUT Output 0 0 1 0 1 0 1 0 0 1 1 0 6 Ex-OR 7486 = + INPUT OUTPUT 0 0 0 0 1 1 1 0 1 1 1 0 7 Ex-NOR = + INPUT OUTPUT 0 0 1 0 1 0 1 0 0 1 1 1

NLIS PE-WKTU-N Cara penganalisaan response output terhadap kombinasi input-inputnya pada periode waktu tertentu, Cara penganalisaaan yang lain adalah dengan Tabel Kebenaran Peralatan yang digunakan disebut : Timing Diagram (Diagram pe-waktu-an). entuk Timing Diagram : INPUT 1 0 1 0 OUTPUT 1 0 t0 t1 t2 t3 t4 t5

Contoh : 1. uatlah timing diagram untuk mendapatkan output dari gerbang ND berikut ini : Jawab : 1 0 1 0 1 0

2. uatlah timing diagram untuk mendapatkan output dari gerbang Ex-OR berikut ini : Jawab : 1 0 1 0 1 0

Soal Latihan : 1. Sebuah input data mempunyai urutan : 101110010. Gambarkan bentuk gelombang dari data input tersebut dalam representasi sinyal digital. 2. Sebutkan 3 jenis aplikasi yang menggunakan teknologi digital. 3. uat Tabel Kebenaran untuk gerbang ND-3 input berikut ini : C

4. uat Tabel Kebenaran untuk gerbang NOR-4 input berikut ini : C D 5. uat Timing Diagram untuk output dari gerbang OR-3 input berikut ini : C 1 0 1 0 C 1 0