LAB #4 RANGKAIAN LOGIKA SEKUENSIAL

dokumen-dokumen yang mirip
LAB #5 REGISTER, SYNCHRONOUS COUNTER AND ASYNCHRONOUS COUNTER

LAB #1 DASAR RANGKAIAN DIGITAL

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

PERCOBAAN 3 FLIP FLOP 1

=== PERANCANGAN RANGKAIAN SEKUENSIAL ===

PERCOBAAN 4 FLIP-FLOP 2

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

FLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop

PERTEMUAN 10 RANGKAIAN SEKUENSIAL

FLIP-FLOP (BISTABIL)

Modul 5 : Rangkaian Sekuensial 1

PERTEMUAN 10 RANGKAIAN SEKUENSIAL

RANGKAIAN D FLIP-FLOP (Tugas Matakuliah Sistem Digital) Oleh Mujiono Afrida Hafizhatul ulum

MAKALAH TEKNIK DIGITAL

BAB VII DASAR FLIP-FLOP

Rangkaian Sequensial. Flip-Flop RS

Tugas Mata Kuliah Pengantar Sistem Digital

Kuliah#11 TSK205 Sistem Digital - TA 2011/2012. Eko Didik Widianto. Teknik Sistem Komputer - Universitas Diponegoro

RANGKAIAN SEKUENSIAL

BAB VII FLIP FLOPS. Gate-gate logika kombinatorial. Elemenelemen. memori. Input-input eksternal. Gambar 7.1 Diagram Sistem Digital Umum

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

8. TRANSFER DATA. I. Tujuan

dan Flip-flop TKC Sistem Digital Lanjut Eko Didik Widianto Sistem Komputer - Universitas Diponegoro

Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

DCH1B3 Konfigurasi Perangkat Keras Komputer

Jobsheet Praktikum FLIP-FLOP S-R

Gambar 1.1 Logic diagram dan logic simbol IC 7476

MATERI RANGKAIAN SEKUENSIAL

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

Gambar 1.1. Rangkaian Sekuensial

Review Kuliah. TSK205 Sistem Digital. Eko Didik Widianto

PERCOBAAN 2. FLIP-FLOP

Kuliah#11 TKC-205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017

5.1. TUJUAN 1. Mengenal, mengerti dan memahami operasi dasar rangkaian flip-flop. 2. Mengenal berbagai macam IC flip-flop.

Output. Input R.Kombinasi Onal. Flip-Flop. Pulsa Clock. Pulsa Clock

BAB III COUNTER. OBYEKTIF : - Memahami jenis-jenis counter - Mampu merancang rangkaian suatu counter

Sistem Digital. Flip-Flop -6- Sistem Digital. Missa Lamsani Hal 1

Jobsheet Praktikum FLIP-FLOP J-K

Hanif Fakhrurroja, MT

MAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR

RANGKAIAN LOGIKA DISKRIT

FLIP - FLOP. Kelompok : Angga Surahman Sudibya ( ) Ma mun Fauzi ( ) Mudesti Astuti ( ) Randy Septiawan ( )

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

adalah frekuensi detak masukan mula-mula, sehingga membentuk rangkaian

R ANGKAIAN LOGIKA KOMBINASIONAL DAN SEQUENSIAL

Gerbang AND Gerbang OR Gerbang NOT UNIT I GERBANG LOGIKA DASAR DAN KOMBINASI. I. Tujuan

Arsitektur Komputer. Rangkaian Logika Kombinasional & Sekuensial

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

FLIP-FLOP T (Tugas Sistem Digital) Oleh Fitri Anggraini Novia Puspasari

Laboratorium Sistem Komputer dan Otomasi Departemen Teknik Elektro Otomasi Fakultas Vokasi Institut Teknologi Sepuluh November

Flip-Flop (FF) Disusun oleh: Tim dosen SLD Diedit ulang oleh: Endro Ariyanto. Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom

LAPORAN PENDAHULUAN PRAKTIKUM SISTEM DIGITAL MODUL II RANGKAIAN SEQUENTIAL

PENDAHULUAN PULSE TRAIN. GATES ELEMEN LOGIKA

dan Flip-flop TSK505 - Sistem Digital Lanjut Eko Didik Widianto Teknik Sistem Komputer - Universitas Diponegoro Elemen Rangkaian Sekuensial: Latch

DCH1B3 Konfigurasi Perangkat Keras Komputer

Rangkaian Sekuesial. [Rangkaian Sekuensial] BAB V

Modul 7 : Rangkaian Sekuensial 3

PERTEMUAN 12 PENCACAH

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

MODUL DASAR TEKNIK DIGITAL

COUNTER ASYNCHRONOUS

FLIP-FLOP JK (Tugas Sistem Digital) Oleh Riza Amelia ( ) Zaitun ( )

PENCACAH. Gambar 7.1. Pencacah 4 bit

BAB I : APLIKASI GERBANG LOGIKA

Jobsheet Praktikum REGISTER

=== PENCACAH dan REGISTER ===

MODUL I GERBANG LOGIKA DASAR

COUNTER ASYNCHRONOUS

BAB VIII REGISTER DAN COUNTER

6. Rangkaian Logika Kombinasional dan Sequensial 6.1. Rangkaian Logika Kombinasional Enkoder

1). Synchronous Counter

BAB VI SISTEM DIGITAL

PERTEMUAN 12 PENCACAH

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

MODUL 3 GERBANG LOGIKA DASAR

BAB 5. MULTIVIBRATOR

LAPORAN RESMI PRAKTIKUM SISTEM DIGITAL 2013 / 2014

Tahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer

Tahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer

Jobsheet Praktikum FLIP-FLOP D

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

DASAR FLIP-FLOP 1) 2) 5) 6) 7) Penyusun : TIM FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF.

BAB I PENDAHULUAN. 1.2 Rumusan Masalah 1. Apa pengertian Counter? 2. Apa saja macam-macam Counter? 3. Apa saja fungsi Counter?

Modul 6 : Rangkaian Sekuensial 2

MODUL PRAKTIKUM RANGKAIAN DIGITAL

Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

6.1. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register.

LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EK2A/04 ARIF NUR MAJID EK2A/05 AULIADI SIGIT H EK2A/06

PERCOBAAN 6 COUNTER ASINKRON

3.TEORI SINGKAT 3.1. BILANGAN BINER

Bab XI, State Diagram Hal: 226

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang

TKC305 - Sistem Digital Lanjut. Eko Didik Widianto. Sistem Komputer - Universitas Diponegoro

Review Kuliah. TKC305 - Sistem Digital Lanjut. Eko Didik Widianto

MODUL TRAINER DIGITAL YANG DIGUNAKAN SEBAGAI MODUL PEMBELAJARAN PENDIDIKAN VOKASI BIDANG ELEKTRONIKA

LEMBAR TUGAS MAHASISWA ( LTM )

Transkripsi:

LAB #4 RANGKAIAN LOGIKA SEKUENSIAL TUJUAN 1. Untuk mempelajari bagaimana dasar rangkaian logika sekuensial bekerja 2. Untuk menguji dan menyelidiki pengoperasian berbagai Latch dan sirkuit Flip- Flop PENDAHULUAN Rangkaian sekuensial adalah sirkuit dengan output yang diperoleh adalah dari fungsi state masukan serta state keluaran sebelumnya, disebut juga sebagai rangkaian sirkuit sekuensial dengan elemen memori. Disebut juga elemen memori Flip-Flop. Latch dan Flip-Flop dapat menyimpan 1 bit informasi biner dan memiliki 2 terminal output. Jika salah satu terminal output adalah "1", output lain "0" dan menjaga kedua statusnya berlawanan. Rangkaian Latch tidak menggunakan pulsa clock sehingga setiap kali output berubah, status output berubah. Namun Flip-Flop mengubah status keluaran hanya ketika pulsa clock lainnya dimasukkan. Latch adalah alat berguna yang berisi umpan balik dan memungkinkan penyimpanan memori. Mereka digunakan dalam aplikasi seperti sirkuit penyaringan noise sederhana dan Flip-Flop. Latch pertama yang telah dibahas di kelas adalah latch SR / S'R' yang memungkinkan kita untuk Set atau Reset output. Kelemahan Latch adalah berisi sebuah transisi yang menyebabkan state metastable (tak tentu). Sebuah clock / sinyal enable ditambahkan untuk mencegah transisi ketika sinyal clock rendah. Terakhir, D-Latch sama sekali digantikan dengan mencegah S dan R dari mengubah pada saat yang sama. Oleh karena itu, dalam diskusi ini, Latch telah menjadi semakin stabil. KEBUTUHAN 1. Koper lengkap HBE-LogicCircuit-Digital 2. Kabel tembaga TUGAS PENDAHULUAN 1. Baca dan pahami Technical Guide terlebih dahulu! 2. Pelajari semua datasheet dari semua IC yang digunakan pada percobaan ini! 3. Apa itu Clock? 4. Jelaskan perbedaan antara Latch dengan clock dan tanpa clock! 5. Jelaskan cara kerja D Latch dan sirkuit diagramnya! 6. Apa yang akan terjadi jika kedua input Latch dan Flip-Flop bernilai 1? 7. Bagaimana cara sebuah rangkaian sekuensial menyimpan memori? EKPERIMEN 1 : LATCH [Percobaan 1] SR Latch Sederhana Tanpa Clock

[Persiapan] Alat I/O Slide Switch (SW1, SW2), LED (D1, D2) NAND 1. Bangun sebuah rangkaian SR Latch sederhana seperti pada Fig. IV-1. 2. Catat hasilnya pada Tabel IV-1. Fig. IV-1. Diagram Operasi SR Latch Sederhana Tabel IV-1. Hasil Operasi SR Latch Sederhana R (SW1) S (SW2) Q (D1) Q (D2) 0 0 0 1 1 0 1 1 EKSPERIMEN 2 : FLIP-FLOP [Percobaan 2] RS Flip-Flop Catatan :. SW4 dan clock (clk) dihubungkan dengan Wave Form Generator. Atur frekwensinya supaya keluaran rangkaian bisa anda amati.

[Persiapan] Alat I/O Slide Switch (SW1, SW2, SW4), LED (D1, D2) AND, NOR 1. Gunakan semua modul untuk merangkai RS Flip-Flop seperti pada Fig. IV-3 2. Catat hasilnya pada Tabel IV-2. Fig. IV-2. Diagram Operasi RS Flip-Flop Tabel IV-2. Hasil Operasi RS Flip-Flop R (SW1) S (SW2) Clock (SW4) Q (D1) Q (D2) 0 0-0 0 ^ 0 1-0 1 ^ 1 0-1 0 ^ 1 1-1 1 ^

[Percobaan 3] JK Flip-Flop [Persiapan] Alat I/O Slide Switch (SW1, SW2, SW4), LED (D3, D4) AND, NOR 1. Gunakan semua modul gate dasar dan modul JK flip flop untuk merangkai JK Flip- Flop seperti pada Fig. IV-3. Hubungkan clock(clk) dengan wave from generator. 2. Catat hasilnya pada Tabel IV-3. Fig. IV-3. Diagram Operasi JK Flip-Flop Tabel IV-3. Hasil Operasi JK Flip-Flop K (SW1) J (SW2) Clock (SW4) Q (D1) Q (D2) 0 0-0 0 ^

0 1-0 1 ^ 1 0-1 0 ^ 1 1-1 1 ^ [Percobaan 4] D Flip-Flop [Persiapan] Alat I/O Slide Switch (SW2, SW4), LED (D3, D4) AND, NOR, NOT 1. Gunakan semua modul gate dasar atau modul JK flip flop untuk merangkai D Flip- Flop seperti pada Fig. IV-4. 2. Catat hasilnya pada Tabel IV-4. Fig. IV-4. Diagram Operasi D Flip-Flop Tabel IV-4. Hasil Operasi D Flip-Flop D (SW1) Clock (SW3) Q (D1) Q (D2) 0-0 ^ 1-1 ^ [Percobaan 5] T Flip-Flop [Persiapan]

Alat I/O Slide Switch (SW2, SW4), LED (D3, D4) AND, NOR 1. Gunakan semua modul gate dasar atau modul JK flip flop untuk merangkai T Flip- Flop seperti pada Fig. IV-5. 2. Catat hasilnya pada Tabel IV-5. Fig. IV-5. Diagram Operasi T Flip-Flop Tabel IV-5. Hasil Operasi T Flip-Flop S 1 (SW1) Clock (SW3) Q (D1) Q (D2) 0-0 ^ 1-1 ^ TUGAS MODUL 1. Simulasikan semua percobaan pada Circuit Maker! 2. Apa itu Edge-Triggered Flip-Flop! 3. Apa itu Master-Slave Flip-Flop, jelaskan keuntungan Master-Slave Flip-Flop! 4. Buat rangkaian Master-Slave SR Flip-flop dan JK Flip-Flop! Jelaskan cara kerjanya! Simulasikan! 5. Dari rangkaian yang kalian buat pada nomor 4, simpulkan penggunaan Master- Slave Flip-Flop dibandingkan rangkaian Flip-Flop biasa!