PERTEMUAN 10 RANGKAIAN SEKUENSIAL
|
|
|
- Veronika Atmadja
- 9 tahun lalu
- Tontonan:
Transkripsi
1 PERTEMUAN 10 RANGKAIAN SEKUENSIAL
2 Sasaran Pertemuan 10 Mahasiswa diharapkan mengerti tentang Rangkaian Sequensial yang terdiri dari : FLIP-FLOP RS FF JK FF D FF T FF
3 FLIP-FLOP Salah satu rangkaian logika yang sangat bermanfaat yaitu rangkaian sekuensial yang di interkoneksikan untuk menyimpan, pewaktu, perhitungan dan pengurutan. Bentuk dasar dari rangkaian sekuensial adalah rangkaian flip-flop yang dirangkai dari gerbang logika seperti NAND dan AND dimana jika kondisi input berubah,maka keadaan ouput pun akan berubah pula.
4 RANGKAIAN SEKUENSIAL Rangkaian sekuensial merupakan rangkaian kombinasional yang mempunyai feed back. Untuk menggambarkan operasi rangkaian sekuensial digunakan diagram waktu (timing diagram) yaitu gambaran bagaimana sinyal-sinyal masukan berinteraksi untuk menghasilkan sinyal keluaran. Keadaan suatu output dari suatu rangkaian kombinasi tidak bergantung pada keadaan input sebelumnya sehingga apabila ada informasi masuk,maka informasi tersebut akan segera mempunyai ingatan (memory ) yang sangat jelek.
5 RANGKAIAN SEKUENSIAL Untuk mengatasi keadaan tersebut, dibutuhkan suatu rangkaian yang outputnya tidak hanya bergantung pada input, tetapi juga pada ouput sebelumnya. Rangkaian tersebut dinamakan rangkaian sekuensial dengan kata lain,rangkaian tersebut mempunyai kemampuan mengingat yang sangat baik.
6 Flip flop atau Multivibrator Rangkaian dasar yang dapat dipakai untuk membentuk rangkaian sekuensial dinamakan flip flop atau multivibrator, karena kondisi kedua outputnya selalu stabil dimana keluarannya adalah suatu tegangan rendah (0) atau tinggi (1). Keluaran ini akan tetap rendah atau tinggi selama belum ada masukkan yang merubah keadaan tersebut
7 Rangkaian yang bersangkutan harus di drive (dikendalikan) oleh suatu masukkan yang disebut pemicu ( trigger), keaadan ini akan berubah kembali jika ada masukan pemicu lagi. Ada tiga jenis multivibrator bistabil (flip-flop) yaitu: (a) astabil (b) monostabil (c) bistabil
8 FLIP - FLOP (Elemen bistabil) dan Memory Memory adalah bagian dari komputer untuk menyimpan data dan program. Sifat memori Non Volatile dan Volatile terutama volatile dibedakan menjadi dynamic dan statics memory. Prinsip kerja dynamic memori berdasarkan penyimpan arus listrik pada kapasitor oleh karena itu,data dan informasi yang tersimpan akan cepat rusak
9 berbeda halnya dengan static memori. Memori ini bekerja atas dasar arus balik dari pada gate yang dihubungkan saling menyilang sehinngga akan memberikan suatu keadaan yang stabil. Termasuk kategori static memori adalah rangkaian FLIP-FLOP Flip-flop merupakan suatu rangkaian logika yang dapat menyimpan (memory) informasi dalam digit bilangan biner 1 dan 0. Adalah suatu rangkaian sekuensial yang mampu bertahan pada satu kondisi yang stabil.
10 Sebuah pulsa input akan mengatur flip-flop pada satu kondisi stabil dan bertahan sampai pulsa berikutnya. Flip-flop mampu menyimpan satu bit informasi sampai digunakan rangkaian lainnya. Flip-flop adalah bentuk yang paling sederhana sebab kondisi outputnya dapat dibuat 1 dengan jalan memasukkan sejenak logik 1 atau 0 pada input masukkan.
11 Ouput akan berada pada kondisi 1 walaupun input set berubah dan dapat dikembalikan ke kondisi 0 dengan jalan memasukkan logika yang sesuai kepada input resetnya. Sekali ouput flip-flop di reset ke logika 0 keadaan tetap bertahan sampai satu pulsa baru dimasukkan lagi ke dalam input set informasinya.
12 Flip flop biasanya mempunyai dua buah ouput yang selalu berada dalam kondisi berlawanan,yaitu Q dan Q`. Didalam teknik digital flip-flop dapat digolongkan dalam beberapa jenis menurut cara menyimpannya. Beberapa jenis flip-flop itu adalah: RS flipflop; Cloks RS flip-flop; D flip-flop, T Flip-flop dan JK flip-flop
13 1. RS FF 1. Reset Set Flip-flop (RS FF atau SR FF)
14 RS flip flop dapat diwujudkan dengan interkoneksi dua gerbang NAND atau OR R S Q _ Q R S Q Q Kondisi 0 0 * * Pacu Set Reset 1 1 NC NC Tidak Berubah Cross Nand RS FF NC = No Change
15 Cross Nor RS FF R S Q Q Kondisi Tidak 0 0 NC NC Berubah Set Reset 1 1 * * Pacu
16 KEADAAN PACU (RACE CONDITION) Keadaan dimana Q = Q disebut keadaan pacu / lomba. Keadaan ini tidak pernah dipakai karena dapat menimbulkan operasi yang tidak dapat diramalkan Ket : Pacu = terlarang = inhibit Hold = Tetap = Tidak berubah = sama dengan kondisi sebelumnya
17 2. RS CLOCK FF
18 2. RS CLOCK Flip-flop Di dalam system digital sering terjadi beberapa buah RS flip-flop yang akan bekerja bersamaan (synchron).untuk mengatasi hal itu maka diperlukan suatu alat pengontrol yang bekerja mengatur proses dari rangkaian tersebut. Peralatan tersebut dinamakan clock.
19 Dengan adanya alat pengontrol tersebut, ouput akan berubah hanya pada saat pulsa clok diberikan (clok =1 ) Apabila pulsa clock diputuskan (clock =0), maka output dari flip-flop tidak akan mengalami perubahan.
20 Tabel Kebenaran sbb: CLK R S Q Q Kondisi NC NC Tetap NC NC Tetap NC NC Tetap NC NC Tetap NC NC Tetap Reset Set * * Pacu
21 Dengan menambahkan sepasang gerbang NAND pada input rangkaian dari RS latch, kita mempunyai 2 tujuan yaitu : normal daripada input-inputnya diinverter, dan sebuah input yang ketiga pada kedua gerbang dimana kita dapat mensinkronkan rangkaian.
22 RS NAND Latch yang diclock digambarkan dibawah.
23 Rangkaian RS latch yang diclock sangat mirip dengan operasi latch dasar yang anda lihat pada halaman sebelumnya. Input S dan R umumnya berlogika 0,dan harus dirubah ke logika 1 untuk mengubah kondisi dari latch. Bagaimanapun, dengan input ketiga, faktor baru telah ditambahkan.
24 Inputnya dilambangkan C atau CLK, karena dikontrol oleh sebuah rangkaian clock, yang digunakan untuk mensinkronkan beberapa dari rangkaian latch satu sama lain. Outputnya hanya dapat berubah ketika input CLK berlogika 1. Ketika CLK berlogika 0, input S dan input R tidak mempunyai efek pada outputnya.
25 Untuk operasi yang benar, input R dan input S seharusnya berlogika 1, kemudian input CLK seharusnya berlogika 1 dan berlogika 0 kembali. Pada akhirnya, input yang telah dipilih seharusnya kembali berlogika 0. RS latch yang diclock memecahkan beberapa masalah pada rangkaian RS latch, dan kontrol yang lebih tepat pada proses latch.
26 Bagaimanapun juga, RS latch yang diklok ini tidak memberikan solusi yang sempurna. Sebuah masalah yang penting pada Rangkaian latch ini dapat dengan mudah berubah pada input S dan input R ketika masih pada input CLK berlogika 1.
27 Ini mengakibatkan rangkaian untuk sering berubah state sebelum input CLK yang berubah ke logika 0. Salah satu cara untuk mengurangi masalah ini adalah menjaga CLK berlogika 0 hampir disemua waktu, dan membolehkan hanya satu perubahan menjadi logika 1.
28 Bagaimanapun juga, cara ini belum dapat menjamin bahwa latch akan hanya berubah state saat sinyal clock pada logika 1. Sinyal harus mempunyai durasi waktu yang tepat untuk memastikan semua latch mempunyai waktu untuk meresponnya, pada waktu itu, semua latch dapat merespon semua perubahan.
29 Jalan yang terbaik adalah memastikan latchnya hanya dapat mengubah output pada satu siklus clock.
30 DETAK (CLOCK) Komputer menggunakan ribuan flip flop untuk mengkoordinasi aktifitas seluruh sistem. Sinyal gelombang persegi yang disebut jam atau detak (clock) dikirim ke setiap flip flop. Sinyal ini mencegah flip flop tersebut dari perubahaan yang terjadi sebelum tiba waktu yang tepat.
31
32 PEMICU FLIP FLOP Flip flop dapat dikelompokkan menjadi sinkron dan asinkron. Flip flop sinkron adalah flip flop yang mempunyai masukan detak (clock) sedangkan asikron tidak. Flip flop sinkron juga dapat dibagi ke dalam 2 golongan yaitu terpacu pinggir (edge triggered) dan majikan budak (master slave). Edge triggered adalah pengubahan keadaan keluaran dari sebuah flip flop pada saat pewaktu (sinyal clock) berubah keadaan.
33 Pemicuan yang terjadi pada tepi naik (leading edge) dari pulsa sinyal disebut pemicuan tepi positif (positive edge triggered). Pemicuan yang terjadi pada tepi turun (trailing edge) dari pulsa sinyal disebut pemicuan tepi negatif (negative edge triggered) active high level leading edge trailing edge edge leading edge trailing active low level
34 Flip-flop Master Slave Sebuah flip flop master slave adalah kombinasi dari dua buah penahan yang diatur oleh sinyal pendetak, penahan pertama disebut majikan (master), penahan yang kedua disebut budak (slave). Majikan merupakan penahan yang diatur oleh sinyal pendetak positif sedangkan budak merupakan penahan yang diatur oleh sinyal pendetak negatif.
35 Pola operasinya adalah sebagai berikut : Pada saat sinyal detak berada pada tingkat tinggi, majikannya yang aktif dan budaknya tidak aktif Pada saat sinyal detak berada pada tingkat rendah, majikannya tidak aktif dan budaknya menjadi aktif
36 3. Data FF Q C L K D Q
37 3. D- flip flop (D-FF) Flip flop ini fungsinya untuk menyimpan data sebanyak 1 bit untuk sementara waktu data atau delay flip-flop ini sering juga disebut sebagi D-LATCH. Rangkaian flip-flop ini hampir sama dengan clock RS flip-flop,hanya saja input diganti dengan D yang juga,sebagai input dengan memakai fungsi not (memakai sebuah inverter ).
38 S Q D Q D Q CLK R _ Q CLK _ Q CLK _ Q D Q D P R Q C L K _ Q C L K C L R _ Q
39 CLK D Q 0 x NC 1 X NC x NC
40 PR CLR CLK D Q 0 0 X X Terlarang 0 1 X X X X X NC X NC 1 1 X NC
41 Tonggle Flip Flop (a) Logic diagram The T flip-flop is a single input version of the JK flip-flop.
42 (b) Graphical symbol
43 PRESET DAN CLEAR Pada waktu catu tegangan baru dinyalakan, flip flop akan menempati keadaan yang rambang. Penekanan tombol reset induk harus dilakukan pada saat memulai operasi sebuah komputer. Dengan ini akan dikirim sinyal clear (reset) kepada semua flip flop. Disamping itu, pada beberapa komputer dibutuhkan pula sinyal preset (sinonim dengan set) untuk mengaktifkan flip flop tertentu sebelum komputer bekerja
44 4. JK FF
45 (c) Transition table
46 4. JKc flip flop Rangkaaian ini hanya dibentuk dari dua buah clock RS flip-flop yang dihubungkan menjadi satu. kedua output dari flip-flop yang pertama masuk ke dalam input dari flip-flop yang kedua.selanjutnya,output dari flip-flop yang kedua diumpan balik kembali sebagai input dari flip-flop yang pertama. flip-flop yang pertama disebut master(induk ),sedangkan flip-flop yang kedua disebut slave (pembantu ).
47 sifat pembantu itu akan selalu mengikuti sifat dari induk (master) Untuk mencegah kemungkinan keadaan "race" yang terjadi jika kedua input S dan input R berlogika 1 dan input CLK turun dari logika 1 ke logika 0, kita harus mencegah salah satu dari input mempengaruhi master latch pada rangkaian.
48 Pada waktu yang sama, kita juga ingin flipflop tersebut berganti kondisi pada setiap saat input CLK " falling edge". Maka dari itu, input S atau R perlu dimatikan tergantung pada keadaan sekarang dari slave latch output.
49 Jika output Q berlogika 1 (flip-flopnya dalam keadaan "Set"), input S tidak dapat merubah kondisi itu. Maka dari itu, kita dapat mematikan input S tanpa perlu mematikan flip-flop. Di samping itu, jika output Q berlogika 0 (flipflop dalam keadaan Reset), input R dapat dimatikan tanpa menimbulkan kerusakan. Jika dapat menyelesaikan tanpa ada kerusakan, sudah dapat memecahkan masalah keadaan "race".
50 Pada RS Flip-Flop akan ditambahkan 2 jalur baru dari output Q dan output Q' menuju ke input gate sebenarnya. Mengingat bahwa sebuah NAND dapat mempunyai banyak input, sehingga tidak menyebabkan masalah. Untuk membedakan input dari RS maka S digantikan J, dan R digantikan K. Keseluruhan rangkaian disebut JK flip-flop.
51 Rangkaiannya dapat digambar dibawah ini.
52 Pada umumnya, JK flip-flop mirip dengan RS flipflop. Output Q and output Q' akan berubah state pada saat sinyal CLK jatuh, dan input J & K akan mengontrol output yang akan datang. Tetapi terdapat beberapa perbedaan penting. Karena satu dari dua input yang selalu didisabled sesuai dengan keadaan output yang telah dicapai oleh flip-flop, master latch tidak dapat berganti keadaan sebelumnya dan maju jika input CLK berlogika 1
53 Meskipun begitu, input yang dienabled inputnya dapat mengubah keadaan dari master latch sekali, setelah itu latch tidak dapat berubah lagi. Ini yang tidak benar dari flip-flop RS. Jika kedua input J dan input K berlogika 1 dan sinyal CLK berjalan terus, output Q dan output Q' akan berubah keadaan untuk setiap falling edge dari sinyal CLK.
54 (rangkaian master latch circuit akan berubah keadaan untuk setiap rising edge dari CLK.) Kita dapat menggunakan karakteristik ini untuk memanfaatkannya dalam beberapa cara. Sebuah flip-flop yang dibuat khusus untuk beroperasi dengan cara ini disebut (Toggle) flip-flop.
55 Flip-flop JK harus diedge triggered untuk bekerja. Karena perilaku dari Flip-flop JK dapat seluruhnya diduga dalam segala kondisi, maka Flip-flop tipe inilah yang paling banyak digunakan dalam desain rangkaian logika. RS flip-flop hanya digunakan pada aplikasi dimana dapat dipastikan bahwa R dan S tidak berlogika 1 pada waktu yang sama.
56 Tabel kebenaran JK FF Master Slave PR CLR CLK J K Q Kondisi 0 0 X X X * Terlarang 0 1 X X X 1 Set 1 0 X X X 0 Reset NC Tetap Reset Set T Togel
57 THE END
PERTEMUAN 10 RANGKAIAN SEKUENSIAL
PERTEMUAN 10 RANGKAIAN SEKUENSIAL Sasaran Pertemuan 10 Mahasiswa diharapkan mengerti tentang Rangkaian Sequensial yang terdiri dari : - FLIP FLOP - RS FF - JK FF - D FF - T FF 1 Salah satu rangkaian logika
=== PERANCANGAN RANGKAIAN SEKUENSIAL ===
=== PERANCANGAN RANGKAIAN SEKUENSIAL === Rangkaian Sekuensial, adalah rangkaian logika yang keadaan keluarannya dipengaruhi oleh kondisi masukan dan kondisi rangkaian saat itu. Variabel Masukan Keadaan
Rangkaian Sequensial. Flip-Flop RS
Rangkaian Sequensial Rangkaian logika di kelompokkan dalam 2 kelompok besar, yaitu rangkaian logika kombinasional dan rangkaian logika sekuensial. Bentuk dasar dari rangkaian logika kombinasional adalah
FLIP-FLOP (BISTABIL)
FLIP-FLOP (BISTABIL) Rangkaian sekuensial adalah suatu sistem digital yang keadaan keluarannya pada suatu saat ditentukan oleh : 1. keadaan masukannya pada saat itu, dan 2. keadaan masukan dan/atau keluaran
FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA
No. LST/EKO/DEL 214/04 Revisi : 03 Tgl : 1 Maret 2012 Hal 1 dari 6 A. Kompetensi Memahami cara kerja rangkaian Flip-Flop D, baik yang berjenis Level Sensitive Clocked D Flip-Flop maupun Edge-Triggered
BAB VII FLIP FLOPS. Gate-gate logika kombinatorial. Elemenelemen. memori. Input-input eksternal. Gambar 7.1 Diagram Sistem Digital Umum
BAB VII FLIP FLOPS Sejauh ini rangkaian logika yang telah dibahas adalah rangkaian logika kombinatorial yang level-level outputnya pada setiap saat tertentu tergantung kepada level-level yang terdapat
LAB #4 RANGKAIAN LOGIKA SEKUENSIAL
LAB #4 RANGKAIAN LOGIKA SEKUENSIAL TUJUAN 1. Untuk mempelajari bagaimana dasar rangkaian logika sekuensial bekerja 2. Untuk menguji dan menyelidiki pengoperasian berbagai Latch dan sirkuit Flip- Flop PENDAHULUAN
Sistem Digital. Flip-Flop -6- Sistem Digital. Missa Lamsani Hal 1
Sistem Digital Flip-Flop -6- Missa Lamsani Hal 1 Kelompok Rangkaian Logika Kelompok rangkaian logika kombinasional Bentuk dasarnya adalah gerbang logika Kelompok rangkaian logika sekuensial Bentuk dasarnya
BAB VII DASAR FLIP-FLOP
89 BAB VII ASAR FLIP-FLOP 1. Pendahuluan Pada bagian sebelumnya telah dibahas tentang rangkaian kombinasional, yang merupakan rangkaian dengan keluaran yang dikendalikan oleh kondisi masukan yang ada.
MAKALAH TEKNIK DIGITAL
MAKALAH TEKNIK DIGITAL FLIP FLOP DISUSUN OLEH : Bayu Rahmawan 14102012 Moh. Fajar Faisaldy 14102027 SEKOLAH TINGGI TEKNOLOGI TELEMATIKA TELKOM JL. DI. PANJAITAN 128 PURWOKERTO 2014 i KATA PENGANTAR Puji
BAB III COUNTER. OBYEKTIF : - Memahami jenis-jenis counter - Mampu merancang rangkaian suatu counter
B III COUNTER OBYEKTIF : - Memahami jenis-jenis counter - Mampu merancang rangkaian suatu counter 3.1 Counter secara umum Counter merupakan rangkaian logika pengurut, karena counter membutuhkan karakteristik
Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : [email protected] Tujuan : 1. Mempelajari cara kerja berbagai rangkaian flip flop 2. Membuat rangkaian
adalah frekuensi detak masukan mula-mula, sehingga membentuk rangkaian
Pertemuan ke 2 1 BAB I Rangkaian Sekuensial (2) Deskripsi Pada bab ini akan dibahas tentang aplikasi elemen flip-flop pada counter dan register serta clock mode, pulse mode, dan level mode. Manfaat Memberikan
FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA
No. LST/EO/DEL 24/5 Revisi : Tgl : 28 Maret 2 Hal dari 9 A. ompetensi Memahami cara kerja rangkaian - F-F B. Sub ompetensi. Memahami cara kerja rangkaian dan sifat-sifat - F-F 2. Memahami cara kerja rangkaian
MAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR
MAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR DISUSUN OLEH : Rendy Andriyanto (14102035) Sania Ulfa Nurfalah (14102039) LABORATORIUM TEKNIK ELEKTRONIKA DAN TEKNIK DIGITAL SEKOLAH TINGGI TEKNOLOGI TELEMATIKA
Gambar 1.1. Rangkaian Sekuensial
Pertemuan ke BAB I Rangkaian Sekuensial () Deskripsi Pada bab ini akan dibahas tentang karakteristik rangkaian sekuensial dan, tabel karakteristik, dan tabel eksitasinya. Manfaat Memberikan kompetensi
MODUL I GERBANG LOGIKA DASAR
MODUL I GERBANG LOGIKA DASAR I. PENDAHULUAN Gerbang logika adalah rangkaian dengan satu atau lebih masukan tetapi hanya menghasilkan satu keluaran berupa tegangan tinggi ( 1 ) dan tegangan rendah ( 0 ).
MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R
MODUL IV FLIP-FLOP I. Tujuan instruksional khusus. Membangun dan mengamati operasi dari R FF NAND gate dan R FF NOR gate. 2. Membangun dan mengamati operasi logika dari R FF Clocked. 3. Mengamati cara
FLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop
FLIP-FLOP FLIP-FLOP merupakan suatu rangkaian yang terdiri sdari dua elemen aktif (Transistor) yang erjanya saling bergantian. Fungsinya adalah sebagai berikut: 1. Menyimpan bilangan biner 2. Mencacah
Kuliah#11 TSK205 Sistem Digital - TA 2011/2012. Eko Didik Widianto. Teknik Sistem Komputer - Universitas Diponegoro
: : Kuliah#11 TSK205 Sistem Digital - TA 2011/2012 Eko Didik Teknik Sistem Komputer - Universitas Diponegoro Umpan Balik : Sebelumnya dibahas tentang rangkaian kombinasional yang nilai keluarannya di suatu
dan Flip-flop TKC Sistem Digital Lanjut Eko Didik Widianto Sistem Komputer - Universitas Diponegoro
Elemen : dan Elemen : dan TKC-305 - Sistem Digital Lanjut Eko Didik Sistem Komputer - Universitas Diponegoro Tentang Kuliah Sebelumnya dibahas tentang desain blok rangkaian kombinasional beserta HDLnya.
Hanif Fakhrurroja, MT
Pertemuan 4 Organisasi Komputer Rangkaian Logika Hanif Fakhrurroja, MT PIKSI GANESHA, 2013 Hanif Fakhrurroja @hanifoza [email protected] Agenda 1 Rangkaian Kombinasi 2 Rangkaian Sekuensial/flip-flop Pendahuluan
RANGKAIAN D FLIP-FLOP (Tugas Matakuliah Sistem Digital) Oleh Mujiono Afrida Hafizhatul ulum
RANGKAIAN D FLIP-FLOP (Tugas Matakuliah Sistem Digital) Oleh Mujiono Afrida Hafizhatul ulum JURUSAN FISIKA FAKULTAS MATEMATIKA DAN ILMU PENGETAHUAN ALAM UNIVERSITAS LAMPUNG 2013 FLIP FLOP D BESERTA CONTOH
FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA
UNIVERSITAS NEGERI YOGYAARTA LAB SHEET TENI DIGITAL Semester 3 FLIP - FLOP 4 X 6 Menit No. LST/EO/DEL 24/5 Revisi : Tgl : 28 Maret 2 Hal dari 8. ompetensi Memahami cara kerja rangkaian - F-F 2. Sub ompetensi
=== PENCACAH dan REGISTER ===
=== PENCACAH dan REGISTER === Pencacah Pencacah adalah sebuah register yang mampu menghitung jumlah pulsa detak yang masuk melalui masukan detaknya, karena itu pencacah membutuhkan karakteristik memori
PERCOBAAN 3 FLIP FLOP 1
PERCOBAAN 3 FLIP FLOP 3.. TUJUAN : Setelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Melakukan analisa rangkaian sekuensial dengan SR Flip-flop Mendisain rangkaian sekuensial dengan SR flip-flop
RANGKAIAN SEKUENSIAL
RANGKAIAN SEKUENSIAL Rangkaian Sekuensial Elemen Penyimpan dan Statenya Rangkaian yang nilai keluarannya tidak hanya tergantung dari masukan saat ini, juga dari nilai keluaran sebelumnya Rangkaian mempunyai
6. Rangkaian Logika Kombinasional dan Sequensial 6.1. Rangkaian Logika Kombinasional Enkoder
6. Rangkaian Logika Kombinasional dan Sequensial Rangkaian Logika secara garis besar dibagi menjadi dua, yaitu rangkaian logika Kombinasional dan rangkaian logika Sequensial. Rangkaian logika Kombinasional
Review Kuliah. TSK205 Sistem Digital. Eko Didik Widianto
TSK205 Sistem Digital Eko Didik Teknik Sistem Komputer - Universitas Diponegoro Review Kuliah Sebelumnya dibahas tentang rangkaian kombinasional yang nilai keluarannya di suatu saat hanya ditentukan oleh
BAB VI SISTEM DIGITAL
TENI DIGITAL-ITEM DIGITAL/HAL. 1 BAB VI ITEM DIGITAL Ilmu yang mempelajari tentang peralatan yang memproses informasi tidak secara analog tetapi secara digital. EPEENTAI BILANGAN Pada dasarnya ada dua
5.1. TUJUAN 1. Mengenal, mengerti dan memahami operasi dasar rangkaian flip-flop. 2. Mengenal berbagai macam IC flip-flop.
PERCOBAAN DIGITAL 5 FLIP-FLOP 5.. TUJUAN. Mengenal, mengerti dan memahami operasi dasar rangkaian flip-flop. 2. Mengenal berbagai macam IC flip-flop. 5.2. TEORI DASAR Pemahaman terhadap rangkaian Flip-Flop
FLIP - FLOP. Kelompok : Angga Surahman Sudibya ( ) Ma mun Fauzi ( ) Mudesti Astuti ( ) Randy Septiawan ( )
FLIP - FLOP Kelompok : Angga Surahman Sudibya (10407113) Ma mun Fauzi (10407527) Mudesti Astuti (10407571) Randy Septiawan (10407687) Rahman Rohim (10407679) JURUSAN TEKNIK ELEKTRO UNIVERSITAS GUNADARMA
Rangkaian Sekuesial. [Rangkaian Sekuensial] BAB V
Rangkaian Sekuesial a. Karakteristik Dasar Rangkaian Sekuensial Berdasarkan kemampuannya menyimpan data, rangkaian digital dibedakan menjadi 2 macam :. Rangkaian Kombinasional Pada rangkaian kombinasional,
DASAR-DASAR RANGKAIAN SEKUENSIAL 2
PERCOBAAN 2. DASAR-DASAR RANGKAIAN SEKUENSIAL 2 2.1. TUJUAN : Setelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Membuat SR Flip-flop dari gerbang NOR Membuat SR Flip-flop dari gerbang NAND
3.TEORI SINGKAT 3.1. BILANGAN BINER
1 DIGITAL 1. TUUAN Setelah melakukan praktikum ini, praktikan diharapkan telah memiliki kemampuan sebagai berikut : 1.1. Mengerti dan memahami gerbang-gerbang logika (lambang, bentuk, tabel kebenaran,
R ANGKAIAN LOGIKA KOMBINASIONAL DAN SEQUENSIAL
R ANGKAIAN LOGIKA KOMBINASIONAL DAN SEQUENSIAL Rangkaian Logika secara garis besar dibagi menjadi dua, yaitu Rangkaian logika Kombinasional dan rangkaian logika Sequensial. Rangkaian logika Kombinasional
REGISTER DAN COUNTER.
REGISTER DAN COUNTER www.st3telkom.ac.id Register Register adalah rangkaian yang tersusun dari satu atau beberapa flip-flop yang digabungkan menjadi satu. Flip-Flop disebut juga sebagai register 1 bit.
Tugas Mata Kuliah Pengantar Sistem Digital
Tugas Mata Kuliah Pengantar Sistem Digital Pengertian Flip-Flop Atau juga bisa seperti berikut Flip-flop adalah rangkaian utama dalam logika sekuensial. Counter, register serta rangkaian sekuensial lain
Flip-Flop (FF) Disusun oleh: Tim dosen SLD Diedit ulang oleh: Endro Ariyanto. Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom
Flip-Flop (FF) Disusun oleh: Tim dosen SLD Diedit ulang oleh: Endro Ariyanto Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom November 2015 Urut-Urutan Pembentukan Flip-Flop Fungsi Boolean
Output. Input R.Kombinasi Onal. Flip-Flop. Pulsa Clock. Pulsa Clock
XII. RANGKAIAN LOGIKA SEKUENSIAL SINKRON A. PENDAHULUAN Input R.Kombinasi Onal Pulsa Clock Flip-Flop Output Pulsa Clock B. LATCHES 1. RS FF =Reset Set Flip -Flop =Bistable Simbol RS FF =One Bit Memory
PERTEMUAN 12 PENCACAH
PERTEMUAN 12 PENCACAH Sasaran Pertemuan 12 Mahasiswa diharapkan mengerti tentang Pencacah yang terdiri dari : - Riple Counter - Pencacah Sinkron - Pencacah Lingkar - Pencacah Turun naik - Pencacah Mod
1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop
1. FLIP-FLOP Flip-flop adalah keluarga Multivibrator yang mempunyai dua keadaaan stabil atau disebut Bistobil Multivibrator. Rangkaian flip-flop mempunyai sifat sekuensial karena sistem kerjanya diatur
Arsitektur Komputer. Rangkaian Logika Kombinasional & Sekuensial
Arsitektur Komputer Rangkaian Logika Kombinasional & Sekuensial 1 Rangkaian Logika Rangkaian Logika secara garis besar dibagi menjadi dua, yaitu : Rangkaian Kombinasional adalah rangkaian yang kondisi
Tahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer
Tahun Akademik 2015/2016 emester I DIG1B3 onfigurasi Perangkat eras omputer angkaian ekuensial Mohamad Dani (MHM) E-mail: [email protected] Hanya dipergunakan untuk kepentingan pengajaran di lingkungan
LEMBAR TUGAS MAHASISWA ( LTM )
LEMBAR TUGAS MAHASISWA ( LTM ) RANGKAIAN DIGITAL Program Studi Teknik Komputer Jenjang Pendidikan Program Diploma III Tahun AMIK BSI NIM NAMA KELAS :. :.. :. Akademi Manajemen Informatika dan Komputer
PERCOBAAN 4 FLIP-FLOP 2
PERCOBAAN 4 FLIP-FLOP 2 4.1. TUJUAN : Setelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Menggunakan input-input Asinkron pada JK-FF Membuat D-FF dan T-FF dari JK-FF dan SR-FF Mendisain beberapa
PERTEMUAN 12 PENCACAH
PERTEMUAN 12 PENCACAH Sasaran Pertemuan 12 Mahasiswa diharapkan mengerti tentang Pencacah yang terdiri dari : - Riple Counter - Pencacah Sinkron - Pencacah Lingkar - Pencacah Turun naik - Pencacah Mod
PENCACAH (COUNTER) DAN REGISTER
PENCACAH (COUNTER) DAN REGISTER Aplikasi flip-flop yang paling luas pemakaiannya adalah sebagai komponen pembangun pencacah dan register. Pencacah termasuk dalam kelompok rangkaian sekuensial yang merupakan
BAB VIII REGISTER DAN COUNTER
BAB VIII REGISTER DAN COUNTER 8.1 Register Register adalah kumpulan dari elemen-elemen memori yang bekerja bersama sebagai satu unit. Register yang paling sederhana tidak lebih dari sebuah penyimpan kata
DASAR FLIP-FLOP 1) 2) 5) 6) 7) Penyusun : TIM FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA
DASAR FLIP-FLOP ELK-DAS.31 20 JAM 1) 2) 3) 4) 5) 6) 7) 8) Penyusun : TIM FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA DIREKTORAT PENDIDIKAN MENENGAH KEJURUAN DIREKTORAT JENDERAL PENDIDIKAN DASAR DAN MENENGAH
Jobsheet Praktikum FLIP-FLOP S-R
1 FLIP-FLOP S-R A. Tujuan Kegiatan Praktikum 9 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Menjelaskan cara kerja rangkaian FLIP FLOP S-R. 2) Merangkai rangkaian FLIP FLOP S-R. B. Dasar
LAPORAN PENDAHULUAN PRAKTIKUM SISTEM DIGITAL MODUL II RANGKAIAN SEQUENTIAL
LAPORAN PENDAHULUAN PRAKTIKUM SISTEM DIGITAL MODUL II RANGKAIAN SEQUENTIAL LABORATORIUM ARSITEKTUR DAN JARINGAN KOMPUTER JURUSAN TEKNIK INFORMATIKA FAKULTAS TEKNOLOGI INFORMASI INSTITUT TEKNOLOGI SEPULUH
ABSTRAK. Kata Kunci : Counter, Counter Asinkron, Clock
ABSTRAK Counter (pencacah) adalah alat rangkaian digital yang berfungsi menghitung banyaknya pulsa clock atau juga berfungsi sebagai pembagi frekuensi, pembangkit kode biner Gray. Pada counter asinkron,
MATERI RANGKAIAN SEKUENSIAL
MATERI RANGKAIAN SEKUENSIAL 1 Pengertian Logika Sekuensi Logika Sekuensial adalah rangkaian logika yang keadaan outputnya tergantung pada keadaan inputinputnya juga tergantung pada keadaan output sebelumnya.
PERCOBAAN 2. FLIP-FLOP
PECOBAAN 2. FLIP-FLOP 2.. UUAN : Setelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Membedakan sifat dasar S-FF dengan dan tanpa clock Membuat rangkaian Master Slave K-FF Menggunakan input-input
Gambar 1.1 Logic diagram dan logic simbol IC 7476
A. Judul : FLIP-FLOP JK B. Tujuan Kegiatan Belajar 15 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui cara kerja rangkaian Flip-Flop J-K. 2) Merangkai rangkaian Flip-Flop J-K.
DCH1B3 Konfigurasi Perangkat Keras Komputer
/2/26 CHB3 Konfigurasi Perangkat Keras Komputer Rangkaian ekuensial /2/26 /2/26 Inti pembelajaran Memahami Pengertian Rangkaian ekuensial. Menyebutkan dan menjelaskan cara kerja R Latch, Latch, Flip-Flop.
Perlu diperhatikan bahwa perubahan sinyalnya sebenarnya tidaklah curam
6 FLIP-FLOP emua rangkaian logika yang telah diuraikan di bagian depan adalah rangkaian logika kombinasi yang keadaan keluarannya setiap saat hanya ditentukan oleh kombinasi masukan yang diberikan pada
Kuliah#11 TKC-205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017
Kuliah#11 TKC-205 Sistem Digital Eko Didik Widianto Departemen Teknik Sistem Komputer, Universitas Diponegoro 11 Maret 2017 http://didik.blog.undip.ac.id/buku/sistem-digital/ ) 1 Tentang Kuliah Membahas
Jobsheet Praktikum FLIP-FLOP J-K
1 FLIP-FLOP J-K A. Tujuan Kegiatan Praktikum 10 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Menjelaskan cara kerja rangkaian FLIP FLOP J-K 2) Merangkai rangkaian FLIP FLOP J-K B. Dasar
Bab XI, State Diagram Hal: 226
Bab XI, State Diagram Hal: 226 BAB XI, STATE DIAGRAM State Diagram dan State Table Untuk menganalisa gerbang yang dihubungkan dengan flip-flop dikembangkan suatu diagram state dan tabel state. Ada beberapa
FLIP-FLOP JK (Tugas Sistem Digital) Oleh Riza Amelia ( ) Zaitun ( )
FLIP-FLOP JK (Tugas Sistem Digital) Oleh Riza Amelia (0917041048) Zaitun (0917041017) JURUSAN FISIKA FAKULTAS MATEMATIKA DAN ILMU PENGETAHUAN ALAM UNIVERSITAS LAMPUNG BANDAR LAMPUNG 2013 FLIP-FLOP JK Flip-flop
Modul 5 : Rangkaian Sekuensial 1
Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 5 : Rangkaian Sekuensial 1 5.1 Tujuan Mahasiswa mampu mengetahui cara kerja Flip Flop dan membuat rangkaiannya. 5.2 Alat & Bahan 1. IC Gerbang Logika :
Sistem Digital. Sistem Angka dan konversinya
Sistem Digital Sistem Angka dan konversinya Sistem angka yang biasa kita kenal adalah system decimal yaitu system bilangan berbasis 10, tetapi system yang dipakai dalam computer adalah biner. Sistem Biner
APLIKASI JK FLIP-FLOP UNTUK MERANCANG DECADE COUNTER ASINKRON
ORBITH VOL. 13 NO. 2 Juli 2017 : 108 113 APLIKASI JK FLIP-FLOP UNTUK MERANCANG DECADE COUNTER ASINKRON Oleh: Lilik Eko Nuryanto Staf Pengajar Jurusan Teknik Elektro Politeknik Negeri Semarang Jl.Prof.
FLIP-FLOP T (Tugas Sistem Digital) Oleh Fitri Anggraini Novia Puspasari
FLIP-FLOP T (Tugas Sistem Digital) Oleh Fitri Anggraini Novia Puspasari JURUSAN FISIKA FAKULTAS MATEMATIKA DAN ILMU PENGETAHUAN ALAM UNIVERSITAS LAMPUNG BANDAR LAMPUNG 2013 Flip-flop T (T FF) Gambar 1.
Laboratorium Sistem Komputer dan Otomasi Departemen Teknik Elektro Otomasi Fakultas Vokasi Institut Teknologi Sepuluh November
PRAKTIKUM 1 COUNTER (ASINKRON) A. OBJEKTIF 1. Dapat merangkai rangkaian pencacah n bit dengan JK Flip-Flop 2. Dapat mendemonstrasikan operasi pencacah 3. Dapat mendemonstrasikan bagaimana modulus dapat
RANGKAIAN LOGIKA DISKRIT
RANGKAIAN LOGIKA DISKRIT Materi 1. Gerbang Logika Dasar 2. Tabel Kebenaran 3. Analisa Pewaktuan GERBANG LOGIKA DASAR Gerbang Logika blok dasar untuk membentuk rangkaian elektronika digital Sebuah gerbang
Register & Counter -7-
Sistem Digital Register & Counter -7- Missa Lamsani Hal 1 Register dan Pencacah Register adalah kumpulan elemen-elemen memori yang bekerja bersama sebagai satu unit. Pencacah (counter) adalah merupakan
1). Synchronous Counter
Counter juga disebut pencacah atau penghitung yaitu rangkaian logika sekuensial yang digunakan untuk menghitung jumlah pulsa yang diberikan pada bagian masukan. Counterdigunakan untuk berbagai operasi
MEDIA PEMBELAJARAN FLIP-FLOP UNTUK MATA PELAJARAN TEKNIK DIGITAL DI SMK NEGERI 1 PUNDONG
MEDIA PEMBELAJARAN FLIP-FLOP UNTUK MATA PELAJARAN TEKNIK DIGITAL DI SMK NEGERI 1 PUNDONG TUGAS AKHIR SKRIPSI Diajukan kepada Fakultas Teknik Universitas Negeri Yogyakarta untuk Memenuhi Sebagian Persyaratan
FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA
FAKULTA TEKNIK UNIVEITA NEGEI OGAKATA LAB HEET TEKNIK DIGITAL emester 3 L 3 : FLIP - FLOP 4 X 6 Menit No.LT/EKO/DEL 24/3 evisi : 2 Tgl : Februari 2 Hal dari 5. Kompetensi Memahami cara kerja rangkaian
BAB I : APLIKASI GERBANG LOGIKA
BAB I : APLIKASI GERBANG LOGIKA Salah satu jenis IC dekoder yang umum di pakai adalah 74138, karena IC ini mempunyai 3 input biner dan 8 output line, di mana nilai output adalah 1 untuk salah satu dari
1). Synchronous Counter
Counter juga disebut pencacah atau penghitung yaitu rangkaian logika sekuensial yang digunakan untuk menghitung jumlah pulsa yang diberikan pada bagian masukan. Counter digunakan untuk berbagai operasi
PENCACAH. Gambar 7.1. Pencacah 4 bit
DIG 7 PENCACAH 7.. TUJUAN. Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. 2. Mengenal beberapa jenis IC pencacah. 7.2. TEORI
MODUL DASAR TEKNIK DIGITAL
MODUL DASAR TEKNIK DIGITAL ELECTRA ELECTRONIC TRAINER [email protected] HP: 08112741205 2/23/2015 BAB I GERBANG DASAR 1. 1 TUJUAN PEMBELAJARAN Peserta diklat / siswa dapat : Memahami konsep dasar
TKC305 - Sistem Digital Lanjut. Eko Didik Widianto. Sistem Komputer - Universitas Diponegoro
,, TKC305 - Sistem Digital Lanjut Eko Didik Sistem Komputer - Universitas Diponegoro Bahasan Kuliah, Sebelumnya dibahas elemen rangkaian sekuensial berupa flip-flop dan latch yang mampu menyimpan informasi
Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, urdik Fisika, FMIPA, UNY E-mail : [email protected] Tujuan :. Mempelajari cara kerja pencacah biner sinkron dan tak sinkron, 2. Merealisasikan pencacah biner
BAB 5. MULTIVIBRATOR
BAB 5. MULTIVIBRATOR Materi :. Dasar rangkaian Clock / Multivibrator 2. Jenis-jenis multivibrator 3. Laju Pengisian dan Pengosongan Kapasitor 4. Multivibrator Astabil dari IC 555 5. Multivibrator Monostabil
BAB VIII COUNTER (PENCACAH)
EKNIK DIGIAL - COUNER/HAL. BAB VIII COUNER (PENCACAH) Sebuah Flip-flop akan mempunyai dua keadaan yaitu keadaan reset (Q = ) dan set (Q = ). Sehingga untuk sederetan n buah FF akan mempunyai 2 keadaan
Eko Didik Widianto. 23 Maret 2014
Kuliah#11 TSK205 Sistem Digital - TA 2013/2014 Eko Didik Sistem Komputer - Universitas Diponegoro 23 Maret 2014 http://didik.blog.undip.ac.id 1 Umpan Balik Sebelumnya dibahas tentang rangkaian kombinasional
7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF.
PERCOBAAN DIGITAL 7 PENCACAH (COUNTER) 7.. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. 7.2. TEORI DASAR Pencacah
DASAR-DASAR RANGKAIAN SEKUENSIAL 2
PECOBAAN 2. DAA-DAA ANGKAIAN EKUENIAL 2 2.1. TUJUAN : etelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Membuat Flip-flop dari gerbang NO Membuat Flip-flop dari gerbang NAND Membuat Flip-flop
SIMULASI RANGKAIAN DIGITAL MESIN PENJUAL KOPI DENGAN XILINX
Konferensi Nasional Sistem Informasi 23, STMIK Bumigora Mataram 4-6 Pebruari 23 Makalah Nomor: KNSI-343 SIMULASI RANGKAIAN DIGITAL MESIN PENJUAL KOPI DENGAN XILINX Ayu Astariatun, Nelly Sulistyorini 2,
REGISTER. uart/reg8.html
PERTEMUAN 11 REGISTER http://tams-www.informatik.uni-hamburg.de/applets/hades/webdemos/45-misc/30- uart/reg8.html Sasaran Pertemuan 11 Mahasiswa diharapkan mengerti tentang Register yang terdiri dari :
dan Flip-flop TSK505 - Sistem Digital Lanjut Eko Didik Widianto Teknik Sistem Komputer - Universitas Diponegoro Elemen Rangkaian Sekuensial: Latch
Elemen Rangkaian Sekuensial: Latch dan Flip-flop @2011,Eko Didik Widianto Elemen Rangkaian Sekuensial: Latch dan Flip-flop TSK505 - Sistem Digital Lanjut Rangkaian Sekuensial Latch Flip-flop Eko Didik
DASAR DIGITAL ELK-DAS JAM
DASAR DIGITAL ELK-DAS.3 2 JAM Penyusun : TIM FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA DIREKTORAT PENDIDIKAN MENENGAH KEJURUAN DIREKTORAT JENDERAL PENDIDIKAN DASAR DAN MENENGAH DEPARTEMEN PENDIDIKAN
Tahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer
Tahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer Register dan Counter Mohamad Dani (MHM) E-mail: [email protected] Hanya dipergunakan untuk kepentingan pengajaran di
8. TRANSFER DATA. I. Tujuan
8. TRANSFER DATA I. Tujuan 1. Membuat rangkaian transfer data seri dan transfer data secara paralel dengan menggunakan IC yang berisi JK-FF dan D-FF. 2. Mengamati operasi transfer data seri dan dan transfer
Konsep dasar perbedaan
PENDAHULUAN Konsep dasar perbedaan ANALOG DAN DIGITAL 1 ANALOG Tegangan Berat Suhu Panjang Kecepatan dlsb 2 DIGITAL Pulsa 0 dan 1 Digit Biner Bit Numerik 3 Benarkah definisi tersebut tadi? 4 ANALOG DIGITAL
BAB III PERENCANAAN. 3.1 Perencanaan kerja alat Secara Blok Diagram. Rangkaian Setting. Rangkaian Pengendali. Rangkaian Output. Elektroda. Gambar 3.
27 BAB III PERENCANAAN 3.1 Perencanaan kerja alat Secara Blok Diagram Power Supply Rangkaian Setting Indikator (Led) Rangkaian Pengendali Rangkaian Output Line AC Elektroda Gambar 3.1 Blok Diagram Untuk
MODUL PRAKTIKUM SISTEM DIGITAL. Oleh : Miftachul Ulum, ST., MT Riza Alfita, ST., MT
MODUL PRAKTIKUM SISTEM DIGITAL Oleh : Miftachul Ulum, ST., MT Riza Alfita, ST., MT PROGRAM STUDI S TEKNIK ELEKTRO FAKULTAS TEKNIK UNIVERSITAS TRUNOJOYO MADURA 23-24 KATA PENGANTAR Puji syukur kami panjatkan
JENIS-JENIS REGISTER (Tugas Sistem Digital)
JENIS-JENIS REGISTER (Tugas Sistem Digital) Oleh: EKO SARIYANTO 0917041026 SITI KHOLIFAH 1017041042 JURUSAN FISIKA FAKULTAS MATEMATIKA DAN ILMU PENGETAHUAN ALAM UNIVERSITAS LAMPUNG 2013 Register adalah
Analysis And Design of Digital System
Analysis And Design of Digital System Introduction Synchronous and Asynchronous Operation (1) Synchronous sequential circuits change their states and output values at discrete instants of time, which are
PERCOBAAN 6 COUNTER ASINKRON
PERCOBAAN 6 COUNTER ASINKRON 6.1. TUJUAN : Setelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Membuat Rangkaian dasar 3-bit Membuat Timing Diagram Counter Membuat MOD-n Membuat Up-Down 6.2.
Jobsheet Praktikum FLIP-FLOP D
1 FLIP-FLOP D A. Tujuan Kegiatan Praktikum 11 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Menjelaskan cara kerja rangkaian FLIP FLOP D 2) Merangkai rangkaian FLIP FLOP D B. Dasar Teori
BAB V MULTIVIBRATOR. A. Pendahuluan. 1. Deskripsi
BAB V MULTIVIBRATOR A. Pendahuluan 1. Deskripsi Judul bab ini adalah Multivibrator. Melalui bab ini pembaca khususnya mahasiswa akan mendapatkan gambaran tentang konsep dasar Multivibrator. Konsep dasar
LAB #5 REGISTER, SYNCHRONOUS COUNTER AND ASYNCHRONOUS COUNTER
LAB #5 REGISTER, SYNCHRONOUS COUNTER AND ASYNCHRONOUS COUNTER TUJUAN 1. Untuk mempelajari dan mendesain berbagai counter menggunakan gerbang dan Flip-Flop. 2. Untuk menyimulasikan berbagai counter dan
Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : [email protected] Tujuan : 1. Mengenal beberapa jenis register. 2. Menyusun rangkaian register. 3. Mempelajari cara kerja
Operasi Counting Q 1 Q 2. Pulsa clock Belum ada pulsa Setelah pulsa # Setelah pulsa # 2
BAB IV. COUNTER TUJUAN : Setelah mempelajari bab ini mahasiswa diharapkan mampu : Menjelaskan prinsip dasar Counter Membuat Counter dasar dengan prinsip sekuensial Membedakan operasi dan karakteristik
