FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA SILABUS TEKNIK DIGITAL

dokumen-dokumen yang mirip
SILABUS MATAKULIAH. Indikator Pokok Bahasan/Materi Aktivitas Pembelajaran

RENCANA PROGRAM KEGIATAN PERKULIAHAN SEMESTER (RPKPS)

SEKOLAH TINGGI MANAJEMEN INFORMATIKA & KOMPUTER JAKARTA STI&K SATUAN ACARA PERKULIAHAN

SATUAN ACARA PERKULIAHAN Mata Kuliah : Rangkaian Digital A

SATUAN ACARA PERKULIAHAN Mata Kuliah : Sistem Digital A

SATUAN ACARA PERKULIAHAN Mata Kuliah : Sistem Digital A Kode : KK

RENCANA PEMBELAJARAN SEMESTER (RPS) DAN RENCANA PELAKSANAAN PEMBELAJARAN (RPP)

KODE MATA KULIAH : PTI6205 SEMESTER : 1 PROGRAM STUDI : Pendidikan Teknik Elektronika DOSEN PENGAMPU : Pipit Utami, M.Pd.

RENCANA PEMBELAJARAN SEMESTER (RPS)

LEMBAR TUGAS MAHASISWA ( LTM )

Prodi Pendidikan Ilmu Komputer Fakultas Keguruan dan Ilmu Pendidikan Universitas Ubudiyah Indonesia. Ceramah, diskusi dan Demonstrasi

FORMULIR RANCANGAN PERKULIAHAN PROGRAM STUDI TEKNIK ELEKTRO FAKULTAS TEKNIK

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA SILABUS LOGIKA

JURUSAN TEKNIK ELEKTRO FAKULTAS TEKNOLOGI INDUSTRI

1. Konsep Sistem Bilangan 2. Konsep Gerbang Logika 3. Penyederhanaan logika 4. Konsep Flip-Flop (Logika Sequensial) 5. Pemicuan Flip-Flop 6.

Sistem Digital. Sistem Angka dan konversinya

RENCANA PEMBELAJARAN SEMESTER (RPS)

PERCOBAAN 8. RANGKAIAN ARITMETIKA DIGITAL DASAR

SATUAN ACARA PERKULIAHAN

GERBANG LOGIKA & SISTEM BILANGAN

REPRESENTASI DATA DATA REPRESENTATION

Arsitektur Komputer. Rangkaian Logika Kombinasional & Sekuensial

1 Deskripsi Perkuliahan

Konsep dasar perbedaan

Rangkaian Kombinasional

SISTEM DIGITAL; Analisis, Desain dan Implementasi, oleh Eko Didik Widianto Hak Cipta 2014 pada penulis GRAHA ILMU Ruko Jambusari 7A Yogyakarta 55283

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA SILABUS MIKROKONTROLLER

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA SILABUS ALGORITMA DAN STRUKTUR DATA

Gerbang AND Gerbang OR Gerbang NOT UNIT I GERBANG LOGIKA DASAR DAN KOMBINASI. I. Tujuan

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

BAB V UNTAI NALAR KOMBINATORIAL

ARITMATIKA ARSKOM DAN RANGKAIAN DIGITAL

Comparator, Parity Generator, Converter, Decoder

Ruko Jambusari No. 7A Yogyakarta Telp. : ; Fax. :

Dari tabel diatas dapat dibuat persamaan boolean sebagai berikut : Dengan menggunakan peta karnaugh, Cy dapat diserhanakan menjadi : Cy = AB + AC + BC

SHEET PRAKTIK TEKNIK DIGITAL

X = A Persamaan Fungsi Gambar 1. Operasi NOT

JURUSAN TEKNIK ELEKTRO FAKULTAS TEKNOLOGI INDUSTRI

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

LAB #1 DASAR RANGKAIAN DIGITAL

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA SILABUS ALGORITMA PEMROGRAMAN

MODUL PRAKTIKUM RANGKAIAN DIGITAL

Organisasi & Arsitektur Komputer

PENDAHULUAN PULSE TRAIN. GATES ELEMEN LOGIKA

FLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

2009/2010 Course Plan. SK-208 Arsitektur Komputer Ir. Syahrul, MT.

PRAKTIKUM RANGKAIAN DIGITAL

No Kode Mata Kuliah DESKRIPSI DAN CAPAIAN MATAKULIAH SEMESTER 3

KONSEP PENDAHULUAN. Sistem Digital

SISTEM DIGITAL 1. PENDAHULUAN

FORMULIR Satuan Acara Pengajaran

SATUAN ACARA PERKULIAHAN MATA KULIAH ARSITEKTUR KOMPUTER (TK) KODE / SKS KK /4

GERBANG LOGIKA. Keadaan suatu sistem Logika Lampu Switch TTL CMOS NMOS Test 1 Tinggi Nyala ON 5V 5-15V 2-2,5V TRUE 0 Rendah Mati OFF 0V 0V 0V FALSE

BAB II ALJABAR BOOLEAN DAN GERBANG LOGIKA

6. Rangkaian Logika Kombinasional dan Sequensial 6.1. Rangkaian Logika Kombinasional Enkoder

ALJABAR BOOLEAN R I R I I R A W A T I, M. K O M L O G I K A M A T E M A T I K A 3 S K S

SATUAN ACARA PERKULIAHAN MATA KULIAH ORGANISASI SISTEM KOMPUTER (MI) KODE / SKS KK /2

SILABI DAN SAP. Standar Kompetensi Mahasiswa mampu merencanakan dan membuat simulasi dari perencanaan sistem digital yang telah dibuat.

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA SILABUS PENGANTAR TEKNOLOGI INFORMASI

DCH1B3 Konfigurasi Perangkat Keras Komputer

Representasi Boolean

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Sistem Digital. Pendahuluan -1- Sistem Digital. Missa Lamsani Hal 1

MODUL I GERBANG LOGIKA DASAR

PRAKTIKUM TEKNIK DIGITAL

Gerbang gerbang Logika -5-

RENCANA PEMBELAJARAN SEMESTER

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET TEKNIK DIGITAL LS 2 : Aljabar Boolean, Teori De Morgan I dan De Morgan II

DASAR-DASAR TEKNIK DIGITAL SEMESTER III PROGRAM STUDI TEKNIK LISTRIK JURUSAN ELEKTRO POLITEKNIK NEGERI MALANG

BAB V RANGKAIAN ARIMATIKA

I. Judul Percobaan Rangkaian Gerbang Logika dan Aljabar Boolean

Sistem. Bab 6: Combinational 09/01/2018. Bagian

MAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR

BAB I SISTEM BILANGAN DAN PENGKODEAN

Output b akan ada aliran arus dari a jika saklar x ditutup dan sebaliknya Output b tidak aliran arus dari a jika saklar x dibuka.

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA SILABUS PRAKTEK ELEKTRONIKA ANALOG 2

R ANGKAIAN LOGIKA KOMBINASIONAL DAN SEQUENSIAL

Semarang, 10 Oktober Hormat Kami. Penulis KATA PENGANTAR

Perancangan Rangkaian Digital, Adder, Substractor, Multiplier, Divider

RANGKAIAN PEMBANDING DAN PENJUMLAH

BAB I : APLIKASI GERBANG LOGIKA

Rangkaian digital yang ekivalen dengan persamaan logika. Misalnya diketahui persamaan logika: x = A.B+C Rangkaiannya:

DIKTAT RANGKAIAN DIGITAL

Tabel kebenaran untuk dua masukan (input) Y = AB + AB A B Y

PERANCANGAN SIMULATOR RANGKAIAN LOGIKA DENGAN VISUAL C++ Simulator Design Of Digital Logic Gate Using Visual C++

MODUL PRAKTIKUM ELEKTRONIKA DIGITAL

O L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012

KONTRAK PEMBELAJARAN (KP) MATA KULIAH

Kegiatan Belajar 4 : Sistem Elektronika Digital Capaian Pembelajaran Mata Kegiatan Memahami Dasar-Dasar Elektronika Digital Sub Capaian Pembelajaran

GERBANG LOGIKA RINI DWI PUSPITA

BAHAN AJAR SISTEM DIGITAL

RENCANA PEMBELAJARAN SEMESTER (RPS)

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA SILABUS ELEKTRONIKA ANALOG 1

Muhammad Adri Abstrak

( A + B) C. Persamaan tersebut adalah persamaan rangkaian digital dengan 3 masukan sehingga mempunyai 8 kemungkinan keadaan masukan.

Pertemuan Ke-6 ARITMATIKA KOMPUTER

BAB VI RANGKAIAN KOMBINASI

SISTEM DIGITAL. Sistem Bilangan MODUL PERKULIAHAN

TSK205 Sistem Digital. Eko Didik Widianto

Transkripsi:

No. SIL/EKA/EKA239/22 Revisi : 00 Tgl: 21 Juni 2010 Hal 1 dari 5 MATA KULIAH : TEKNIK DIGITAL KODE MATA KULIAH : EKA 239 SEMESTER : 2 PROGRAM STUDI : PENDIDIKAN TEKNIK INFORMATIKA DOSEN PENGAMPU : UMI ROCHAYATI, M.T I. DESKRIPSI MATA KULIAH Mahasiswa menguasai teori dan penerapan teknik digital yang meliputi penggunaan sistem bilangan untuk operasi, penyederhanaan logika, perancangan digital sesuai dengan spesifikasi, implementasi hasil rancangan logika. Mata kuliah ini membahas tentang : Konsep dasar sistem bilangan, Logika dan Aljabar Boole, Komparator, Exclusive-OR, arithmatika, Flip-Flop, Counter, Shift Register, Binary Codes, Encoding, Decoding, Multiplexing. II. III. KOMPETENSI YANG DIKEMBANGKAN 1. Pengertian system besaran dan system bilangan beserta konversinya 2. Sifat dan cara kerja Gerbang Logika 3. Teorema-teorema Aljabar Boolean 4. Metode simplifikasi dengan Karnaugh Map 5. Operasi Aritmatika Digital 6. Perancangan digital 7. Sifat dan cara kerja Flip-flop 8. Merancang Counter 9. Merancang Registrer 10. Merancang decoder, encoder dan multiplexer INDIKATOR PENCAPAIAN KOMPETENSI A. Aspek Kognitif dan Kecakapan Berpikir 1. Mahasiswa memahami pengertian system besaran, bilangan beserta konversinya 2. Mahasiswa memahami sifat dan cara kerja gerbang logika, teoremateorema an dan metode simplifikasi 3. Memahami operasi digital dan digital 4. Memahami cara kerja sequensial 5. memahami cara kerja pengolah data B. Aspek Psikomotor 1. Mahasiswa mampu merancang digital 2. Mahasiswa mampu merancang sequensial 3. Mahasiswa mampu merancang pengolah data

No. SIL/EKA/EKA239/22 Revisi : 00 Tgl: 21 Juni 2010 Hal 2 dari 5 C. Aspek Affektif, Kecakapan Sosial dan Personal 1. Mahasiswa mengikuti kuliah dengan tertib 2. Mahasiswa mampu berinteraksi dengan dosen dan mahasiswa lain IV. SUMBER BACAAN 1. Ronald J. Tocci, Digital Systems Principles and Applications, Prentice-Hall 2. M. Morris Mano, Digital Design, Prentice-Hall V. PENILAIAN Butir-butir penilaian terdiri dari : A. Tugas Mandiri B. Partisipasi dan Kehadiran Kuliah/Praktik C. Ujian Mid Semester D. Ujian Akhir Semester Tabel Ringkasan Bobot Penilaian No. Jenis Penilaian Skor Maksimum 1 Tugas Mandiri 10 2 Partisipasi dan kehadiran kuliah 10 3 Ujian mid semester 30 4 Ujian akhir semester 50 VI. SKEMA KERJA Minggu ke Kompetensi dasar Materi dasar Strategi perkuliahan Memahami sistem Pengertian sistem 1 besaran analog Besaran analog dan besaran digital dan Besaran digital 2 1. Memahami sistem bilangan basis 10, basis 2, basis 8, dan basis 16 2. Dapat melakukan konversi bilangan melakukan penjumlahan, pengurangan, perkalian da pembagian bil biner Sistem bilangan dan konversi Sistem bilangan basis 10 dan 2 desimal ke biner biner ke desimal dan pengurangan bil. biner Perkalian dan pembagian bilangan biner Sistem bilangan basis 8 dan basis Sumber/ referensi

No. SIL/EKA/EKA239/22 Revisi : 00 Tgl: 21 Juni 2010 Hal 3 dari 5 3 4 5 6 7 menjelaskan sifat dan kerja dari masing-masing logic gates melakukan analisis output fungsi input Memahami menyederhanaka n menerapkan metode karnaugh map untuk minimalisasi pers untuk jumlah input yang bervariasi melakukan operasi digital membuat 16 biner ke oktal biner ke hexadesimal Logic Gates Operator dasar AND, OR dan NOT Multiple input NAND dan NOR Komparator Inhibit gate Exclusive-OR Exclusive-NOR Aljabar Boole Rumus-rumus Teorema De- Morgan Penyederhanaan dengan rumus Boole Karnaugh Map 2 input 3 input 4 input Aritmatika Digital Komplemen 1 dan 2 dan pengurangan dengan sistem komplemen 2 Hexa BCD Rangkaian

No. SIL/EKA/EKA239/22 Revisi : 00 Tgl: 21 Juni 2010 Hal 4 dari 5 output dari masing-masing 8 Ujian Sisipan 1 9 10 11 12 13 14 15 memahami sifat dan cara kerja flip-flop output masingmasing flip-flop memahami sifat dan cara kerja flip-flop output masingmasing flip-flop merancang counter asynchroun merancang counter synchroun merancang register merancang multiplexing dan demultiplexing merancang Half Adder Half-Subtractor Full Adder Full Subtractor Multiplier Flip-Flop I Latch R-S Flip Flop Clocked R-S Flip-Flop D Flip-Flop Flip-Flop II T Flip-Flop JK Flip-Flop Master Slave Counter Asynchroun Counter Synchroun Register Multiplexing, Demultiplexing Encoding, Decoding

No. SIL/EKA/EKA239/22 Revisi : 00 Tgl: 21 Juni 2010 Hal 5 dari 5 encoding dan decoding 16 Ujian Sisipan 2.