RANGKAIAN LOGIKA DISKRIT

dokumen-dokumen yang mirip
GERBANG LOGIKA DASAR

BAB 1. KONSEP DASAR DIGITAL

MODUL 3 GERBANG LOGIKA DASAR

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

BAB IV : RANGKAIAN LOGIKA

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang

GERBANG LOGIKA & SISTEM BILANGAN

BAB III RANGKAIAN LOGIKA

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

O L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012

X = A Persamaan Fungsi Gambar 1. Operasi NOT

GERBANG GERBANG LOGIKA

BAB III GERBANG LOGIKA DAN ALJABAR BOOLEAN

LAB #1 DASAR RANGKAIAN DIGITAL

GERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori

BAB III RANGKAIAN LOGIKA

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

Gerbang Logika. Input (A) Output (Y) 0 (Rendah) 1 (Tinggi) Tinggi (1) Rendah (0) Tabel Kebenaran/Logika Inverter

GERBANG LOGIKA DIGITAL

Mengenal Gerbang Logika (Logic Gate)

Percobaan 9 Gerbang Gerbang Logika

Rangkaian Logika. Eko Didik Widianto. Sistem Komputer - Universitas eko didik widianto - siskom undip SK205 Sistem Digital 1 / 32

BAB II ALJABAR BOOLEAN DAN GERBANG LOGIKA

MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F ANISA PRATIWI / F JUPRI SALINDING / F

Gerbang Logika Dasar I

Definisi Gerbang Logika

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

Sistem Digital. Dasar Digital -4- Sistem Digital. Missa Lamsani Hal 1

LAB #4 RANGKAIAN LOGIKA SEKUENSIAL

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

MODUL DASAR TEKNIK DIGITAL

RANGKAIAN D FLIP-FLOP (Tugas Matakuliah Sistem Digital) Oleh Mujiono Afrida Hafizhatul ulum

TEORI DASAR DIGITAL OTOMASI SISTEM PRODUKSI 1

Modul 5 : Rangkaian Sekuensial 1

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA

Elektronika dan Instrumentasi: Elektronika Digital 2 Gerbang Logika, Aljabar Boolean. Yusron Sugiarto

Hanif Fakhrurroja, MT

RANGKAIAN PEMBANDING DAN PENJUMLAH

Organisasi & Arsitektur Komputer

ALJABAR BOOLEAN R I R I I R A W A T I, M. K O M L O G I K A M A T E M A T I K A 3 S K S

FLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop

MODUL I TEGANGAN KERJA DAN LOGIKA

Algoritma & Pemrograman 2C Halaman 1 dari 7 ALJABAR BOOLEAN

DISUSUN OLEH : WAHYU RUDI SANTOSO

MULTIPLEXER. Pokok Bahasan : 1. Pendahuluan 2. Dasar-dasar rangkaian Multiplexer. 3. Mendesain rangkaian Multiplexer

DASAR TEKNIK DIGITAL (1) GERBANG-GERBANG LOGIKA DASAR

Mata Kuliah Arsitektur Komputer Program Studi Sistem Informasi 2012/2013 STMIK Dumai -- Materi This presentation is revised by HA

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

GERBANG LOGIKA BERBASIS PROGRAMMABLE LOGIC DEVICE (PLD)

RANGKAIAN MULTIPLEXER

INSTRUMENTASI INDUSTRI (NEKA421)

RENCANA PELAKSANAAN PEMBELAJARAN ( RPP )

BAB VII DASAR FLIP-FLOP

PEMANFAATAN APLIKASI ELECTRONIC WORKBENCH (EWB) PADA MATA KULIAH LOGIKA INFORMATIKA MATERI GERBANG LOGIKA

Rangkaian Logika. Kuliah#2 TSK205 Sistem Digital - TA 2011/2012. Eko Didik Widianto. Teknik Sistem Komputer - Universitas Diponegoro.

BAB III GERBANG LOGIKA BINER

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

PERCOBAAN DIGITAL 01 GERBANG LOGIKA DAN RANGKAIAN LOGIKA

Gambar 3. 1 Diagram blok system digital

KATA PENGANTAR. Segala puji bagi Allah yang telah melimpahkan rahmat dan hidayah-nya,

SISTEM DIGITAL GERBANG LOGIKA TEKNIK INFORMATIKA UNIVERSITAS TRUNOJOYO Rahmady Liyantanto Liyantanto, S.kom, S.kom

ELEKTRONIKA DIGITAL DASAR

ADC ( Analog To Digital Converter Converter konversi analog ke digital ADC (Analog To Digital Convertion) Analog To Digital Converter (ADC)

LAPORAN PRAKTIKUM RANGKAIAN LOGIKA (TEGANGAN KERJA DAN LOGIKA)

Jobsheet Praktikum FLIP-FLOP S-R

Jobsheet Praktikum FLIP-FLOP J-K

Kuliah#7 TSK205 Sistem Digital - TA 2011/2012. Eko Didik Widianto

Kuliah#6 TSK205 Sistem Digital - TA 2013/2014. Eko Didik Widianto

EMULASI GERBANG LOGIKA TUNGGAL MULTIFUNGSI MENGGUNAKAN MIKROPENGENDALI ATMEGA8A

MODUL II GATE GATE LOGIKA

BAB V RANGKAIAN ARIMATIKA

Rangkaian Logika. Kuliah#2 TKC205 Sistem Digital - TA 2013/2014. Eko Didik Widianto. Sistem Komputer - Universitas Diponegoro

MODUL I GERBANG LOGIKA

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

Percobaan 1. Membangun Gerbang Logika Dasar dengan Transistor CMOS

4.1 Menguraikan Rangkaian-Rangkaian Logika Secara Aljabar. Gambar 4.1 Rangkaian logika dengan ekspresi Booleannya

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

MK SISTEM DIGITAL SESI III GERBANG LOGIKA

Gambar 1.1 Logic diagram dan logic simbol IC 7476

SMK NEGERI 1 BAURENO

MODUL I GERBANG LOGIKA DASAR

SEMINAR NASIONAL PERANCANGAN MODUL PEMBELAJARAN ELEKTRONIKA DIGITAL ENCODER, DECODER, MULTIPLEXER DAN DEMULTIPLEXER.

BAB 2 GERBANG LOGIKA & ALJABAR BOOLE

GERBANG LOGIKA. Percobaan 1. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Tujuan :

GERBANG LOGIKA. Keadaan suatu sistem Logika Lampu Switch TTL CMOS NMOS Test 1 Tinggi Nyala ON 5V 5-15V 2-2,5V TRUE 0 Rendah Mati OFF 0V 0V 0V FALSE

MAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR

Representasi Boolean

REPRESENTASI DATA DATA REPRESENTATION

Teknologi Implementasi: CMOS dan Tinjauan Praktikal

I. Judul Percobaan Rangkaian Gerbang Logika dan Aljabar Boolean

MODUL 4 GERBANG LOGIKA KOMBINASIONAL

PERTEMUAN 10 RANGKAIAN SEKUENSIAL

SISTEM DIGITAL 1. PENDAHULUAN

ARITMATIKA ARSKOM DAN RANGKAIAN DIGITAL

Teknik Digital. Disusun oleh: Tim dosen SLD Diedit ulang oleh: Endro Ariyanto. Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom

DECODER. Pokok Bahasan : 1. Pendahuluan 2. Dasar-dasar rangkaian Decoder. 3. Mendesain rangkaian Decoder

Tabel kebenaran untuk dua masukan (input) Y = AB + AB A B Y

Dari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1.

2. GATE GATE LOGIKA. I. Tujuan 1. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika.

Transkripsi:

RANGKAIAN LOGIKA DISKRIT

Materi 1. Gerbang Logika Dasar 2. Tabel Kebenaran 3. Analisa Pewaktuan

GERBANG LOGIKA DASAR Gerbang Logika blok dasar untuk membentuk rangkaian elektronika digital Sebuah gerbang logika mempunyai satu terminal output dan satu atau lebih terminal input Output-outputnya bisa bernilai HIGH (1) atau LOW (0) tergantung dari level digital pada terminal inputnya Ada 7 gerbang logika dasar : AND, OR, NOT, NAND, NOR, Ex-OR, Ex-NOR

GERBANG AND Operasi AND: Jika input A dan B keduanya HIGH, maka output X akan HIGH Jika input A atau B salah satu atau keduanya LOW maka output X akan LOW X = A. B Tabel Kebenaran Gerbang AND 2 Input

Cara Kerja Gerbang AND Analogi elektrikal gerbang AND Gerbang AND dengan switch transistor

Konfigurasi Pin QUAD 2-Input AND Gate (7408) QUAD ada 4 gerbang AND 2-Input AND Gate gerbang AND 2 input 7408 74 = TTL 08 = nomer urut

Gerbang AND dengan banyak input Tabel Kebenaran AND 4 input AND 4 Input AND 8 Input

Konfigurasi Pin TRIPLE 3-Input AND Gate (7411) DUAL 4-Input AND Gate (7421)

Gerbang OR Simbol Operasi OR : Jika salah satu dari input A dan B atau keduanya HIGH, maka ouput X akan HIGH Jika input A dan B keduanya LOW, maka output X akan LOW X = A + B

Konfigurasi Pin Tabel Kebenaran gerbang OR 2 input QUAD 2 input OR Gate (7432)

Cara kerja Gerbang OR : Analogi elektrikal gerbang OR Gerbang OR dengan switch transistor

Gerbang OR dengan banyak input Tabel Kebenaran OR 3 input OR 3 input OR 8 input

GERBANG NOT / INVERTER Simbol : Operasi NOT : Jika input A HIGH, maka output X akan LOW Jika input A LOW, maka output X akan HIGH X = Ā

Konfigurasi Pin Tabel Kebenaran Gerbang NOT / INVERTER Hex Inverting Gate (7404) INPUT A OUTPUT X 0 1 1 0

Gerbang NAND Simbol : atau Operasi NAND: Merupakan inversi (kebalikan) dari operasi AND Jika input A dan B keduanya HIGH, maka output X akan LOW Jika input A atau B atau keduanya LOW, maka output X akan HIGH X = A B

Konfigurasi Pin Tabel Kebenaran Gerbang NAND QUAD 2-Input NAND Gate (7400)

Gerbang NAND dengan banyak input Tabel Kebenaran NAND 3 Input NAND 3 input NAND 8 input

Gerbang NOR Simbol : Operasi NOR: Merupakan inversi (kebalikan) dari operasi OR Jika Input A dan B keduanya LOW, maka output X akan HIGH Jika Input A atau B salah satu atau keduanya HIGH, maka output X akan LOW

Konfigurasi Pin Tabel Kebenaran Gerbang NOR QUAD 2-Input NOR Gate (7402)

Gerbang Ex-OR Simbol Operasi Ex-OR: Ex-OR adalah kependekan dari Exclusive OR Jika salah satu dari kedua inputnya HIGH, maka output X akan HIGH Jika kedua inputnya bernilai LOW semua atau HIGH semua, maka output X akan LOW X = A B

Tabel Kebenaran Gerbang Ex-OR Berdasarkan tabel kebenaran di atas (yang bernilai output = 1), Ex-OR dapat disusun dari gerbang dasar AND, OR dan NOT dengan persamaan Ex-OR : X = A B + AB Gerbang Ex-OR dari AND, OR, NOT Simbol logika Ex-OR

Konfigurasi Pin QUAD 2-Input Exclusive OR Gate (7486)

Gerbang Ex-NOR Simbol Operasi Ex-NOR : Ex-NOR merupakan kebalikan dari Ex-OR Jika salah satu dari kedua inputnya HIGH maka output X akan LOW Jika kedua inputnya bernilai LOW semua atau HIGH semua, maka output X akan HIGH X = A B

Tabel Kebenaran Gerbang Ex-NOR Berdasarkan Tabel Kebenaran di atas (yang bernilai output=1), Ex-NOR dapat disusun dari gerbang dasar AND, OR dan NOT dengan persamaan : X = AB + AB Gerbang Ex-NOR dari AND, OR, NOT Simbol logika Ex-NOR

RINGKASAN JENIS GERBANG LOGIKA

RINGKASAN JENIS GERBANG LOGIKA 74266

TABEL KEBENARAN Sebuah Tabel yang digunakan untuk menganalisa respon output dari gerbang / rangkaian logika berdasarkan kombinasi inputinputnya Terdiri dari 2 bagian : Input dan Output Bagian input bisa terdiri dari dua atau lebih variabel input gerbang maupun variabel kontrol (misalnya, enable, strobe, clock) Bagian output juga bisa terdiri dari satu atau lebih variabel Ada 3 var. input (n=3, yaitu X,Y,Z) Jumlah data = 8 (=2 n ) (masing-masing 3 bit) INPUT OUTPUT X Y Z W 0 0 0 1 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 1 Ada 1 var. output, dimana masing-masing data mempunyai nilai 1 atau 0

ANALISA PEWAKTUAN Cara penganalisaan respon output terhadap kombinasi inputinputnya pada periode waktu tertentu. Cara penganalisaan yang lain adalah dengan Tabel Kebenaran. Peralatanyang digunakan: Timing Diagram (Diagram pewaktuan) Bentuk Timing Diagram :

Contoh: 1. Buatlah timing diagram untuk mendapatkan output dari gerbang AND berikut ini : Jawab

2. Buatlah timing diagram untuk mendapatkan output dari gerbang Ex-OR berikut ini : Jawab

Soal Latihan : 1. Sebuah input data mempunyai urutan : 10111100101. Gambarkan bentuk gelombang dari data input tersebut dalam representasi sinyal digital. 2. Sebutkan beberapa kelebihan rangkaian digital jika dibandingkan dengan rangkaian analog. 3. Sebutkan 3 jenis aplikasi yang menggunakan teknologi digital 4. Buat Tabel Kebenaran untuk gerbang AND-3 input berikut ini :

5. Buat Tabel Kebenaran untuk gerbang Nor-4 input berikut ini 6. Buat Timing Diagram untuk output X dari gerbang OR-3 input berikut ini :