MAKALAH TEKNIK DIGITAL

dokumen-dokumen yang mirip
Tugas Mata Kuliah Pengantar Sistem Digital

MAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

BAB I : APLIKASI GERBANG LOGIKA

FLIP-FLOP T (Tugas Sistem Digital) Oleh Fitri Anggraini Novia Puspasari

FLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop

PERTEMUAN 10 RANGKAIAN SEKUENSIAL

LAB #4 RANGKAIAN LOGIKA SEKUENSIAL

=== PERANCANGAN RANGKAIAN SEKUENSIAL ===

PERTEMUAN 10 RANGKAIAN SEKUENSIAL

PERCOBAAN 4 FLIP-FLOP 2

Rangkaian Sequensial. Flip-Flop RS

Sistem Digital. Flip-Flop -6- Sistem Digital. Missa Lamsani Hal 1

FLIP-FLOP (BISTABIL)

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

PERCOBAAN 3 FLIP FLOP 1

Modul 5 : Rangkaian Sekuensial 1

R ANGKAIAN LOGIKA KOMBINASIONAL DAN SEQUENSIAL

BAB III COUNTER. OBYEKTIF : - Memahami jenis-jenis counter - Mampu merancang rangkaian suatu counter

Arsitektur Komputer. Rangkaian Logika Kombinasional & Sekuensial

Flip-Flop (FF) Disusun oleh: Tim dosen SLD Diedit ulang oleh: Endro Ariyanto. Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom

Output. Input R.Kombinasi Onal. Flip-Flop. Pulsa Clock. Pulsa Clock

Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

Hanif Fakhrurroja, MT

PERCOBAAN 2. FLIP-FLOP

BAB VII FLIP FLOPS. Gate-gate logika kombinatorial. Elemenelemen. memori. Input-input eksternal. Gambar 7.1 Diagram Sistem Digital Umum

MATERI RANGKAIAN SEKUENSIAL

RANGKAIAN D FLIP-FLOP (Tugas Matakuliah Sistem Digital) Oleh Mujiono Afrida Hafizhatul ulum

FLIP-FLOP JK (Tugas Sistem Digital) Oleh Riza Amelia ( ) Zaitun ( )

BAB VII DASAR FLIP-FLOP

Gambar 1.1. Rangkaian Sekuensial

Gambar 1.1 Logic diagram dan logic simbol IC 7476

BAB I PENDAHULUAN. 1.2 Rumusan Masalah 1. Apa pengertian Counter? 2. Apa saja macam-macam Counter? 3. Apa saja fungsi Counter?

5.1. TUJUAN 1. Mengenal, mengerti dan memahami operasi dasar rangkaian flip-flop. 2. Mengenal berbagai macam IC flip-flop.

=== PENCACAH dan REGISTER ===

6. Rangkaian Logika Kombinasional dan Sequensial 6.1. Rangkaian Logika Kombinasional Enkoder

adalah frekuensi detak masukan mula-mula, sehingga membentuk rangkaian

PRAKTIKUM TEKNIK DIGITAL

Laboratorium Sistem Komputer dan Otomasi Departemen Teknik Elektro Otomasi Fakultas Vokasi Institut Teknologi Sepuluh November

Tahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer

Jobsheet Praktikum FLIP-FLOP D

RANGKAIAN SEKUENSIAL

Register & Counter -7-

FLIP - FLOP. Kelompok : Angga Surahman Sudibya ( ) Ma mun Fauzi ( ) Mudesti Astuti ( ) Randy Septiawan ( )

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Jobsheet Praktikum FLIP-FLOP S-R

MODUL DASAR TEKNIK DIGITAL

BAB VIII REGISTER DAN COUNTER

BAB VI SISTEM DIGITAL

DCH1B3 Konfigurasi Perangkat Keras Komputer

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Rangkaian Sekuesial. [Rangkaian Sekuensial] BAB V

LEMBAR TUGAS MAHASISWA ( LTM )

Kuliah#11 TKC-205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017

1). Synchronous Counter

LAPORAN PENDAHULUAN PRAKTIKUM SISTEM DIGITAL MODUL II RANGKAIAN SEQUENTIAL

dan Flip-flop TSK505 - Sistem Digital Lanjut Eko Didik Widianto Teknik Sistem Komputer - Universitas Diponegoro Elemen Rangkaian Sekuensial: Latch

Sistem Digital. Sistem Angka dan konversinya

Lutfi Rasyid Nur Hidayat PTI D / SHIFT REGISTER

Bab XI, State Diagram Hal: 226

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

APLIKASI JK FLIP-FLOP UNTUK MERANCANG DECADE COUNTER ASINKRON

JENIS-JENIS REGISTER (Tugas Sistem Digital)

Review Kuliah. TSK205 Sistem Digital. Eko Didik Widianto

Jobsheet Praktikum FLIP-FLOP J-K

Kuliah#11 TSK205 Sistem Digital - TA 2011/2012. Eko Didik Widianto. Teknik Sistem Komputer - Universitas Diponegoro

dan Flip-flop TKC Sistem Digital Lanjut Eko Didik Widianto Sistem Komputer - Universitas Diponegoro

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

Perlu diperhatikan bahwa perubahan sinyalnya sebenarnya tidaklah curam

DCH1B3 Konfigurasi Perangkat Keras Komputer

Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

ABSTRAK. Kata Kunci : Counter, Counter Asinkron, Clock

MODUL PRAKTIKUM RANGKAIAN DIGITAL

KARYA AKHIR STUDI PENGUKURAN KECEPATAN PUTARAN MENGGUNAKAN TACHOMETER DIGITAL

MODUL I GERBANG LOGIKA DASAR

Tahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer

8. TRANSFER DATA. I. Tujuan

REGISTER DAN COUNTER.

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

SILABUS MATAKULIAH. Indikator Pokok Bahasan/Materi Aktivitas Pembelajaran

LAPORAN RESMI PRAKTIKUM SISTEM DIGITAL 2013 / 2014

PERTEMUAN 12 PENCACAH

7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF.

SISTEM DIGITAL; Analisis, Desain dan Implementasi, oleh Eko Didik Widianto Hak Cipta 2014 pada penulis GRAHA ILMU Ruko Jambusari 7A Yogyakarta 55283

COUNTER ASYNCHRONOUS

1). Synchronous Counter

MODUL MATA KULIAH PRAKTIKUM TEKNIK DIGITAL

JOBSHEET SENSOR ULTRASONIC

BAB 5. MULTIVIBRATOR

Eko Didik Widianto. 23 Maret 2014

PERTEMUAN 12 PENCACAH

Konsep dasar perbedaan

Jakarta, Oktober Penulis

= = = T R = sifat memori. 2. Monostable. Rangkaian. jadi. C perlahan naik. g muatan. pulsa. Lab Elektronika. terjadi di. Industri. Iwan.

PENGEMBANGAN HARDWARE UNTUK PRAKTIKUM DIGITAL-2 DALAM REMOTE LABORATORY

LAB #5 REGISTER, SYNCHRONOUS COUNTER AND ASYNCHRONOUS COUNTER

SIMULASI RANGKAIAN DIGITAL MESIN PENJUAL KOPI DENGAN XILINX

PENCACAH. Gambar 7.1. Pencacah 4 bit

Transkripsi:

MAKALAH TEKNIK DIGITAL FLIP FLOP DISUSUN OLEH : Bayu Rahmawan 14102012 Moh. Fajar Faisaldy 14102027 SEKOLAH TINGGI TEKNOLOGI TELEMATIKA TELKOM JL. DI. PANJAITAN 128 PURWOKERTO 2014 i

KATA PENGANTAR Puji syukur kami panjatkan kehadirat Tuhan Yang Maha Esa karena berkat limpahan rahmat dan karunia-nya kami dapat menyelesaikan makalah ini tepat pada waktunya. Dalam makalah ini kami membahas mengenai materi Rangkaian Flip Flop. Pada penyusunan makalah ini kami mendapat bantuan dari berbagai pihak dikarenakan terbatasnya pengetahuan yang kami miliki. Untuk itu kami selaku penyusun makalah mengucapakan terimakasih kepada : 1. Tuhan Yang Maha Esa. 2. Orang Tua yang tiada henti memberikan dukungan kepada kami. 3. Emi Iryanti selaku dosen pembimbing mata kuliah Teknik Digital. 4. Teman teman Teknik Informatika angkatan 2014. 5. Seluruh pihak yang telah membantu sehingga makalah ini dapat kami selesaikan. Kami menyadari bahwa makalah ini masih jauh dari kesempurnaan baik dari sistematika maupun materinya. Oleh karena itu, kami sangat mengharapkan kritik dan saran guna menyempurnakan makalah yang kami susun. Purwokerto, November 2014 Penyusun ii

DAFTAR ISI HALAMAN JUDUL... i KATA PENGANTAR... ii DAFTAR ISI... iii BAB I PENDAHULUAN 1.1 Latar Belakang... 1 1.2 Rumusan Masalah... 2 1.3 Tujuan... 2 BAB II PEMBAHASAN 2.1 Rangkaian flip-flop dasar... 3 2.2 Sinyal Clock... 3 2.3 Jenis Flip-flop... 5 BAB III PENUTUP 3.1 Kesimpulan... 9 iii

BAB I PENDAHULUAN 1.1 Latar Belakang Flip-flop merupakan suatu rangkaian sekuensial yang dapat menyimpan data sementara (latch) dimana bagian outputnya akan merespon input dengan cara mengunci nilai input yang diberikan atau mengingat input tersebut. Flip-flop juga adalah sebagai rangkaian untuk memori yang merupakan salah satu bagian yang penting dari sebuah computer. Ada dua macam memori yaitu memori tipe Non Volatile yang merupakan memori yang dapat menyimpan atau mengingat suatu informasi atau data untuk jangka waktu lama dan memori tipe Volatile yang merupakan memori yang dapat menyimpan informasi selama sambungan listrik tersambung. Memori tipe Volatile terdiri atas memori dinamik dan memori static. Flip-flop termasuk tipe memori statik. Perubahan dari setiap keadaan output dapat terjadi jika diberikan trigger pada flip-flop tersebut. Triger nya berupa sinyal logika 1 dan 0 yang kontinu. Ada 4 (empat) tipe Flip-flop yang dikenal yaitu SR, JK, D dan T Flip-flop. Dua tipe pertama merupakan tipe dasar dari Flip-flop, sedangkan D dan T merupakan turunan dari SR dan JK Flip-flop. 1

1.2 Rumusan Masalah Dengan makalah yang di buat oleh kami dapat ditemui beberapa permasalahan diantaranya, yaitu : 1. Apa yang dimaksud dengan rangkaian flip flop? 2. Apa yang dimaksud dengan sinyal clock 3. Apa yang dimaksud flip flop RS, JK, T 1.3 Tujuan Dalam pembuatan makalah ini kami juga mempunyai beberapa tujuan dalam menulis makalah ini yaitu sebagai berikut : 1. Menjelaskan tentang rangkaian flip flop dasar 2. Menjelaskan sinyal clok 3. Membuat table kebenaran 4. Menjelaskan jenis jenis flip flop : RS,D, JK, T 2

BAB II PEMBAHASAN 2.1 Rangkaian flip flop dasar Rangkaian Flip Flop adalah rangkaian yang dapat bekerja hanya dengan dua buah input dan output secara berlawanan. Rangkaian ini juga memiliki dua arus stabil dan dapat digunakan untuk menyimpan informasi. Sirkuit yang terdapat pada setiap rangkaian dapat dibuat untuk mengubah arus dengan sinyal yang dimasukan pada satu atau lebih input kontrol dan juga memiliki satu atau dua output. Flip flop juga merupakan rangkaian penting dalam sistem elektronik digital dan juga elemen penyimpanan dasar pada logika sekuensial yang digunakan pada komputer, alat komunikasi dan tipe elektronik lainnya. 2.2 Sinyal Clock Clock adalah salah satu masukan yang ada dalam beberapa rangkaian Flip-flop. Rangkaian komputer menggunanakan ribuan flip-flop. Untuk mengkoordinasi kegiatan keseluruhan, sinyal umum yang bernama kunci-waktu (clock) dikirimkan ke setiap flip-flop. Sinyal ini mencegah flip-flop berubah keadaan sebelum waktunya. Ada beberapa kondisi clock yang biasa digunakan untuk menyerempakkan kerja flip-flop yaitu : 1) Tepi naik : yaitu saat perubahan sinyal clock dari logika rendah (0) ke logika tinggi. 2) Tepi turun : yaitu saat perubahan sinyal clock dari logika tinggi (1) ke logika rendah (0). 3) Logika tinggi : yaitu saat sinyal clock berada dalam logika 1. 4) Logika rendah : yaitu saat sinyal clock berada dalam logika 0. 3

Gambar Kondisi Pemicuan Clock Gambar Simbol-simbol Pemicuan Selanjutnya cara pengujian pemicuan suatu flip-flop akan dijelaskan dalam Tabel.Pada tabel tersebut, kita gunakan penerapan logika positif. Kondisi Clock High, yaitu saat clock ditekan sama artinya dengan logika 1, sedangkan saat clock dilepas sama artinya dengan logika 0. Jika pada langkah pengujian pertama keadaan sudah sesuai dengan tabel, pengujian dapat dihentikan, demikian seterusnya. Tabel Pengujian Pemicuan Clock Langkah Pengujian Clock Input Output Jenis Pemicuan 1. 1 Berubah Logika Tinggi 2. 0 Berubah Logika rendah 3. 0 Tetap 0 ke 1 Berubah (ditekan) Tepi naik 4

1 Tetap 1 Tetap 4. 1 ke 0 (dilepas) Berubah Tepi turun 0 Tetap 2.3 Jenis Flip-Flop 1. RS Flip-Flop RS FF adalah flip-flop dasar yang memiliki dua masukan yaitu R (Reset) dan S (Set) dan mempunyai 2 jalan keluar Q dan Qnot (Q atasnya digaris). Simbol simbol yang ada pada jalan keluar selalu berlawanan satu dengan yang lain. Bila S diberi logika 1 dan R diberi logika 0, maka output Q akan berada pada logika 0 dan Q not pada logika 1. Bila R diberi logika 1 dan S diberi logika 0 maka keadaan output akan berubah menjadi Q berada pada logik 1 dan Q not pada logika 0. Sifat paling penting dari Flip Flop adalah bahwa sistem ini dapat menempati salah satu dari dua keadaan stabil yaitu stabil I diperoleh saat Q =1 dan Q not = 0, stabil ke II diperoleh saat Q=0 dan Q not = 1 Tabel Kebenaran 5

Yang dimaksud kondisi terlarang yaitu keadaaan yang tidak diperbolehkan dimana kondisi output Q sama dengan Q not yaitu pada saat S=0 dan R=0 Yang dimaksud dengan kondisi memori yaitu saat S=1 dan R=1, output Q dan Qnot akan menghasilkan perbedaan yaitu jika Q=0 maka Qnot = 1 atau sebaliknya jika Q=1 maka Q not =0 2. D Flip Flop D flipflop adalah RS flipflop yang ditambah dengan suatu inventer pada reset inputnya.sifat dari D flipflop adalah bila input D (Data) dan pulsa clock berlogika 1, maka output Q akan berlogika 1.Bila input D berlogika 0, maka D flipflop akan berada pada keadaan reset atau output Q berlogika 0. Tabel Kebenaran 6

3. T Flip Flop Rangkaian T flip-flop atau Togle flip-flop dapat dibentuk dari modifikasi clocked RSFF, DFF maupun JKFF. TFF mempunyai sebuah terminal input T dan dua buah terminal output Q dan Qnot. TFF banyak digunakan pada rangkaian Counter, frekuensi deviden dan sebagainya. Tabel Kebenaran 7

4. JK Flip Flop JK flip-flop sering disebut dengan JK FF induk hamba atau Master Slave JK FF karena terdiri dari dua buah flip-flop, yaitu Master FF dan Slave FF. Master Slave JK FF ini memiliki 3 buah terminal input yaitu J, K dan Clock. Sedangkan IC yang dipakai untuk menyusun JK FF adalah tipe 7473 yang mempunyai 2 buah JK flip-flop dimana lay outnya dapat dilihat pada Vodemaccum IC (Data bookc IC). Kelebihan JK FF terhadap FF sebelumnya yaitu JK FF tidak mempunyai kondisi terlarang artinya berapapun input yang diberikan asal ada clock maka akan terjadi perubahan pada output. 8

BAB III PENUTUP 3.1 Kesimpulan Jadi rangkaian flipflop adalah rangkaian yang dapat bekerja hanya dengan dua buah input dan output secara berlawanan. Flip flop juga merupakan rangkaianyang penting dalam sistem elektroni digital dan juga elemen penyimpanan dasar pada logika sekuensial yang digunakan pada komputer, alat komunikasi dan tipe elektronik lainnya. Clock adalah salah satu masukan yang ada dalam beberapa rangkaian Flip-flop. Sinyal clock mencegah flip-flop berubah keadaan sebelum waktunya. Jenis- jenis flip flop ada 4 yaitu : 1. RS Flip-Flop RS FF adalah flip-flop dasar yang memiliki dua masukan yaitu R (Reset) dan S (Set) dan mempunyai 2 jalan keluar Q dan Qnot (Q atasnya digaris). 2. D Flip Flop D flipflop adalah RS flipflop yang ditambah dengan suatu inventer pada reset inputnya. 3. T Flip Flop Rangkaian T flip-flop atau Togle flip-flop dapat dibentuk dari modifikasi clocked RSFF, DFF maupun JKFF. 4. JK Flip Flop. JK flip-flop sering disebut dengan JK FF induk hamba atau Master Slave JK FF karena terdiri dari dua buah flip-flop, yaitu Master FF dan Slave FF. Sedangkan tabel kebenaran digunakan untuk mengetahui benar atau tidaknya rangkaian yang telah kita buat 9