Gerbang Logika Dasar I

dokumen-dokumen yang mirip
Modul 5 : Rangkaian Sekuensial 1

Modul 3 : Rangkaian Kombinasional 1

Modul 7 : Rangkaian Sekuensial 3

Modul 6 : Rangkaian Sekuensial 2

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

MODUL 3 GERBANG LOGIKA DASAR

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR

GERBANG LOGIKA LANJUTAN

Gambar 1.1 Analogi dan simbol Gerbang NAND Tabel 1.1 tabel kebenaran Gerbang NAND: A B YAND YNAND

PERCOBAAN DIGITAL 01 GERBANG LOGIKA DAN RANGKAIAN LOGIKA

Percobaan 9 Gerbang Gerbang Logika

Jobsheet Praktikum ENCODER

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)

Gambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND

BAB III RANGKAIAN LOGIKA

Gambar 1.1 Analogi dan simbol Gerbang NOT/INVERTER. Tabel 1.1 tabel kebenaran Gerbang NOT/INVERTER: Masukan Keluaran A

Gambar 1.1 Logic diagram dan logic simbol IC 7476

Gambar 1.1 Konfigurasi pin IC 74LS138

O L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012

RANGKAIAN LOGIKA DISKRIT

Y = A + B. (a) (b) Gambar 1.1 Analogi dan simbol Gerbang OR Tabel 1.1 kebenaran Gerbang OR: Masukan Keluaran A B YOR

BAB IV : RANGKAIAN LOGIKA

LAPORAN PRAKTIKUM SISTEM DIGITAL PEMBUKTIAN DALIL-DALIL ALJABAR BOOLEAN

GERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori

LAB #1 DASAR RANGKAIAN DIGITAL

GERBANG LOGIKA DASAR

Jobsheet Praktikum DECODER

I. Judul Percobaan Rangkaian Gerbang Logika dan Aljabar Boolean

Jurusan Teknik Elektro Fakultas Teknik Universitas Surabaya

BAB III RANGKAIAN LOGIKA

Jobsheet Praktikum FLIP-FLOP J-K

MODUL I TEGANGAN KERJA DAN LOGIKA

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK INSTRUMENTASI

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA

MODUL DASAR TEKNIK DIGITAL

Dari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1.

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

6.1. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register.

DIG 04 RANGKAIAN PENJUMLAH

MK SISTEM DIGITAL SESI III GERBANG LOGIKA

Aljabar Boolean dan Gerbang Logika Dasar

Gambar 4.1. Rangkaian Dasar MUX.

X = A Persamaan Fungsi Gambar 1. Operasi NOT

MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F ANISA PRATIWI / F JUPRI SALINDING / F

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang

GERBANG LOGIKA DIGITAL

BAB V GERBANG LOGIKA DAN ALJABAR BOOLE

Jobsheet Praktikum FLIP-FLOP D

MODUL PRAKTIKUM SISTEM DIGITAL. Oleh : Miftachul Ulum, ST., MT Riza Alfita, ST., MT

Jobsheet Praktikum PARALEL ADDER

PARAMETER GERBANG LOGIKA

Jobsheet Praktikum REGISTER

BAB II ALJABAR BOOLEAN DAN GERBANG LOGIKA

A0 B0 Σ COut

Gambar 1.1 Rangkaian Dasar Komparator

Algoritma & Pemrograman 2C Halaman 1 dari 7 ALJABAR BOOLEAN

BAB VI ENCODER DAN DECODER

COUNTER ASYNCHRONOUS

MODUL II GATE GATE LOGIKA

KONSEP RANGKAIAN GERBANG LOGIKA. Untuk Sekolah Menengah Kejuruan Edisi Tahun 2017

PENCACAH. Gambar 7.1. Pencacah 4 bit

MODUL I GERBANG LOGIKA

MODUL TEKNIK DIGITAL MODUL IV ALJABAR BOOLE DAN RANGKAIAN KOMBINASIONAL

Jobsheet Praktikum FLIP-FLOP S-R

5.1. TUJUAN 1. Mengenal, mengerti dan memahami operasi dasar rangkaian flip-flop. 2. Mengenal berbagai macam IC flip-flop.

GERBANG LOGIKA DASAR

TEORI DASAR DIGITAL OTOMASI SISTEM PRODUKSI 1

COUNTER ASYNCHRONOUS

Q POWER ELECTRONIC LABORATORY EVERYTHING UNDER SWITCHED

Definisi Aljabar Boolean

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

Organisasi & Arsitektur Komputer

EMULASI GERBANG LOGIKA TUNGGAL MULTIFUNGSI MENGGUNAKAN MIKROPENGENDALI ATMEGA8A

LAPORAN PRAKTIKUM LABORATORIUM DIGITAL

GERBANG GERBANG LOGIKA

Representasi Boolean

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

MEMORI. (aktif LOW). Kaki 9 A0 D A1 D A2 D A3 D A4 D A5 D A6 D A7 D7 23 A8 22 A9 19 A10 21 W 20 G 18 E 6116

Mengenal Gerbang Logika (Logic Gate)

Jurnal Skripsi. Mesin Mini Voting Digital

LAPORAN PRAKTIKUM RANGKAIAN LOGIKA (TEGANGAN KERJA DAN LOGIKA)

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

PRAKTIKUM 2 DECODER-ENCODER. JOBSHEET UNTUK MEMENUHI TUGAS MATA KULIAH Digital dan Mikroprosesor Yang dibina oleh Drs. Suwasono, M.T.

DASAR TEKNIK DIGITAL (1) GERBANG-GERBANG LOGIKA DASAR

MODUL 04 PENGENALAN TRANSISTOR SEBAGAI SWITCH

TEORI DASAR DIGITAL (GERBANG LOGIKA)

TEORI DASAR DIGITAL (GERBANG LOGIKA)

BAB III GERBANG LOGIKA BINER

Tabel kebenaran untuk dua masukan (input) Y = AB + AB A B Y

BAB III GERBANG LOGIKA DAN ALJABAR BOOLEAN

Gerbang Logika. Input (A) Output (Y) 0 (Rendah) 1 (Tinggi) Tinggi (1) Rendah (0) Tabel Kebenaran/Logika Inverter

MODIFIKASI APLIKASI RANGKAIAN LOGIKA

Aljabar Boolean. Rudi Susanto

Teknik Elektromedik Widya Husada 1

BAB 2 GERBANG LOGIKA & ALJABAR BOOLE

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 2 (PENGUAT INVERTING)

Gerbang gerbang Logika -5-

Transkripsi:

Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 1 : Gerbang Logika Dasar I 11 Tujuan Mahasiswa mampu mengimplementasikan logika gerbang dasar ke hardware logika dasar 12 Alat & Bahan 1 IC Gerbang Logika : 7408, 7432, 7486, 7404 2 Data Sheet 3 Jumper 4 Led 5 Project Board 6 Power Supply 13 Dasar Teori 131 Datasheet Datasheet merupakan petunjukan penggunaan/ manual book dari sebuah alat Datasheet sebuah IC memiliki informasi setiap nama dan fungsional pin, parameter-parameter kerja, dan info-info terkait lainnya Datasheet untuk sebuah IC, misal untuk IC gerbang AND, dapat memiliki beberapa versi dari beberapa perusahaan produsen IC Namun, secara fungsional tidak akan berbeda, umumnya akan berbeda dengan pemberian nama pin Jika dari perusahaan A nama pin-pin input disebut dengan A0-A3, di datasheet dari perusahaan lain disebut dengan I0-I3, dsb Berikut merupakan contoh pembacaan IC Cara membaca Datasheet: 1 IC di atas merupakan IC yang memiliki 14 pin

Fakultas Ilmu Terapan, Universitas Telkom 2 2 Urutan Pin no 1 berada di sebelah kiri sisi IC yang memliki lengkung, berurut melingkar sampaipada sisi seberangnya 3 Contoh pada IC 74LS04 menunjukkan bahwa pin 1,3,5,9,11, dan 13 merupakan input dari inverter dengan notasi A, dan pin no 2,4,6,12,10 merupakan outputnya dengan notasi Y 4 Terlihat bahwa pada 1 IC terdapat 6 gerbang logika NOT 5 Pin 7 merupakan pin yang akan dihubungkan ke Ground, dan pin 14 akan dihubungkan ke Vcc Pada IC gerbang logika, juga akan terdapat tabel kebenaran, yang direpresentasikan dengan level tegangan Dengan membaca level tegangan, kita dapat melihat, apakah pin tersebut aktif High atau aktif Low 132 Gerbang logika dasar AND Logika AND memiliki input minimal 2 buah input dan memiliki 1 buah output Dalam aljabar boolean representasi gerbang logika AND adalah: Y=AB Tabel kebenaran dan symbol dari gerbang logika AND dalam bentuk level tegangan adalah: A B Y=AB LOW LOW LOW LOW HIGH HIGH HIGH LOW HIGH HIGH HIGH HIGH Gambar 1 Simbol Gerbang Logika AND Dari tabel kebenaran di atas, dapat dilihat bahwa, output akan bernilai HIGH jika salah satu input memiliki level tegangan HIGH OR Logika OR memiliki input minimal 2 buah input dan memiliki 1 buah output Dalam aljabar boolean representasi gerbang logika OR adalah: Y=A+B Tabel kebenaran dan symbol dari gerbang logika OR dalam bentuk level tegangan adalah:

Fakultas Ilmu Terapan, Universitas Telkom 3 A B Y=A+B LOW LOW LOW LOW HIGH LOW HIGH LOW LOW HIGH HIGH HIGH Gambar 2 Simbol Gerbang Logika OR Dari tabel kebenaran di atas, dapat dilihat bahwa, output akan bernilai HIGH jika dan hanya jika semua input memiliki level tegangan HIGH XOR Logika XOR memiliki input minimal 2 buah input dan memiliki 1 buah output Dalam aljabar boolean representasi gerbang logika XOR adalah: Tabel kebenaran dan symbol dari gerbang logika XOR dalam bentuk level tegangan adalah: A B LOW LOW LOW LOW HIGH HIGH HIGH LOW HIGH HIGH HIGH LOW Gambar 3 Simbol Gerbang Logika XOR Dari tabel kebenaran di atas, dapat dilihat bahwa, output akan bernilai HIGH jika jumlah input HIGH berjumlah ganjil NOT Logika NOT memiliki 1 buah input dan memiliki 1 buah output Dalam aljabar boolean representasi gerbang logika NOT adalah: Tabel kebenaran dan symbol dari gerbang logika NOT dalam bentuk level tegangan adalah: Y=A A LOW HIGH Y=A+B HIGH LOW Gambar 4 Simbol Gerbang Logika NOT

Fakultas Ilmu Terapan, Universitas Telkom 4 Dari tabel kebenaran di atas, dapat dilihat bahwa, output memiliki level tegangan berkebalikan dengan level tegangan input 14 Prosedur Praktikum Untuk setiap IC: 1 Siapkan datasheet, Projectboard, Jumper, IC, power supply, dan LED 2 Perhatikan nomer-nomer PIN, dan sesuaikan fungsionalitas setiap Pin dengan datasheet 3 Pastikan menggunakan projectboard/beradroad secara benar, minta bantuan assisten untuk diperiksa setelah pemasangan IC dan penyusunan rangkaian sebelum menghubungkan ke powersupply 4 HUbungkan pin Vcc dan GND ke powersupply, jumper untuk pin input dan LED untuk pin output 5 Coba untuk 1 gerbang logika di setiap IC, catat hasilnya 6 Perhatikan apakah IC tersebut katif HIGH atau aktif LOW 15 Latihan 1 Buat rangkaian NOR dari IC gerbang logika dasar? 2 Buat rangkaian NAND dari IC gerbang logika dasar?

Fakultas Ilmu Terapan, Universitas Telkom 5 16 Jurnal A Gerbang Logika AND Pengamatan IC: Nama IC: Jumlah PIN: Konfigurasi PIN: Pin 1: Pin 2: Jumlah Gerbang logika pada 1 IC: Jumlah Pin input: Jumlah Pin output: Foto IC: Foto Rangkaian: Tabel Kebenaran sesuai percobaan: (asumsi aktif High, representasikan dalam 1 dan 0 )

Fakultas Ilmu Terapan, Universitas Telkom 6 LED mati (1/0): LED nyala (1/0): Kesimpulan: B Gerbang Logika OR Pengamatan IC: Nama IC: Jumlah PIN: Konfigurasi PIN: Pin 1: Pin 2: Jumlah Gerbang logika pada 1 IC: Jumlah Pin input: Jumlah Pin output: Foto IC:

Fakultas Ilmu Terapan, Universitas Telkom 7 Foto Rangkaian: Tabel Kebenaran sesuai percobaan: (asumsi aktif High, representasikan dalam 1 dan 0 ) LED mati (1/0): LED nyala (1/0): Kesimpulan: C Gerbang Logika XOR Pengamatan IC: Nama IC: Jumlah PIN: Konfigurasi PIN: Pin 1: Pin 2:

Fakultas Ilmu Terapan, Universitas Telkom 8 Jumlah Gerbang logika pada 1 IC: Jumlah Pin input: Jumlah Pin output: Foto IC: Foto Rangkaian: Tabel Kebenaran sesuai percobaan: (asumsi aktif High, representasikan dalam 1 dan 0 ) LED mati (1/0): LED nyala (1/0): Kesimpulan: D Gerbang Logika NOT Pengamatan IC: Nama IC: Jumlah PIN: Konfigurasi PIN: Pin 1:

Fakultas Ilmu Terapan, Universitas Telkom 9 Pin 2: Jumlah Gerbang logika pada 1 IC: Jumlah Pin input: Jumlah Pin output: Foto IC: Foto Rangkaian: Tabel Kebenaran sesuai percobaan: (asumsi aktif High, representasikan dalam 1 dan 0 ) LED mati (1/0): LED nyala (1/0): Kesimpulan:

Fakultas Ilmu Terapan, Universitas Telkom 10 E Extra: DAFTAR PUSTAKA Thomas LFloyd, 11th Edition (Global Edition) Digital FundamentalCanada:Prentice Hall 2015