Tugas Mata Kuliah Pengantar Sistem Digital

dokumen-dokumen yang mirip
MAKALAH TEKNIK DIGITAL

BAB I : APLIKASI GERBANG LOGIKA

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

FLIP-FLOP T (Tugas Sistem Digital) Oleh Fitri Anggraini Novia Puspasari

MAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR

FLIP-FLOP (BISTABIL)

R ANGKAIAN LOGIKA KOMBINASIONAL DAN SEQUENSIAL

LAB #4 RANGKAIAN LOGIKA SEKUENSIAL

Sistem Digital. Flip-Flop -6- Sistem Digital. Missa Lamsani Hal 1

Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

=== PERANCANGAN RANGKAIAN SEKUENSIAL ===

FLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop

Rangkaian Sequensial. Flip-Flop RS

PERTEMUAN 10 RANGKAIAN SEKUENSIAL

RANGKAIAN D FLIP-FLOP (Tugas Matakuliah Sistem Digital) Oleh Mujiono Afrida Hafizhatul ulum

Arsitektur Komputer. Rangkaian Logika Kombinasional & Sekuensial

PERCOBAAN 3 FLIP FLOP 1

PERTEMUAN 10 RANGKAIAN SEKUENSIAL

6. Rangkaian Logika Kombinasional dan Sequensial 6.1. Rangkaian Logika Kombinasional Enkoder

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

PERCOBAAN 4 FLIP-FLOP 2

5.1. TUJUAN 1. Mengenal, mengerti dan memahami operasi dasar rangkaian flip-flop. 2. Mengenal berbagai macam IC flip-flop.

FLIP - FLOP. Kelompok : Angga Surahman Sudibya ( ) Ma mun Fauzi ( ) Mudesti Astuti ( ) Randy Septiawan ( )

Output. Input R.Kombinasi Onal. Flip-Flop. Pulsa Clock. Pulsa Clock

FLIP-FLOP JK (Tugas Sistem Digital) Oleh Riza Amelia ( ) Zaitun ( )

8. TRANSFER DATA. I. Tujuan

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

LAPORAN PENDAHULUAN PRAKTIKUM SISTEM DIGITAL MODUL II RANGKAIAN SEQUENTIAL

Gambar 1.1 Logic diagram dan logic simbol IC 7476

Perlu diperhatikan bahwa perubahan sinyalnya sebenarnya tidaklah curam

MODUL DASAR TEKNIK DIGITAL

BAB VII DASAR FLIP-FLOP

MATERI RANGKAIAN SEKUENSIAL

PERCOBAAN 2. FLIP-FLOP

Register & Counter -7-

Hanif Fakhrurroja, MT

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Lutfi Rasyid Nur Hidayat PTI D / SHIFT REGISTER

Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

BAB VII FLIP FLOPS. Gate-gate logika kombinatorial. Elemenelemen. memori. Input-input eksternal. Gambar 7.1 Diagram Sistem Digital Umum

BAB VIII COUNTER (PENCACAH)

=== PENCACAH dan REGISTER ===

JENIS-JENIS REGISTER (Tugas Sistem Digital)

Sistem Digital. Sistem Angka dan konversinya

1). Synchronous Counter

Laboratorium Sistem Komputer dan Otomasi Departemen Teknik Elektro Otomasi Fakultas Vokasi Institut Teknologi Sepuluh November

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Jobsheet Praktikum FLIP-FLOP D

BAB VI SISTEM DIGITAL

7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF.

PRAKTIKUM TEKNIK DIGITAL

BAB III COUNTER. OBYEKTIF : - Memahami jenis-jenis counter - Mampu merancang rangkaian suatu counter

dan Flip-flop TKC Sistem Digital Lanjut Eko Didik Widianto Sistem Komputer - Universitas Diponegoro

1). Synchronous Counter

PENCACAH (COUNTER) DAN REGISTER

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

Flip-Flop (FF) Disusun oleh: Tim dosen SLD Diedit ulang oleh: Endro Ariyanto. Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom

DASAR FLIP-FLOP 1) 2) 5) 6) 7) Penyusun : TIM FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Modul 5 : Rangkaian Sekuensial 1

Kuliah#11 TSK205 Sistem Digital - TA 2011/2012. Eko Didik Widianto. Teknik Sistem Komputer - Universitas Diponegoro

PERTEMUAN 12 PENCACAH

Jobsheet Praktikum FLIP-FLOP S-R

RANGKAIAN SEKUENSIAL

LAPORAN RESMI PRAKTIKUM SISTEM DIGITAL 2013 / 2014

Kuliah#11 TKC-205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017

PENCACAH. Gambar 7.1. Pencacah 4 bit

Jobsheet Praktikum FLIP-FLOP J-K

MODUL PRAKTIKUM RANGKAIAN DIGITAL

Review Kuliah. TSK205 Sistem Digital. Eko Didik Widianto

Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

MODUL I GERBANG LOGIKA DASAR

Bab XI, State Diagram Hal: 226

PERTEMUAN 12 PENCACAH

adalah frekuensi detak masukan mula-mula, sehingga membentuk rangkaian

REGISTER DAN COUNTER.

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

MODUL MATA KULIAH PRAKTIKUM TEKNIK DIGITAL

SILABUS MATAKULIAH. Indikator Pokok Bahasan/Materi Aktivitas Pembelajaran

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

Gambar 1.1. Rangkaian Sekuensial

3.TEORI SINGKAT 3.1. BILANGAN BINER

LEMBAR TUGAS MAHASISWA ( LTM )

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

BAB I PENDAHULUAN. 1.2 Rumusan Masalah 1. Apa pengertian Counter? 2. Apa saja macam-macam Counter? 3. Apa saja fungsi Counter?

GERBANG LOGIKA DASAR

BAB 7 REGISTER Register

BAB 4 RANGKAIAN LOGIKA DIGITAL SEKUENSIAL. 4.1 Flip-Flop S-R

Fungsi-fungsi Khusus

PENGEMBANGAN HARDWARE UNTUK PRAKTIKUM DIGITAL-2 DALAM REMOTE LABORATORY

BAB VII REGISTER. Keluar dan masuknya data ke dalam register dapat dilakukan dengan 2 cara:

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

Rangkaian Sekuesial. [Rangkaian Sekuensial] BAB V

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

INSTRUMENTASI INDUSTRI (NEKA421)

APLIKASI JK FLIP-FLOP UNTUK MERANCANG DECADE COUNTER ASINKRON

BAB III PERANCANGAN DAN REALISASI ALAT. modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok Diagram Modulator 8-QAM

RENCANA PROGRAM KEGIATAN PERKULIAHAN SEMESTER (RPKPS)

BAB VIII REGISTER DAN COUNTER

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

Transkripsi:

Tugas Mata Kuliah Pengantar Sistem Digital

Pengertian Flip-Flop

Atau juga bisa seperti berikut Flip-flop adalah rangkaian utama dalam logika sekuensial. Counter, register serta rangkaian sekuensial lain disusun dengan menggunakan flip-flop sebagai komponen utama. Flip-flop adalah rangkaian yang mempunyai fungsi pengingat (memory). Artinya rangkaian ini mampu melakukan proses penyimpanan data sesuai dengan kombinasi masukan yang diberikan kepadanya. Data yang tersimpan itu dapat dikeluarkan sesuai dengan kombinasi masukan yang diberikan.

Berikut Rangkaian Flip-Flop

Tabel Kebenaran

Berikut macam-macam Flip-Flop yaitu : A. Flip-flop R-S SR Flip-Flop yaitu rangkaian Flip-Flop yang mempunyai 2 jalan keluar Q dan Q (atasnya digaris). Simbol-simbol yang ada pada jalan keluar selalu berlawanan satu dengan yang lain. RS-FF adalah flip-flop dasar yang memiliki dua masukan yaitu R (Reset) dan S (Set). Bila S diberi logika 1 dan R diberi logika 0, maka output Q akan berada pada logika 0 dan Q not pada logika 1. Bila R diberi logika 1 dan S diberi logika 0 maka keadaan output akan berubah menjadi Q berada pada logik 1 dan Q not pada logika 0. Sifat paling penting dari Flip-Flop adalah bahwa sistem ini dapat menempati salah satu dari dua keadaan stabil yaitu stabil I diperoleh saat Q =1 dan Q not = 0, stabil ke II diperoleh saat Q=0 dan Q not = 1.

Tabel Kebenaran dan Rangkaian Flip-flop R-S

B. D Flip-flop D Flip-flop merupakan salah satu jenis flipflop yang dibangun dengan menggunakan flipflop S-R. Perbedaannya dengan flip-flop S-R terletak pada inputan R, pada D Flip-flop inputan R terlebi dahulu diberi gerbang NOT, maka setiap input yang diumpankan ke D akan memberikan keadaan yang berbeda pada input S-R, dengan demikian hanya akan terdapat dua keadaan S dan R yairu S=0 dan R=1 atau S=1 dan R=0, jadi dapat disi.

Rangkaian D Flip-flop

Tabel Kebenaran D Flip-Flop

C. RST Flip-Flop R-S flip-flop terdetak merupakan bentuk Masukan R dan S pada rangkaian R-S flip-flop dapat di sinkronisasi dengan menambahkan masukan klok (detak) pada rangkaian. Keluaran Q pada R-S flip-flop tidak dapat segera merespon masukan S dan R sebelum ada masukan klok. Respon keluaran R-S flip-flop dari masukanmasukannya.

Rangkaian RST Flip-Flop

Tabel Kebenaran RST Flip-Flop

D. Clock Flip-Flop CRS Flip-flop adalah clocked RS-FF yang dilengkapi dengan sebuah terminal pulsa clock. Pulsa clock ini berfungsi mengatur keadaan Set dan Reset. Bila pulsa clock berlogik 0, maka perubahan logik pada input R dan S tidak akan mengakibatkan perubahan pada output Q dan Qnot. Akan tetapi apabila pulsa clock berlogik 1, maka perubahan pada input R dan S dapat mengakibatkan perubahan pada output Q dan Q not.

Rangkaian Clock Flip-Flop

Tabel Kebenaran Clock Flip-Flop

E. T Flip-flop T Flip-flop merupakan rangkaian flip-flop yang dibangun dengan menggunakan flip-flop J- K yang kedua inputnya dihubungkan menjadi satu maka akan diperoleh flip-flop yang memiliki watak membalik output sebelumnya jika inputannya tinggi dan outputnya akan tetap jika inputnya rendah.

Rangkaian T Flip-flop dan Tabel Kebenaran

F. JK flip-flop JK flip-flop sering disebut dengan JK FF induk hamba atau Master Slave JK FF karena terdiri dari dua buah flip-flop, yaitu Master FF dan Slave FF. Master Slave JK FF ini memiliki 3 buah terminal input yaitu J, K dan Clock. Sedangkan IC yang dipakai untuk menyusun JK FF adalah tipe 7473 yang mempunyai 2 buah JK flip-flop dimana lay outnya dapat dilihat pada Vodemaccum IC (Data bookc IC). Kelebihan JK FF terhadap FF sebelumnya yaitu JK FF tidak mempunyai kondisi terlarang artinya berapapun input yang diberikan asal ada clock maka akan terjadi perubahan pada output. Sering disebut dengan JK FF induk hamba atau Master Slave JK FF karena terdiri dari dua buah flip-flop, yaitu Master FF dan Slave FF. Master Slave JK FF ini memiliki 3 buah terminal input yaitu J, K dan Clock. Sedangkan IC yang dipakai untuk menyusun JK FF adalah tipe 7473 yang mempunyai 2 buah JK flip-flop dimana lay outnya dapat dilihat pada Vodemaccum IC (Data bookc IC). Kelebihan JK FF terhadap FF sebelumnya yaitu JK FF tidak mempunyai kondisi terlarang artinya berapapun input yang diberikan asal ada clock maka akan terjadi perubahan pada output.

Rangkaian JK flip-flop

Tabel Kebenaran JK flip-flop

TERIMA KASIH Ivan Wahyuman TI I E