Tabel 4.1. Tabel Keluaran Multiplexer INPUT OUTPUT D=S W1 C=S W2 B=S W3 A=S W4 L4=Tin ggi L3=Tin ggi L2=Tin ggi L1=Tin ggi
|
|
- Susanto Sugiarto
- 6 tahun lalu
- Tontonan:
Transkripsi
1 PERCOBAAN IV MULTIPLEXER DAN DEMULTIPLEXER LAPORAN PENDAHULUAN Oleh Freddy Samuel Perbara [NPM: ] PROGRAM STUDI TEKNIK ELEKTRO FAKULTAS TEKNIK UNIVERSITAS RIAU KEPULAUAN BATAM 2014 PERCOBAAN IV MULTIPLEXER DAN DEMULTIPLEXER 1. Tujuan Setelah menyelesaikan percobaan, praktikan mampu : 1. Menjelaskan prinsip kerja dari murtiplexer dan demultiplexer 2. Menjelaskan cara kerja dari multiplexer dan demultiplexer dari 2 ke 1 ya ng dibentuk dari gerbang logika NAND. 2. Peralatan 1. Digital Logic Base Station (EFT-DTB). 2. Digital Logic Trainer Module 1 (EFT-DTA-M1). 3. Digital Voltmeter. 3. Teori Dasar Sebuah Multiplexer adalah suatu rangkaian atau piranti dimana jalur data yang ba nyak diseleksi channel-nya kedalam sebuah jarur keluaran tunggal. Umumnya, multi plexer dapat dianggap sebagai suatu pencampur sinyal dari sumber yang banyak ked alam suatu keluaran dengan jumlah yang lebih sedikit Sebuah Demultiplexer mengam bil data dari satu sumber dan mendistribusikannya menurut pola seleksi kedalam b eberapa jalur keluaran. Gambar 4.1. Rangkaian Multiplexer Tabel 4.1. Tabel Keluaran Multiplexer D=S W1 C=S W2 B=S W3 A=S W4 L4=Tin ggi L3=Tin ggi L2=Tin ggi L1=Tin ggi Pada tabel 3.1. Tabel keluaran Murtiplexer menunjukkan bahwa untuk mentransmisik an data paralel 0000 (A,B,C dan D) ke sebuah jalur output tunggal, maka pertama-
2 tama pada input pemilih data (L1-L4) diberikan bilangan biner 0001 (L4=High) unt uk memindahkan bit 0 pada jalur pertama yaitu jalur A (LSB data paralel) ke jalu r output tunggal. Kemudian untuk memindahkan bit berikutnya pada jalur kedua (ja lur B), digunakan bilangan biner 0010 pada input pemilih data (L3=High). Selanju tnya memindahkan data pada jalur ketiga (jalur c), digunakan bilangan biner 0100 pada input pemilih data. Begitupun untuk MSB pada data pararel tersebut digunak an bit-bit biner 1000 untuk memindahkannya ke output, sehingga sekarang telah te rdapat data seri 0000 pada output rangkaian Murtiplexer. Data pada baris pertama tabel ini sudah sesuai dengan teori dasar dari piranti / rangkaian Multiplexer. Hal yang sama juga berlaku untuk data paralel pada baris 2 sampai baris 9 pada t abel 3.1 untuk merubahnya kedalam bentuk data seri. Namun, data pada baris terse but salah karena tidak sesuai dengan konsep dasar dari Murtiplexer. Seharusnya a dalah ketika pada input pemilih data diberikan bilangan biner 0001, maka data 1 (High) pada input data paralel dipindahkan ke jalur output yang ditunjukkan oleh logika 0 (aktif rendah). Begitupun untuk data berikutnya digunakan aturan yang sama seperti pada baris pertama tabel 3.1. Gambar 4.2. Saklar putar satu-kutub delapan-posisi bekerja sebagai pemilih data. Pemilih data pada gambar 4.2. berfungsi sama seperti suatu saklar putar. Gambar ini memperlihatkan data pada masukan 3 yang dipindahkan ke keluaran dengan konta k saklar putar. Pada saklar putar, anda hrus mengubah secara mekanis posisi sakl ar untuk memindahkan data dari masukan lain. pada pemilih data angka 1 dari-8 pa da gambar 1, hanya perlu mengubah masukan biner pada masukan pemilih data untuk memindahkan data dari masukan ke keluaran. Perlu diingat bahwa pemilih data bero perasi mirip dengan suatu saklar putar dalam memindahkan logis 0 atau 1 dari mas ukan yang diberikan ke keluaran tunggal. Tabel 4.2. Tabel Keluaran Demultiplexer Data Seri L1 L2 L3 L4 D C B A Data Seri L1 L2 L3 L4 D C B A
3 Multiplexer adalah suatu piranti elektronis yang berfungsi seperti saklar putar yang sangat cepat. Piranti ini akan menghubungkan beberapa kanal masukan, satu p er satu ke sebuah jalur keluaran. Dengan demikian, kanal masukan harus membagi s ebuah jalur komunikasi tunggal dengan setiap kanal untuk selang waktu tertentu. Data yang ditransmisikan dalam bentuk termultiplex harus dipisahkan kembali ke b entuk semula sebelum digunakan. Proses ini disebut sebagai Demultiplexing. Denga n demikian, Demultiplexer adalah suatu piranti yang mentransmisikan data masukan yang datang pada sebuah kanal tunggal pada salah satu dari beberapa jalur kelua ran. Proses pemindahan data baik pada rangkaian Multiplexer maupun Demultiplexer dite ntukan oleh bilangan biner yang diberikan pada input pemilih datanya. Bila terda pat 4 bit data seri maupun data paralel yang akan ditransmisikan ke output rangk aian, maka pada input pemilih data juga harus digunakan 4 bit biner untuk mengon trol proses pemindahan data tersebut. Gambar 4.3. Rangkaian Demultiplexer Pada tabel 4.2. Tabel keluaran Demultiplexer terlihat bahwa ketika pada input da ta seri dan pada input pemilih data (L1-L4) belum diberikan data masukan, maka p ada outputnya belum ada jalur yang aktif yang diindikasikan oleh logika 1 (rangk aian aktif rendah). Ketika pada inputnya diberikan data seri 1010, maka pertamatama LSB dari data tersebut yaitu 0 akan dipindahkan ke jalur pertama (jalur A) pada outputnya dengan memberikan bilangan biner 0001 pada input pernilih datanya sehingga akan mengaktifkan jalur A. kemudian ketika diberikan bilangan biner pada input pemilih datanya, maka bit berikutny a padadata seri (logika 1) aka n dipindahkan ke output rangkaian yang ditandai dengan aktifnya dua buah jalur o utput rangkaian yaitu jalur A dan jalur B. Selanjutnya diberikan bilangan biner 0100 pada input pemilih data untuk rnemindahkan bit berikutnya dari data seri ya ng ditandai dengan aktifnya 3 buah jalur pada output rangkaian, dan untuk memind ahkan MSB dari data seri (logika 1), digunakan bilangan biner 1000 pada input pe milih datanya yang ditandai dengan aktifnya semua jalur output rangkaian yang me nunjukkan bahwa semua data seri pada input rangkaian telah berada pada output da n telah berubah menjadi data paralel. Begitupun untuk data seri lainnya pada tabel 2 yaitu 0110 dan 1011 rnenggunakan cara yang sama untuk dipindahkan ke jalur output rangkaian dan berubah menjadi d ata paralel. 4. Langkah Kerja 4.1 Multiplexer 1. Siapkan base station Digital Logic Trainer dan letakkan modul EFT-DTA-M1 pada rel. Pastikan saklar power pada posisi OFF. Catatan: posisi saklar ke kanan: tertutup, ke kiri = terbuka. 2. Buat rangkaian seperti garnbar di bawah Rangkaian dan tabel multiplexer 2 ke 1 3. Hidupkan saklar power. 4. Lakukan 8 kombinasi posisi saklar seperti yang ditunjukan dalam tabel pa da rangkaian di atas.
4 5. Catat hasil pada M0. 6. Matikan saklar power. 7. Buat rangkaian seperti gambar di bawah. Rangkaian dan tabel multiplexer 8 ke 1 8. Hidupkan saklar power. 9. Posisikan saklar input A, B, C, pada kondisi Iogika Jangan membuat sambungan pada data input D. 11. Buat jumper sementa ra antara D0 dengan ground. 12. Selama A, B, C =0, LED akan menyala jika D0 terhubung dengan ground dan LED akan mati jika sambungan D0 ke ground dilepas. 13. Lakukan kombinasi saklar input A, B, C seperti ditunjukan pada tabel, sa mbungkan data D ke ground satu persatu secara bergantian untuk mengetahui data m ana yang terhubung dengan output M0, apakah D0, D1, D2, atau yang lainnya. 4.2 Demultiplexer 1. Siapkan base station Digital Logic Trainer dan letakkan modul EFT-DTA-M1 pada rel. Pastikan saklar power pada posisi OFF. Catatan: posisi saklar ke kanan: tertutup, ke kiri = terbuka. 2. Buat rangkaian seperti garnbar di bawah Rangkaian dan tabel data demultiplexer 1 ke 2 3. Hidupkan saklar power. 4. Lakukan 4 kombinasi posisi saklar seperti yang ditunjukan dalam table pa da rangkaian di atas. 5. Catat hasil pada Y0 dan Y1. 6. Matikan saklar power. 7. Buat rangkaian seperti gambar di bawah. Rangkaian dan tabel data demultiplexer dengan IC Hidupkan saklar power. 9. Lakukan 8 kombinasi posisi saklar seperti ditunjukan pada tabel di atas. 10. Amati semua kondisi output dan catat pada tabel. 5. Tugas Pendahuluan 1. Buatlah ringkasan tentang Multiplexer dan Demultiplexer, berdasarkan mat eri kuliah elektronika digital yang sudah diperajari!! 2. Gambarkan internal dari IC TTL 7400, IC dan IC 74155!! 6. Tugas Akhir 1. Buatlah tabel kebenaran dari langkah kerja di atas!! 2. Buat kesimpulan setelah anda melakukan praktek ini!! Jawaban Tugas Pendahuluan : 1. Multiplexer adalah suatu piranti elektronis yang berfungsi seperti sakla
5 r putar yang sangat cepat. Piranti ini akan menghubungkan beberapa kanal masukan, satu per satu ke sebuah jalur keluaran. Dengan demikian, kanal masukan harus m embagi sebuah jalur komunikasi tunggal dengan setiap kanal untuk selang waktu te rtentu. Demultiplexer adalah suatu piranti yang mentransmisikan data masukan yang datang pada sebuah kanal tunggal pada salah satu dari beberapa jalur keluaran, Data ya ng ditransmisikan dalam bentuk termultiplex harus dipisahkan kembali ke bentuk s emula sebelum digunakan. 2. Internal dari IC TTL 7400, IC dan IC 74155!!
Demultiplexer dan Multiplexer Oleh : Khany Nuristian Defi Setiawati Tugas Sistem Digital DEMULTIPLEKSER
Demultiplexer dan Multiplexer Oleh : Khany Nuristian 0917041035 Defi Setiawati 1017041025 Tugas Sistem Digital DEMULTIPLEKSER Sebuah Demultiplexer adalah rangkaian logika yang menerima satu input data
Lebih terperinciGambar 1.1 Konfigurasi pin IC 74LS138
A. Judul : DEMULTIPLEKSER B. Tujuan Kegiatan Belajar 13 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Merangkai rangkaian DEMULTIPLEKSER. 2) Mengetahui cara kerja rangkaian DEMULTIPLEKSER
Lebih terperinciFAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3
1. Kompetensi FAKULTAS TEKNIK No. LST/PTI/PTI6205/02 Revisi: 00 Tgl: 8 September 2014 Page 1 of 6 Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa memiliki kedisiplinan, tanggung jawab dan dapat
Lebih terperinci6.1. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register.
PERCOBAAN DIGITAL 6 SHIFT REGISTER 6.. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register. 6.2. TEORI DASAR Register adalah suatu rangkaian logika yang berfungsi untuk menyimpan
Lebih terperinciLaporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami
Laporan Praktikum Gerbang Logika Dasar Mata Kuliah Teknik Digital Dosen pengampu : Pipit Utami Oeh : Aulia Rosiana Widiardhani 13520241044 Kelas F1 Pendidikan Teknik Informatika Fakultas Teknik Universitas
Lebih terperinciA0 B0 Σ COut
A. Judul : PARALEL ADDER B. Tujuan Kegiatan Belajar 8 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : ) Merangkai rangkaian PARALEL ADDER. ) Mempelajari penjumlahan dan pengurangan bilangan
Lebih terperinciBAB IV : RANGKAIAN LOGIKA
BAB IV : RANGKAIAN LOGIKA 1. Gerbang AND, OR dan NOT Gerbang Logika adalah rangkaian dengan satu atau lebih dari satu sinyal masukan tetapi hanya menghasilkan satu sinyal berupa tegangan tinggi atau tegangan
Lebih terperinciPERCOBAAN 3 MULTIPLEXER/DEMULTIPLEXER UNIT 3.3. PENJELASAN SINGKAT TENTANG MODUL
PERCOBAAN 3 MULTIPLEXER/DEMULTIPLEXER UNIT 3.1. TUJUAN Memahami proses digitalisasi beberapa kanal suara menjadi bentuk sinyal multiplex pada teknologi sentral digital. Memahami pembagian sinyal multiplex
Lebih terperinciLAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER)
LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER) A. TUJUAN 1. Mahasiswa dapat mengetahui prinsip kerja dan karakteristik rangkaian ADC 8 Bit. 2. Mahasiswa dapat merancang rangkaian ADC
Lebih terperinciGambar 4.1. Rangkaian Dasar MUX.
PERCOBAAN DIGITAL 4 MULTIPLEXER DAN DEMULTIPLEXER 4.. TUJUAN PERCOBAAN. Mengenal, mengerti, dan memahami cara kerja Multiplekser dan Demultiplekser.. Mengenal berbagai macam rangkaian terintegrasi Multiplekser
Lebih terperinciMETODE PENELITIAN. Elektro Universitas Lampung. Penelitian di mulai pada bulan Oktober dan berakhir pada bulan Agustus 2014.
22 III. METODE PENELITIAN 3. Waktu dan Tempat Penelitian Penelitian tugas akhir ini dilakukan di Laboratorium Terpadu Teknik Elektro Universitas ng. Penelitian di mulai pada bulan Oktober 202 dan berakhir
Lebih terperinciINSTRUMENTASI INDUSTRI (NEKA421)
INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 13 (ADC 2 Bit) I. TUJUAN 1. Mahasiswa dapat mengetahui prinsip kerja dan karakteristik rangkaian ADC 2 Bit. 2. Mahasiswa dapat merancang rangkaian ADC 2 Bit dengan
Lebih terperinciPENCACAH. Gambar 7.1. Pencacah 4 bit
DIG 7 PENCACAH 7.. TUJUAN. Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. 2. Mengenal beberapa jenis IC pencacah. 7.2. TEORI
Lebih terperinciJobsheet Praktikum PARALEL ADDER
1 PARALEL ADDER A. Tujuan Kegiatan Praktikum 3-4 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Merangkai rangkaian PARALEL ADDER. ) Mempelajari penjumlahan dan pengurangan bilangan
Lebih terperinciDISUSUN OLEH : WAHYU RUDI SANTOSO
DISUSUN OLEH : WAHYU RUDI SANTOSO 2016 Kata Pengantar Tiada ungkapan ayng lebih mulia selai ungkapan rasa syukur kehadirat ALLAH SWT. Atas limpah berkahnya, rahmat, taufik dan hidayahnya sehingga saya
Lebih terperinciGambar 1.1 Analogi dan simbol Gerbang NAND Tabel 1.1 tabel kebenaran Gerbang NAND: A B YAND YNAND
A. Judul : GERANG NAND. Tujuan Kegiatan elajar 4 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika NAND. 2) Menguji piranti hardware gerbang logika
Lebih terperinciINSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)
INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808) I. TUJUAN 1. Mahasiswa dapat memahami karakteristik pengkondisi sinyal DAC 0808 2. Mahasiswa dapat merancang rangkaian pengkondisi sinyal DAC 0808
Lebih terperinciRANGKAIAN MULTIPLEXER
RANGKAIAN MULTIPLEXER RANGKAIAN DEMULTIPLEXER HALAMAN SAMPUL Penulis : - Editor materi : Ulfathul Muslimah Editor Bahasa : - Ilustrasi sampul : - Desain dan ilustrasi buku : - Hak cipta 2016, oleh Ulfathul
Lebih terperinciSEMINAR NASIONAL PERANCANGAN MODUL PEMBELAJARAN ELEKTRONIKA DIGITAL ENCODER, DECODER, MULTIPLEXER DAN DEMULTIPLEXER.
PERANCANGAN MODUL PEMBELAJARAN ELEKTRONIKA DIGITAL ENCODER, DECODER, MULTIPLEXER DAN DEMULTIPLEXER. Sabran 1*, Muliadi 2 1,2 Dosen PTA FT Universitas Negeri Makassar * sabran_fh66@yahoo.com ABSTRAK Penelitian
Lebih terperinciLAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)
LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR) Diajukan untuk memenuhi salah satu tugas mata kuliah Elektronika Lanjut Dosen Pengampu : Ahmad Aminudin, M.Si Oleh : Aceng Kurnia Rochmatulloh (1305931)
Lebih terperinciMENGENAL MULTIPLEXER DAN DEMULTIPLEXER
MENGENAL MULTIPLEXER DAN DEMULTIPLEXER KATA PENGHANTAR Alhamdulillah puji syukur kehadirat allah SWT atas segala rahmat,hidayah dan karunia-nya yang diberikan kepada saya,sehingga hasil karya tulis yang
Lebih terperinciLAPORAN PRAKTIKUM SISTEM DIGITAL PEMBUKTIAN DALIL-DALIL ALJABAR BOOLEAN
LAPORAN PRAKTIKUM SISTEM DIGITAL PEMBUKTIAN DALIL-DALIL ALJABAR BOOLEAN Dosen Pengampu : Shoffin Nahwa Utama, M.T. Disusun Oleh: MUHAMMAD IBRAHIM NIM : 362015611040 FAKULTAS SAINS DAN TEKNOLOGI TEKNIK
Lebih terperinciMODUL I GERBANG LOGIKA
MODUL PRAKTIKUM ELEKTRONIKA DIGITAL 1 MODUL I GERBANG LOGIKA Dalam elektronika digital sering kita lihat gerbang-gerbang logika. Gerbang tersebut merupakan rangkaian dengan satu atau lebih dari satu sinyal
Lebih terperinciDIG 04 RANGKAIAN PENJUMLAH
DIG 04 RNGKIN PENJUMLH 4.1. TUJUN PERCON Mahasiswa mengenal, mengerti, dan memahami : 1. Operasi penjumlahan tak lengkap. 2. Operasi penjumlahan lengkap. 3. Ragam IC penjumlah biner. 4. Operasi penjumlahan
Lebih terperinciGambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND
A. Judul : GERBANG AND B. Tujuan Kegiatan Belajar 1 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika AND. 2) Menguji piranti hardware gerbang
Lebih terperinciPercobaan 9 Gerbang Gerbang Logika
Percobaan 9 Gerbang 9. Tujuan : Setelah mempraktekkan Topik ini, anda diharapkan dapat : Mengetahui macam-macam Gerbang logika dasar dalam sistem digital. Mengetahui tabel kebenaran masing-masing gerbang
Lebih terperinciMAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F ANISA PRATIWI / F JUPRI SALINDING / F
MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F 551 12 062 ANISA PRATIWI / F 551 12 075 JUPRI SALINDING / F 551 12 077 WIDYA / F 551 12 059 TEKNIK INFORMATIKA (S1) TEKNIK ELEKTRO
Lebih terperinciGERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori
GERBANG LOGIKA Tugas Pra Praktikum 1. Apa yang dimaksud dengan gerbang logika? Jelaskan! 2. Ada berapa jenis gerbang logika dasar? Sebutkan dan jelaskan! 3. Sebutkan macam-macam gerbang logika jika ditinjau
Lebih terperinciMULTIPLEKSER DAN DEMULTIPLEKSER
MULTIPLEKSER DAN DEMULTIPLEKSER 1. Multiplekser Multiplexer (MUX) atau selector data adalah suatu rangkaian logika yang menerima beberapa input data, dan untuk suatu saat tertentu hanya mengizinkan satu
Lebih terperinciY Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR
A. Judul : GERBANG NOR B. Tujuan Kegiatan Belajar 5 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika NOR. 2) Menguji piranti hardware gerbang logika
Lebih terperinciMULTIPLEXER & DEMULTIPLEXER .I.
MULTIPLEXER & DEMULTIPLEXER.I. KATA PENGANTAR Puji syukur kehadirat ALLAH SWT atas tersusunya buku MULTIPLEXER & DEMULTIPLEXER ini.dengan tersusunya buku ini semoga dapat di gunakan sebagai buku pedoman
Lebih terperinciGambar 1.1 Logic diagram dan logic simbol IC 7476
A. Judul : FLIP-FLOP JK B. Tujuan Kegiatan Belajar 15 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui cara kerja rangkaian Flip-Flop J-K. 2) Merangkai rangkaian Flip-Flop J-K.
Lebih terperinciSMK NEGERI 1 BAURENO
RANGKAIAN MULTIPLEXER DAN DEMULTIPLEXER SMK NEGERI 1 BAURENO Tahun pelajaran 2016/2017 TEKNIK KOMPUTER JARINGAN/SMKN 1 BAURENO 1 Kata Pengantar Puji syukur kehadirat Tuhan Yang Maha Esa atas segala limpahan
Lebih terperinciDari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1.
PERCOBAAN DIGITAL 03 PENJUMLAH (ADDER) 3.1. TUJUAN PERCOBAAN Mahasiswa mengenal, mengerti, dan memahami: 1. Operasi half adder dan full adder. 2. Operasi penjumlahan dan pengurangan biner 4 bit. 3.2. TEORI
Lebih terperinciPERCOBAAN 2. MULTIPLEXER/DEMULTIPLEXER UNIT dan SWITCHING NETWORK UNIT
PERCOBAAN MULTIPLEXER/DEMULTIPLEXER UNIT dan SWITCHING NETWORK UNIT.. TUJUAN Memahami proses digitalisasi beberapa kanal suara menjadi bentuk sinyal multiplex pada teknologi sentral digital. Memahami pembagian
Lebih terperinciBAB III RANGKAIAN LOGIKA
BAB III RANGKAIAN LOGIKA BAB III RANGKAIAN LOGIKA Alat-alat digital dan rangkaian-rangkaian logika bekerja dalam sistem bilangan biner; yaitu, semua variabel-variabel rangkaian adalah salah satu 0 atau
Lebih terperinciBAB IX RANGKAIAN PEMROSES DATA
BAB IX RANGKAIAN PEMROSES DATA 9.1 MULTIPLEXER Multiplexer adalah suatu rangkaian yang mempunyai banyak input dan hanya mempunyai satu output. Dengan menggunakan selector, dapat dipilih salah satu inputnya
Lebih terperinciRangkaian Digital Kombinasional. S1 Informatika ST3 Telkom Purwokerto
Rangkaian Digital Kombinasional S1 Informatika ST3 Telkom Purwokerto Logika kombinasi Comparator Penjumlah Biner Multiplexer Demultiplexer Decoder Comparator Equality Non Equality Comparator Non Equality
Lebih terperinciOrganisasi & Arsitektur Komputer
Organisasi & Arsitektur Komputer 1 Logika Digital Eko Budi Setiawan, S.Kom., M.T. Eko Budi Setiawan mail@ekobudisetiawan.com www.ekobudisetiawan.com Teknik Informatika - UNIKOM 2013 Pendahuluan Gerbang
Lebih terperinciGerbang AND Gerbang OR Gerbang NOT UNIT I GERBANG LOGIKA DASAR DAN KOMBINASI. I. Tujuan
I. Tujuan UNIT I GERBANG LOGIKA DASAR DAN KOMBINASI 1. Dapat membuat rangkaian kombinasi dan gerbang logika dasar 2. Memahami cara kerja dari gerbang logika dasar dan kombinasi 3. Dapat membuat table kebenaran
Lebih terperinciPEMANFAATAN APLIKASI ELECTRONIC WORKBENCH (EWB) PADA MATA KULIAH LOGIKA INFORMATIKA MATERI GERBANG LOGIKA
PEMANFAATAN APLIKASI ELECTRONIC WORKBENCH (EWB) PADA MATA KULIAH LOGIKA INFORMATIKA MATERI GERBANG LOGIKA Sigit Susanto Putro Program Studi Teknik Informatika Fakultas Teknik Universitas Trunojoyo E-mail:
Lebih terperinciANALOG TO DIGITAL CONVERTER
PERCOBAAN 10 ANALOG TO DIGITAL CONVERTER 10.1. TUJUAN : Setelah melakukan percobaan ini mahasiswa diharapkan mampu Menjelaskan proses perubahan dari sistim analog ke digital Membuat rangkaian ADC dari
Lebih terperinciY = A + B. (a) (b) Gambar 1.1 Analogi dan simbol Gerbang OR Tabel 1.1 kebenaran Gerbang OR: Masukan Keluaran A B YOR
A. Judul : GRBANG OR B. Tujuan Kegiatan Belajar 2 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika OR. 2) Menguji piranti hardware gerbang logika
Lebih terperinciDari tabel diatas dapat dibuat persamaan boolean sebagai berikut : Dengan menggunakan peta karnaugh, Cy dapat diserhanakan menjadi : Cy = AB + AC + BC
4. ALU 4.1. ALU (Arithmetic and Logic Unit) Unit Aritmetika dan Logika merupakan bagian pengolah bilangan dari sebuah komputer. Di dalam operasi aritmetika ini sendiri terdiri dari berbagai macam operasi
Lebih terperinciBAB II ALJABAR BOOLEAN DAN GERBANG LOGIKA
BAB II ALJABAR BOOLEAN DAN GERBANG LOGIKA Alokasi Waktu : 8 x 45 menit Tujuan Instruksional Khusus : 1. Mahasiswa dapat menjelaskan theorema dan sifat dasar dari aljabar Boolean. 2. Mahasiswa dapat menjelaskan
Lebih terperinci6. Rangkaian Logika Kombinasional dan Sequensial 6.1. Rangkaian Logika Kombinasional Enkoder
6. Rangkaian Logika Kombinasional dan Sequensial Rangkaian Logika secara garis besar dibagi menjadi dua, yaitu rangkaian logika Kombinasional dan rangkaian logika Sequensial. Rangkaian logika Kombinasional
Lebih terperinciBAB VI RANGKAIAN KOMBINASI
BAB VI RANGKAIAN KOMBINASI Di dalam perencanaan rangkaian kombinasi, terdapat beberapa langkah prosedur yang harus dijalani, yaitu :. Pernyataan masalah yang direncanakan 2. Penetapan banyaknya variabel
Lebih terperinciLaboratorium Sistem Komputer dan Otomasi Departemen Teknik Elektro Otomasi Fakultas Vokasi Institut Teknologi Sepuluh November
PRAKTIKUM 1 COUNTER (ASINKRON) A. OBJEKTIF 1. Dapat merangkai rangkaian pencacah n bit dengan JK Flip-Flop 2. Dapat mendemonstrasikan operasi pencacah 3. Dapat mendemonstrasikan bagaimana modulus dapat
Lebih terperinciFAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL
No. LST/PTI/PTI6205/01 Revisi: 00 Tgl: 8 September 2014 Page 1 of 8 1. Kompetensi Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa memiliki kedisiplinan, tanggung jawab dan dapat berinteraksi
Lebih terperinciJobsheet Praktikum REGISTER
REGISTER A. Tujuan Kegiatan Praktikum - : Setelah mempraktekkan Topik ini, anda diharapkan dapat :. Mengetahui fungsi dan prinsip kerja register.. Menerapkan register SISO, PISO, SIPO dan PIPO dalam rangkaian
Lebih terperinciIC atau integrated circuit adalah komponen elektronika semikonduktor yang merupakan gabungan
Pengertian IC TTL Dan CMOS 9 IC atau integrated circuit adalah komponen elektronika semikonduktor yang merupakan gabungan dari ratusan atau ribuan komponen-komponen lain. Bentuk IC berupa kepingan silikon
Lebih terperinci[Pick the Date] OLEH : BUSTANUL ARIFIN TUGAS : SISTEM KOMPUTER
[Pick the Date] OLEH : BUSTANUL ARIFIN TUGAS : SISTEM KOMPUTER SMKN 1 BAURENO TAHUN PELAJARAN 2016/2017 Puji syukur kami panjatkan kepada tuhan YME atas tersusunya buku teks ini,dengan harapan dapat di
Lebih terperinciArsitektur Komputer. Rangkaian Logika Kombinasional & Sekuensial
Arsitektur Komputer Rangkaian Logika Kombinasional & Sekuensial 1 Rangkaian Logika Rangkaian Logika secara garis besar dibagi menjadi dua, yaitu : Rangkaian Kombinasional adalah rangkaian yang kondisi
Lebih terperinciPERCOBAAN DIGITAL 01 GERBANG LOGIKA DAN RANGKAIAN LOGIKA
PERCOBAAN DIGITAL GERBANG LOGIKA DAN RANGKAIAN LOGIKA .. TUJUAN PERCOBAAN. Mengenal berbagai jenis gerbang logika 2. Memahami dasar operasi logika untuk gerbang AND, NAND, OR, NOR. 3. Memahami struktur
Lebih terperinciPRAKTIKUM 2 DECODER-ENCODER. JOBSHEET UNTUK MEMENUHI TUGAS MATA KULIAH Digital dan Mikroprosesor Yang dibina oleh Drs. Suwasono, M.T.
PRAKTIKUM 2 DECODER-ENCODER JOBSHEET UNTUK MEMENUHI TUGAS MATA KULIAH Digital dan Mikroprosesor Yang dibina oleh Drs. Suwasono, M.T. Nama : Fachryzal Candra Trisnawan NIM : 160533611466 Prog. Studi - Off
Lebih terperinciBAB V GERBANG LOGIKA DAN ALJABAR BOOLE
V GERNG LOGIK DN LJR OOLE Pendahuluan Gerbang logika atau logic gate merupakan dasar pembentukan system digital. Gerbang ini tidak perlu kita bangun dengan pengkawatan sebab sudah tersedia dalam bentuk
Lebih terperinciMakalah Elektronika MULTIPLEXER DAN DEMULTIPLEXER
Makalah Elektronika MULTIPLEXER DAN DEMULTIPLEXER Disusun Oleh : Muhammad Bintang Adh 2413100093 Achmad Reza 2413100096 Az Zahroh 2413100102 Frely Novianti Rahayu 2413100105 JURUSAN TEKNIK FISIKA FAKULTAS
Lebih terperinciLAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EK2A/04 ARIF NUR MAJID EK2A/05 AULIADI SIGIT H EK2A/06
LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EKA/0 ARIF NUR MAJID EKA/0 AULIADI SIGIT H EKA/0 POLITEKNIK NEGERI SEMARANG 009 PERCOBAAN JUDUL : MONOSTABLE MULTIVIBRATOR(ONE SHOT) TUJUAN :. Mahasiswa
Lebih terperinciGambar 5(a).Tabel Kebenaran Full Adder
. Full dder Gambar 5 merupakan bentuk singkat dari tabel penambahan biner, dengan situasi 1 + 1 + 1. tabel kebenaran pada gambar 5(a) memperlihatkan semua kombinasi yang mungkin dari,, dan Cin (masukan
Lebih terperinciBAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang
BAB I PENDAHULUAN A. Latar Belakang Masalah Gerbang Logika merupakan blok dasar untuk membentuk rangkaian elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang harus kita pelajari
Lebih terperinciX = A Persamaan Fungsi Gambar 1. Operasi NOT
No. LST/EKO/DEL 214/01 Revisi : 01 Tgl : 1 Februari 2010 Hal 1 dari 8 1. Kompetensi Memahami cara kerja gerbang logika dasar dan gerbang perluasan logika dasar 2. Sub Kompetensi - Membuat rangkaian dengan
Lebih terperinciABSTRAK. Kata Kunci : Counter, Counter Asinkron, Clock
ABSTRAK Counter (pencacah) adalah alat rangkaian digital yang berfungsi menghitung banyaknya pulsa clock atau juga berfungsi sebagai pembagi frekuensi, pembangkit kode biner Gray. Pada counter asinkron,
Lebih terperinciJobsheet Praktikum ENCODER
1 ENCODER A. Tujuan Kegiatan Praktikum 5 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Merangkai rangkaian ENCODER. 2) Mengetahui karakteristik rangkaian ENCODER. B. Dasar Teori Kegiatan
Lebih terperinciO L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012
O L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012 Outline Penjelasan tiga operasi logika dasar dalam sistem digital. Penjelasan Operasi dan Tabel Kebenaran logika AND, OR, NAND, NOR
Lebih terperinciMODUL DASAR TEKNIK DIGITAL
MODUL DASAR TEKNIK DIGITAL ELECTRA ELECTRONIC TRAINER alexandernugroho@gmail.com HP: 08112741205 2/23/2015 BAB I GERBANG DASAR 1. 1 TUJUAN PEMBELAJARAN Peserta diklat / siswa dapat : Memahami konsep dasar
Lebih terperinciGERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran
GERBANG UNIVERSAL I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran II. PENDAHULUAN Gerbang universal adalah salah satu gerbang dasar yang dirangkai sehingga menghasilkan
Lebih terperinciDIGITAL TO ANALOG CONVERTER
PERCOBAAN 9 DIGITAL TO ANALOG CONVERTER 9.1. TUJUAN : Setelah melakukan percobaan ini mahasiswa diharapkan mampu Menjelaskan proses perubahan dari sistim digital ke analog Membuat rangkaian DAC Binary-weighted
Lebih terperinciLAPORAN PRAKTIKUM DIGITAL
LAPORAN PRAKTIKUM DIGITAL NOMOR PERCOBAAN : 10 JUDUL PERCOBAAN : Half / Full Adder, Adder Subtractor KELAS / GROUP : Telkom 2-A / 6 NAMA PRAKTIKAN : 1. Nur Aminah (Penanggung Jawab) 2. M. Aditya Prasetyadin
Lebih terperinciGambar 1.1 Analogi dan simbol Gerbang NOT/INVERTER. Tabel 1.1 tabel kebenaran Gerbang NOT/INVERTER: Masukan Keluaran A
. Judul : GERBNG INVERTER (NOT) B. Tujuan Kegiatan Belajar 3 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika NOT/INVERTER. 2) Menguji piranti hardware
Lebih terperinciMODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA
MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA YAYASAN SANDHYKARA PUTRA TELKOM SMK TELKOM SANDHY PUTRA MALANG 28 MODUL III GERBANG LOGIKA & RANGKAIAN KOMBINASIONAL Mata Pelajaran : Teknik Digital Kelas
Lebih terperinciSemarang, 10 Oktober Hormat Kami. Penulis KATA PENGANTAR
KATA PENGANTAR Puji syukur kehadirat Tuhan Yang Maha Esa yang telah melimpahkan rahmat dankarunianya sehingga dapat menyelesaikan makalah elektronika mengenai encoder dandecoder.dalam pembuatan makalah
Lebih terperinciBAB III RANGKAIAN LOGIKA
BAB III RANGKAIAN LOGIKA Alat-alat digital dan rangkaian-rangkaian logika bekerja dalam sistem bilangan biner; yaitu, semua variabel-variabel rangkaian adalah salah satu 0 atau 1 (rendah atau tinggi).
Lebih terperinciJurusan Teknik Elektro Fakultas Teknik Universitas Surabaya
MA Modul Durasi : Teknologi Digital (61B023) : I / Karakteristik IC TTL dan Penyederhanaan Logika : 165 menit (1 sesi) PENDAHULUAN Teknologi elektronika telah berkembang sangat cepat sehingga hampir semua
Lebih terperinciPercobaan 4 PENGUBAH SANDI BCD KE PERAGA 7-SEGMEN. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 4 PENGUBAH SANDI BCD KE PERAGA 7-SEGMEN Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Mengenal cara kerja dari peraga 7-segmen 2. Mengenal cara kerja rangkaian
Lebih terperinciDISUSUN OLEH : SHELLY PUSPITA WARDANI
DISUSUN OLEH : SHELLY PUSPITA WARDANI Makalah Sistem Komputer Disusun Oleh : Shelly Puspita Wardani Guru Pembimbing : Ivan Arifandi, S.Kom X TKJ-1 SMK Negeri 1 Baureno Tahun Pelajaran 2015/2016 Kata Pengantar
Lebih terperinciRangkaian Logika. Kuliah#2 TSK205 Sistem Digital - TA 2011/2012. Eko Didik Widianto. Teknik Sistem Komputer - Universitas Diponegoro.
Kuliah#2 TSK205 Sistem Digital - TA 2011/2012 Eko Didik Teknik Sistem Komputer - Universitas Diponegoro Tentang Kuliah Sebelumnya dibahas tentang: Deskripsi, tujuan, sasaran dan materi kuliah TSK205 Sistem
Lebih terperinciMODUL I GERBANG LOGIKA DASAR
MODUL I GERBANG LOGIKA DASAR I. PENDAHULUAN Gerbang logika adalah rangkaian dengan satu atau lebih masukan tetapi hanya menghasilkan satu keluaran berupa tegangan tinggi ( 1 ) dan tegangan rendah ( 0 ).
Lebih terperinciGERBANG GERBANG LOGIKA
GERBANG GERBANG LOGIKA Gerbang-gerbang logika atau dapat juga dinamai rangkaian pintu (gate circuits). Gerbang-gerbang logika ini banyak sekali penerapannya di dunia industri terutama yang digunakan dalam
Lebih terperinciBAHAN AJAR SISTEM DIGITAL
BAHAN AJAR SISTEM DIGITAL JURUSAN TEKNOLOGI KIMIA INDUSTRI PENDIDIKAN TEKNOLOGI KIMIA INDUSTRI MEDAN Disusun oleh : Golfrid Gultom, ST Untuk kalangan sendiri 1 DASAR TEKNOLOGI DIGITAL Deskripsi Singkat
Lebih terperinciJENIS-JENIS REGISTER (Tugas Sistem Digital)
JENIS-JENIS REGISTER (Tugas Sistem Digital) Oleh: EKO SARIYANTO 0917041026 SITI KHOLIFAH 1017041042 JURUSAN FISIKA FAKULTAS MATEMATIKA DAN ILMU PENGETAHUAN ALAM UNIVERSITAS LAMPUNG 2013 Register adalah
Lebih terperinciBAB III PERANCANGAN ALAT. eletronis dan software kontroler. Konstruksi fisik line follower robot didesain
BAB III PERANCANGAN ALAT 3.1. Konstruksi Fisik Line Follower Robot Konstruksi fisik suatu robot menjadi dasar tumpuan dari rangkaian eletronis dan software kontroler. Konstruksi fisik line follower robot
Lebih terperinciBAB III GERBANG LOGIKA DAN ALJABAR BOOLEAN
A III GERANG LOGIKA DAN ALJAAR OOLEAN 3. Pendahuluan Komputer, kalkulator, dan peralatan digital lainnya kadang-kadang dianggap oleh orang awam sebagai sesuatu yang ajaib. Sebenarnya peralatan elektronika
Lebih terperinciModul 3 : Rangkaian Kombinasional 1
Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 3 : Rangkaian Kombinasional 1 3.1 Tujuan Mahasiswa mampu mengetahui cara kerja decoder dengan IC, dan membuat rangkaiannya. 3.2 Alat & Bahan 1. IC Gerbang
Lebih terperinciPercobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Mengenal beberapa jenis register. 2. Menyusun rangkaian register. 3. Mempelajari cara kerja
Lebih terperinciPRAKTIKUM RANGKAIAN LOGIKA PERCOBAAN 2 & 3 LABORATORIUM KOMPUTER JURUSAN TEKNIK ELEKTRO F.T.I. USAKTI. Th Akd. 1998/1999
PRAKTIKUM RANGKAIAN LOGIKA PERCOBAAN 2 & 3 LABORATORIUM KOMPUTER JURUSAN TEKNIK ELEKTRO F.T.I. USAKTI Th Akd. 1998/1999 Nama Praktikan :... Nomor Induk :... Kelas : Jadual Percobaan 1 : - - 98. Hari :
Lebih terperinciTEORI DASAR DIGITAL OTOMASI SISTEM PRODUKSI 1
TEORI DASAR DIGITAL Leterature : (1) Frank D. Petruzella, Essentals of Electronics, Singapore,McGrraw-Hill Book Co, 1993, Chapter 41 (2) Ralph J. Smith, Circuit, Devices, and System, Fourth Edition, California,
Lebih terperinciBAB I Tujuan BAB II Landasan Teori
BAB I Tujuan 1. Untuk mengetahui Jenis-jenis Register Geser 2. Untuk mengetahui prinsip cara kerja Register Geser 3. Untuk merancang pararel in pararel out BAB II Landasan Teori Contoh khusus Register
Lebih terperinciPercobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, urdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan :. Mempelajari cara kerja pencacah biner sinkron dan tak sinkron, 2. Merealisasikan pencacah biner
Lebih terperinciElektronika dan Instrumentasi: Elektronika Digital 1 Sistem Bilangan. Yusron Sugiarto
Elektronika dan Instrumentasi: Elektronika Digital 1 Sistem Bilangan Yusron Sugiarto Materi Kuliah Analog dan Digital? Elektronika Analog Digital Analog vs Digital Analog Teknologi: Teknologi analog merekam
Lebih terperinci8. TRANSFER DATA. I. Tujuan
8. TRANSFER DATA I. Tujuan 1. Membuat rangkaian transfer data seri dan transfer data secara paralel dengan menggunakan IC yang berisi JK-FF dan D-FF. 2. Mengamati operasi transfer data seri dan dan transfer
Lebih terperinciGERBANG LOGIKA DASAR
1 GRNG LOGK DSR. Tujuan Kegiatan Praktikum 1 Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika ND. 2) Menguji piranti hardware gerbang logika ND.
Lebih terperinciRangkaian Adder dengan Seven Segment
Rangkaian Adder dengan Seven Segment Diajukan untuk memenuhi kelulusan mata kuliah Teknik Rangkaian Terintegrasi Dosen : Ni matul Ma muriyah, M.Eng Disusun oleh: Thursy Rienda Aulia Satriani (1221009)
Lebih terperinciPERCOBAAN DAC TANGGA R-2R ( DAC 0808 )
PERCOBAAN DAC TANGGA R- ( DAC 0808 ) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id A. TUJUAN 1. Mempelajari cara kerja DAC yang menggunakan metode Tangga R-. 2. Merancang rangkaian
Lebih terperinciEMULASI GERBANG LOGIKA TUNGGAL MULTIFUNGSI MENGGUNAKAN MIKROPENGENDALI ATMEGA8A
EMULASI GERBANG LOGIKA TUNGGAL MULTIFUNGSI MENGGUNAKAN MIKROPENGENDALI ATMEGA8A Arief Hendra Saptadi Jurusan Teknik Elektro Fakultas Teknik Universitas Muhammadiyah Semarang Jl. Kasipah no 10-12 Semarang
Lebih terperinciPENCACAH (COUNTER) DAN REGISTER
PENCACAH (COUNTER) DAN REGISTER Aplikasi flip-flop yang paling luas pemakaiannya adalah sebagai komponen pembangun pencacah dan register. Pencacah termasuk dalam kelompok rangkaian sekuensial yang merupakan
Lebih terperinciBAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang
1 BAB I PENDAHULUAN 1.1 Latar Belakang Sistem digital merupakan salah satu sistem yang digunakan dalam pemrosesan sinyal atau data. Sebelum dimulainya era digital, pemrosesan sinyal atau data dilakukan
Lebih terperinciRangkaian Logika. Kuliah#2 TKC205 Sistem Digital - TA 2013/2014. Eko Didik Widianto. Sistem Komputer - Universitas Diponegoro
Kuliah#2 TKC205 Sistem Digital - TA 2013/2014 Eko Didik Sistem Komputer - Universitas Diponegoro http://didik.blog.undip.ac.id 1 Tentang Kuliah Sebelumnya dibahas tentang: Deskripsi, tujuan, sasaran dan
Lebih terperinciRENCANA PELAKSANAAN PEMBELAJARAN ( RPP )
RENCANA PELAKSANAAN PEMBELAJARAN ( RPP ) Nama Sekolah : SMK Negeri 35 Jakarta Mata Pelajaran : Dasar Kompetensi Kejuruan Kelas : X TAV 1 dan TAV 2 Semester : 1 Pertemuan Ke : 3 (Tiga) Alokasi Waktu : 1
Lebih terperinciJobsheet Praktikum FLIP-FLOP J-K
1 FLIP-FLOP J-K A. Tujuan Kegiatan Praktikum 10 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Menjelaskan cara kerja rangkaian FLIP FLOP J-K 2) Merangkai rangkaian FLIP FLOP J-K B. Dasar
Lebih terperinciGerbang Logika Dasar I
Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 1 : Gerbang Logika Dasar I 11 Tujuan Mahasiswa mampu mengimplementasikan logika gerbang dasar ke hardware logika dasar 12 Alat & Bahan 1 IC Gerbang Logika
Lebih terperinci