LAPORAN PRAKTIKUM DIGITAL
|
|
- Ida Pranata
- 6 tahun lalu
- Tontonan:
Transkripsi
1 LAPORAN PRAKTIKUM DIGITAL NOMOR PERCOBAAN : 10 JUDUL PERCOBAAN : Half / Full Adder, Adder Subtractor KELAS / GROUP : Telkom 2-A / 6 NAMA PRAKTIKAN : 1. Nur Aminah (Penanggung Jawab) 2. M. Aditya Prasetyadin 3. Saiful Fatihin PROGRAM STUDI TEKNIK TELEKOMUNIKASI POLITEKNIK NEGERI JAKARTA DEPOK 2012
2 PERCOBAAN 10 HALF/FULL ADDER, SUBTRACTOR 1. TUJUAN Dapat merancang Full Adder dan Half Adder mempergunakan gerbang logika. Dapat memahami prinsip kerja IC 7483 (4-Bit Binary Full Adder With Fast Carry). Dapat mengaplikasikan IC 7483 (4- Bit Binary Full Adder With Fast Carry) sebagai Rangkaian Adder Subtractor. 2. DASAR TEORI Rangkaian Adder adalah aritmatika digital dasar terdiri dari Half Adder dan Full Adder HALF ADDER Rangkaian Half Adder menjumlahkan dua buah bit input, dan menghasilkan sum ( dan carry-out (Co). Half Adder digunakan untuk menjumlahkan bit-bit terendah (Least Significant Bit) dari suatu bilangan. Blok Diagram dari rangkaian Half Adder di tunjukan pada gambar 2.1.
3 INPUT OUTPUT B A SUM C Persamaan logika : 2.2. FULL ADDER Rangkaian Full Adder menjumlahkan dua bilangan biner ditambah dengan nilai Co (Carry-out) dari penjumlahan bit sebelumnya. Output dari Full Adder menghasilkan sum ( ) dan carry-out (Co). Blok diagram dari sebuah full adder diberikan pada gambar 2.3. INPUT OUTPUT B A SUM Ʃ Persamaan Logika : Sum = Cin. B. A + A. B. Cin A + Cin. B. A = Cin. (B A) + Cin. ( B A )
4 = Cin (A B) Co = Cin. B. A + Cin. B. A + Cin. B. A + Cin. B. A = B. A + Cin. ( B. A + B. A + B. A) = B. A + Cin. (A+B) 2.3. IC 7483 (4-Bit Binary Full adder With Fast Carry) IC 7483 (4-Bit Binary Full adder With Fast Carry) merupakan Rangkaian Full Adder 4 bit dengan internal carry look ahead. IC 7483 mempunyai 2 input bilangan biner 4 bit ( A4,A3,A2,A1 dan B4,B3,B2,B1) dan sebuah Carry Input (Co), output menghasilkan Sum 4 bit, (4, 3, 2, 1) serta sebuah Carry Output (C4) dari penjumlahan Most Significant Bit (MSB). IC 7483 ditunjukkan pada gambar 2.5. Gambar 2.5. IC 7483 (4-Bit Binary Full Adder With Fast Carry)
5 3. ALAT-ALAT YANG DIPERGUNAKAN No Alat-alat dan komponen Jumlah 1 IC 7408 (Quad 2 Input AND Gate) IC 7432 (Quad 2 Input OR Gate) IC 7486 (Quad 2 Input EX-OR Gate) IC 7483 (4-Bit Binary Full Adder With Fast Carry) 2 Power Supply DC 1 3 Multimeter 1 4 Logic Probe 1 5 Resistor 220 Ω 5 6 LED 5 7 Protoboard 1 8 Kabel-kabel penghubung Secukupnya LANGKAH-LANGKAH PERCOBAAN Langkah-langkah dalam melakukan percobaan adalah sebagai berikut : 4.1. HALF / FULL ADDER 1. Melihat data sheet untuk masing-masing IC yang dipergunaka, mencatat kaki-kaki input, output, serta kaki Vcc dan Ground. 2. Mengatur tegangan power supply sebesar 5 volt 3. Membuat rangkaian Half Adder (gambar 4.1.) dan Full Adder (gambar 4.2.)
6 4. Memberikan logic 0 dan/atau logic 1 pada masing-masing input sesuai tabel 6.1. dan tabel 6.2, mengamat LED pada output Y. Mencatat hasilnya pada tabel 6.1. dan tabel IC 7483 (4-Bit Binary Full Adder With Fast Carry) 5. Membuat rangkaian Adder Subtractor (gambar Memberikan logic 0 dan/atau logic 1 pada masing-masing input sesuai tabel 6.3., mengamati LED pada output Y. Mencatat hasilnya pada tabel 6.3. Gambar 4.3. IC 7483 (4-Bit Binary Full Adder With Fast Carry) 4.3. ADDER SUBTRACTOR 7. Membuat rangkaian Adder Subtractor (gambar 4.4.)
7 8. Memberikan logic 0 dan/atau logic 1 pada masing-masing input sesuai tabel 6.4., mengamati LED pada output Y. Mencatat hasilnya pada tabel 6.4. Gambar 4.4. Adder Subtractor 5. PERTANYAAN DAN TUGAS 1. Jelaskan cara kerja dari masing-masing rangkaian percobaan yang dilakukan! 2. Buatlah kesimpulan dari percobaan ini! Jawab : 1. Cara kerja masing masing rangkaian : Half Adder : Cara kerja rangkaian ini adalah dengan menjumlahkan 2 input bilangan biner 1 bit yang ada, hasil penjumlahan tersebut menjadi nilai Sum dan apabila terdapat nilai sisa, maka nilai itu menjadi Carry Outnya. Full Adder : Cara kerja rangkaian ini adalah dengan menjumlahkan 2 input bilangan biner 2 bit, dan kemudian hasil dari input tersebut dijumlahkan lagi dengan input Cin. Outpunya adalah 1bit bilangan biner dengan C 0 sebagai Carry Out. Rangkain Full Adder IC 7483 (4-Bit Binary Full Adder With Fast Carry) :
8 Cara kerja dari rangkaian ini kurang lebih sama dengan cara kerja rangkain Full Adder, namun output yang dihasilkan adalah 1 bilangan biner dengan 4 input dan Carry Out (C 4 ). Rangkaian Adder Subtractor dengan IC 7483 memiliki input dan output yang sama dengan rangkaian Full Adder IC 7483, hanya saja fungsi rangkaiannya yang berbeda. Fungsi dari rangkaian ini adalah sebagai penjumlah atau pun pengurang, hal ini ditentukan dari input C 0. Ketika input C 0 diberi angka 0 maka fungsi dari rangkaian ini adalah sebagai penjumlah, sedangkan ketika input ini diberi angka 1 maka fungsi dari rangkaian ini adalah sebagai pengurang.
9 DATA HASIL PERCOBAAN No. Percobaan : 10 Pelaksanaan Praktikum : 20 April 2012 Judul : HALF/FULL ADDER, Penyerahan Laporan : 27 April 2012 ADDER SUBTRACTOR Mata Kuliah : Laboratorium Digital Nama Kelompok : Nur Aminah Kelas/Kelompok : TT-2A/06 : Saiful Fatihin Tahun Akademik : 2012 :M.Aditya Prasetyadin Tabel 6.1. Half Adder INPUT OUTPUT B A SUM Tabel 6.2. Full Adder INPUT OUTPUT B A SUM Tabel 6.3. IC 7483 (4 Bit Binary Full Adder With Fast Carry) INPUT OUTPUT
10 Tabel 6.4. Adder Subtractor INPUT OUTPUT
11 ANALISA DATA Tabel 6.1. Half Adder Saat input dimasukkan B = 0,A = 0 maka = 0,maka sum / jumlah hasil penjumlahannya adalah 0 dan tidak membawa carry out ( ) / sisa hasil penjumlahan atau sama dengan 0. Saat input dimasukkan B = 0,A = 1 maka = 1,maka sum / jumlah hasil penjumlahannya adalah 1 dan tidak membawa carry out ( ) / sisa hasil penjumlahan atau sama dengan 0. Saat input dimasukkan B = 1,A = 0 maka = 0,maka sum / jumlah hasil penjumlahannya adalah 1 dan tidak membawa carry out ( ) / sisa hasil penjumlahan atau sama dengan 0. Saat input dimasukkan B = 1,A = 1 maka = 0,maka sum / jumlah hasil penjumlahannya adalah 0 dengan membawa carry out ( ) / sisa hasil penjumlahan adalah 1. Tabel 6.2. Full Adder Saat input dimasukkan Carry Input ( ) = 0,B = 0,A = 0 maka = 0, sum / jumlah hasil penjumlahan adalah 0 dan tidak membawa carry out ( ) / sisa hasil penjumlahan atau sama dengan 0. Saat input dimasukkan Carry Input ( ) = 0,B = 0,A = 1 maka = 1, sum / jumlah hasil penjumlahan adalah 1 dan tidak membawa carry out ( ) / sisa hasil penjumlahan atau sama daengan 0. Saat input dimasukkan Carry Input ( ) = 0,B = 1,A = 0 maka = 1, sum / jumlah hasil penjumlahan adalah 1 dan tidak membawa carry out ( ) / sisa hasil penjumlahan atau sama dengan 0. Saat input dimasukkan Carry Input ( ) = 0,B = 1,A = 1 maka = 0, sum / jumlah hasil penjumlahan adalah 0 dengan membawa carry out ( ) / sisa hasil penjumlahan adalah 1. Saat input dimasukkan Carry Input ( ) = 1,B = 0,A = 0 maka = 1, sum / jumlah hasil penjumlahan adalah 1 dan tidak membawa carry out ( ) / sisa hasil penjumlahan atau sama dengan 0. Saat input dimasukkan Carry Input ( ) = 1,B = 0,A = 1 maka = 0, sum / jumlah hasil penjumlahan adalah 0 dengan membawa carry out ( ) / sisa hasil penjumlahan adalah 1. Saat input dimasukkan Carry Input ( ) = 1,B = 1,A = 0 maka = 0, sum / jumlah hasil penjumlahan adalah 0 dengan membawa carry out ( ) / sisa hasil penjumlahan adalah 1. Saat input dimasukkan Carry Input ( ) = 1,B = 1,A = 1 maka = 0 dengan carry out 1, lalu dijumlahkan lagi 0 (dari hasil penjumlahan) + 1 (input A) = 1, maka sum / jumlah hasil penjumlahan adalah 1 dengan membawa carry out ( ) / sisa hasil penjumlahan adalah 1. Tabel 6.3. IC 7483 (4-Bit Binary Full Adder With Fast Carry) Saat dimasukkan = 0 maka rangkaian berfungsi sebagai half adder, karena pada half adder hanya untuk penjumlahan dua buah bit input dan menghasilkan sum & carry out. Sedangkan = 1
12 maka rangkaian berfungsi sebagai full adder, karena pada full adder berlaku penjumlahan dua buah bit input ditambah dengan dari penjumlahan bit sebelumnya. Saat input dimasukkan 6 (0110) + 3 (0011) + (0) = 9 (1001) dengan carry ( ) adalah 0 Saat input dimasukkan 6 (0110) + 3 (0011) + (1) = 10 (1010) dengan carry ( ) adalah 0 Saat input dimasukkan 8 (1000) + 0 (0000) + (0) = 8 (1000) dengan carry ( ) adalah 0 Saat input dimasukkan 8 (1000) + 0 (0000) + (1) = 9 (1001) dengan carry ( ) adalah 0 Saat input dimasukkan 7 (0111) + 2 (0010) + (0) = 9 (1001) dengan carry ( ) adalah 0 Saat input dimasukkan 7 (0111) + 2 (0010) + (1) = 10 (1010) dengan carry ( ) adalah 0 Saat input dimasukkan 4 (0100) + 1 (0001) + (0) = 5 (0101) dengan carry ( ) adalah 0 Saat input dimasukkan 4 (0100) + 1 (0001) + (1) = 9 (0110) dengan carry ( ) adalah 0 Tabel 6.3. Adder Subtractor Pada rangkaian ini saat dimasukkan = 0 maka rangkaian berfungsi sebagai Adder (penjumlahan), sedangkan saat dimasukkan = 1 maka rangkaian berfungsi sebagai Subtractor (pengurangan), karena dalam rangkaian ini digunakan gerbang EXOR sebagai tambahan input. Saat input dimasukkan = 0 (maka berfungsi sebagai adder),6 (0110) + 3 (0011) = 9 (1001) dengan carry ( ) adalah 0 Saat input dimasukkan = 1 (maka berfungsi sebagai subtractor),6 (0110) - 3 (0011) = 3 (0011) dengan carry ( ) adalah 1 Saat input dimasukkan = 0 (maka berfungsi sebagai adder),8 (1000) + 0 (0000) = 8 (1000) dengan carry ( ) adalah 0 Saat input dimasukkan = 1 (maka berfungsi sebagai subtractor),8 (1000) - 0 (0000) = 8 (1000) dengan carry ( ) adalah 1 Saat input dimasukkan = 0 (maka berfungsi sebagai adder),7 (0111) + 2 (0010) = 9 (1001) dengan carry ( ) adalah 0 Saat input dimasukkan = 1 (maka berfungsi sebagai subtractor),7 (0111) - 2 (0010) = 5 (0101) dengan carry ( ) adalah 1 Saat input dimasukkan = 0 (maka berfungsi sebagai adder),4 (0100) + 1 (0001) = 5 (0101) dengan carry ( ) adalah 0 Saat input dimasukkan = 1 (maka berfungsi sebagai subtractor),4 (0100) - 1 (0001) = 3 (0011) dengan carry ( ) adalah 1 KESIMPULAN Rangkaian adder dibagi 2 yaitu half adder (hanya menjumlahkan 2 buah bit input dan menghasilkan sum dan carry), dan kedua full adder (menjumlahkan 2 buah bit input ditambah dengan nilai carry out dari penjumlahan bit sebelumnya), untuk membuat rangkaian half / full adder dapat dibuat digunakan gerbang logika, atau juga dapat digunakan IC 7483 (jika carry outnya dihubungkan ke Vcc maka berfungsi sebagai full adder, jika dihubungkan ke Ground maka berfungsi sebagai half adder). Selain adder ada juga subtractor / pengurang,rangkaian ini bisa dibuat dari IC 7483 yang digabung dengan gerbang EXOR pada salah satu inputnya akan menjadi rangkaian adder subtractor
13 dan untuk menjadi fungsi sebagai subtractor carry outnya dipasang pada Vcc, sebaliknya untuk menjadi fungsi sebagai adder carry outnya dipasang pada Ground. LAMPIRAN
14
LAPORAN PRAKTIKUM DIGITAL
LAPORAN PRAKTIKUM DIGITAL NO. PERCOBAAN : 10 KELAS/GROUP : TT3A/08 NAMA PRAKTIKAN : ADE ZASKIATUN NABILA NAMA PARTNER : -SEVTHIA NUGRAHA -SOCRATES PUTRA N TGL PERCOBAAN : 3 OKTOBER 2016 TGL PENYERAHAN
Lebih terperinciGERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran
GERBANG UNIVERSAL I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran II. PENDAHULUAN Gerbang universal adalah salah satu gerbang dasar yang dirangkai sehingga menghasilkan
Lebih terperinciPERCOBAAN 8. RANGKAIAN ARITMETIKA DIGITAL DASAR
PERCOBAAN 8. TUJUAN: Setelah menyelesaikan percobaan ini mahasiswa diharapkan mampu Memahami rangkaian aritmetika digital : adder dan subtractor Mendisain rangkaian adder dan subtractor (Half dan Full)
Lebih terperinciDari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1.
PERCOBAAN DIGITAL 03 PENJUMLAH (ADDER) 3.1. TUJUAN PERCOBAAN Mahasiswa mengenal, mengerti, dan memahami: 1. Operasi half adder dan full adder. 2. Operasi penjumlahan dan pengurangan biner 4 bit. 3.2. TEORI
Lebih terperinciJobsheet Praktikum PARALEL ADDER
1 PARALEL ADDER A. Tujuan Kegiatan Praktikum 3-4 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Merangkai rangkaian PARALEL ADDER. ) Mempelajari penjumlahan dan pengurangan bilangan
Lebih terperinciRANGKAIAN PEMBANDING DAN PENJUMLAH
RANGKAIAN PEMBANDING DAN PENJUMLAH Gerbang-gerbang logika digunakan dalam peralatan digital dan sistem informasi digital untuk : a. mengendalikan aliran informasi, b. menyandi maupun menerjemahkan sandi
Lebih terperinciBAB V RANGKAIAN ARIMATIKA
BAB V RANGKAIAN ARIMATIKA 5.1 REPRESENTASI BILANGAN NEGATIF Terdapat dua cara dalam merepresentasikan bilangan biner negatif, yaitu : 1. Representasi dengan Tanda dan Nilai (Sign-Magnitude) 2. Representasi
Lebih terperinciLAB SHEET TEKNIK DIGITAL. Dibuat oleh : Dilarang memperbanyak sebagian atau seluruh isi dokumen
No. LST/EKO/DEL 214/09 Revisi : 02 Tgl : 5 Mei 2010 Hal 1 dari 6 1. Kompetensi Memahami cara kerja rangkaian adder dan rangkaian subtractor. 2. Sub Kompetensi Memahami cara kerja rangkaian adder. Memahami
Lebih terperinciRangkaian Kombinasional
9/9/25 Tahun Akademik 25/26 Semester I DIGB3 Konfigurasi Perangkat Keras Komputer Rangkaian Kombinasional Mohamad Dani (MHM) E-mail: mohamaddani@gmailcom Hanya dipergunakan untuk kepentingan pengajaran
Lebih terperinciA0 B0 Σ COut
A. Judul : PARALEL ADDER B. Tujuan Kegiatan Belajar 8 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : ) Merangkai rangkaian PARALEL ADDER. ) Mempelajari penjumlahan dan pengurangan bilangan
Lebih terperinciLAPORAN PRAKTIKUM LABORATORIUM DIGITAL
LPORN PRKTIKUM LBORTORIUM DIGITL NOMOR PERCOBN : 02 JUDUL PERCOBN : GERBNG UNIVERSL KELS / GROUP : TELKOM- 2B / 02 NM NGGOT : 1. NIS DIN 2. RIEF TRISMORO K. 3. INDH DIN PRTIWI D O S E N : BENN NIXON, Md.
Lebih terperinciDIG 04 RANGKAIAN PENJUMLAH
DIG 04 RNGKIN PENJUMLH 4.1. TUJUN PERCON Mahasiswa mengenal, mengerti, dan memahami : 1. Operasi penjumlahan tak lengkap. 2. Operasi penjumlahan lengkap. 3. Ragam IC penjumlah biner. 4. Operasi penjumlahan
Lebih terperinciRangkaian Adder dengan Seven Segment
Rangkaian Adder dengan Seven Segment Diajukan untuk memenuhi kelulusan mata kuliah Teknik Rangkaian Terintegrasi Dosen : Ni matul Ma muriyah, M.Eng Disusun oleh: Thursy Rienda Aulia Satriani (1221009)
Lebih terperinciLaporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami
Laporan Praktikum Gerbang Logika Dasar Mata Kuliah Teknik Digital Dosen pengampu : Pipit Utami Oeh : Aulia Rosiana Widiardhani 13520241044 Kelas F1 Pendidikan Teknik Informatika Fakultas Teknik Universitas
Lebih terperinciINSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)
INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808) I. TUJUAN 1. Mahasiswa dapat memahami karakteristik pengkondisi sinyal DAC 0808 2. Mahasiswa dapat merancang rangkaian pengkondisi sinyal DAC 0808
Lebih terperinciBAB VI RANGKAIAN ARITMATIKA
BAB VI RANGKAIAN ARITMATIKA 6.1 Pendahuluan Pada saat ini banyak dihasilkan mesin-mesin berteknologi tinggi seperti komputer atau kalkulator yang mampu melakukan fungsi operasi aritmatik yang cukup kompleks
Lebih terperinciSistem. Bab 6: Combinational 09/01/2018. Bagian
Sistem ab 6: Combinational Prio Handoko, S. Kom., M.T.I. agian Capaian Pembelajaran Mahasiswa mampu menjelaskan prinsip kerja rangkaian logika kombinasional ADDER, SUSTRACTOR. Mahasiswa mampu menjelaskan
Lebih terperinciLAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EK2A/04 ARIF NUR MAJID EK2A/05 AULIADI SIGIT H EK2A/06
LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EKA/0 ARIF NUR MAJID EKA/0 AULIADI SIGIT H EKA/0 POLITEKNIK NEGERI SEMARANG 009 PERCOBAAN JUDUL : MONOSTABLE MULTIVIBRATOR(ONE SHOT) TUJUAN :. Mahasiswa
Lebih terperinciPercobaan 3 RANGKAIAN PENJUMLAH BINER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 3 RNGKIN PENJUMLH INER Oleh : umarna, Jurdik Fisika, FMIP, UNY E-mail : sumarna@uny.ac.id Tujuan :. Mengenal cara kerja rangkaian penjumlah biner, 2. Dapat menyusun rangkaian penjumlah Half dder
Lebih terperinciGerbang AND Gerbang OR Gerbang NOT UNIT I GERBANG LOGIKA DASAR DAN KOMBINASI. I. Tujuan
I. Tujuan UNIT I GERBANG LOGIKA DASAR DAN KOMBINASI 1. Dapat membuat rangkaian kombinasi dan gerbang logika dasar 2. Memahami cara kerja dari gerbang logika dasar dan kombinasi 3. Dapat membuat table kebenaran
Lebih terperinciBAB V UNTAI NALAR KOMBINATORIAL
TEKNIK DIGITAL-UNTAI NALAR KOMBINATORIAL/HAL. BAB V UNTAI NALAR KOMBINATORIAL Sistem nalar kombinatorial adalah sistem nalar yang keluaran dari untai nalarnya pada suatu saat hanya tergantung pada harga
Lebih terperinciLAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)
LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR) Diajukan untuk memenuhi salah satu tugas mata kuliah Elektronika Lanjut Dosen Pengampu : Ahmad Aminudin, M.Si Oleh : Aceng Kurnia Rochmatulloh (1305931)
Lebih terperinciJobsheet Praktikum FLIP-FLOP D
1 FLIP-FLOP D A. Tujuan Kegiatan Praktikum 11 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Menjelaskan cara kerja rangkaian FLIP FLOP D 2) Merangkai rangkaian FLIP FLOP D B. Dasar Teori
Lebih terperinciLAB #1 DASAR RANGKAIAN DIGITAL
LAB #1 DASAR RANGKAIAN DIGITAL TUJUAN 1. Untuk mempelajari operasi dari gerbang logika dasar. 2. Untuk membangun rangkaian logika dari persamaan Boolean. 3. Untuk memperkenalkan beberapa konsep dasar dan
Lebih terperinciRangkaian Digital Kombinasional. S1 Informatika ST3 Telkom Purwokerto
Rangkaian Digital Kombinasional S1 Informatika ST3 Telkom Purwokerto Logika kombinasi Comparator Penjumlah Biner Multiplexer Demultiplexer Decoder Comparator Equality Non Equality Comparator Non Equality
Lebih terperinciMuhammad Adri Abstrak
Pengantar Arsitektur Komputer 4 Rangkaian Aritmatika Muhammad Adri mhd.adri@unp.ac.id http://muhammadadri.wordpress.com Abstrak Rangkaian aritmatika merupakan salah satu inti pembahasan dalam pengantar
Lebih terperinciModul 3 : Rangkaian Kombinasional 1
Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 3 : Rangkaian Kombinasional 1 3.1 Tujuan Mahasiswa mampu mengetahui cara kerja decoder dengan IC, dan membuat rangkaiannya. 3.2 Alat & Bahan 1. IC Gerbang
Lebih terperinciRangkaian ALU (Arithmetic and Logic Unit) yang digunakan untuk menjumlahkan bilangan dinamakan dengan Adder. Adder juga sering disebut rangkaian
Rangkaian ALU (Arithmetic and Logic Unit) yang digunakan untuk menjumlahkan bilangan dinamakan dengan Adder. Adder juga sering disebut rangkaian kombinasional aritmetika Ada 3 jenis Adder : Rangkaian Adder
Lebih terperinciKuliah#11 TKC205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017
Kuliah#11 TKC205 Sistem Digital Eko Didik Widianto Departemen Teknik Sistem Komputer, Universitas Diponegoro 11 Maret 2017 http://didik.blog.undip.ac.id/buku/sistem-digital/ 1 Review Kuliah Di kuliah sebelumnya
Lebih terperinciFAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3
1. Kompetensi FAKULTAS TEKNIK No. LST/PTI/PTI6205/02 Revisi: 00 Tgl: 8 September 2014 Page 1 of 6 Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa memiliki kedisiplinan, tanggung jawab dan dapat
Lebih terperinciGambar 5(a).Tabel Kebenaran Full Adder
. Full dder Gambar 5 merupakan bentuk singkat dari tabel penambahan biner, dengan situasi 1 + 1 + 1. tabel kebenaran pada gambar 5(a) memperlihatkan semua kombinasi yang mungkin dari,, dan Cin (masukan
Lebih terperinciDari tabel diatas dapat dibuat persamaan boolean sebagai berikut : Dengan menggunakan peta karnaugh, Cy dapat diserhanakan menjadi : Cy = AB + AC + BC
4. ALU 4.1. ALU (Arithmetic and Logic Unit) Unit Aritmetika dan Logika merupakan bagian pengolah bilangan dari sebuah komputer. Di dalam operasi aritmetika ini sendiri terdiri dari berbagai macam operasi
Lebih terperinciPerancangan Rangkaian Digital, Adder, Substractor, Multiplier, Divider
Perancangan Rangkaian Digital, Adder, Substractor, Multiplier, Divider Disusun oleh: Tim dosen SLD Diedit ulang oleh: Endro Ariyanto Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom
Lebih terperinciJobsheet Praktikum DECODER
1 DECODER A. Tujuan Kegiatan Praktikum 6 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Merangkai rangkaian DECODER. 2) Mengetahui karakteristik rangkaian DECODER. B. Dasar Teori Kegiatan
Lebih terperinciLAPORAN PRAKTIKUM RANGKAIAN LOGIKA (TEGANGAN KERJA DAN LOGIKA)
LAPORAN PRAKTIKUM RANGKAIAN LOGIKA (TEGANGAN KERJA DAN LOGIKA) DISUSUN OLEH : NAMA : SALAHUDDIN NIM : 7034007 KELAS : E1 KEMENTERIAN PENDIDIKAN DAN KEBUDAYAAN POLITEKNIK NEGERI LHOKSEUMAWE JURUSAN TEKNIK
Lebih terperinciRANGKAIAN ARITMETIKA 3
RANGKAIAN ARITMETIKA 3 Pokok Bahasan :. Bilangan biner bertanda (positif dan negatif) 2. Sistim st dan 2 s-complement 3. Rangkaian Aritmetika : Adder, Subtractor 4. Arithmetic/Logic Unit Tujuan Instruksional
Lebih terperinciPercobaan 2 GERBANG KOMBINASIONAL DAN KOMPARATOR. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 2 GERNG KOMINSIONL DN KOMPRTOR Oleh : Sumarna, Jurdik Fisika, FMIP, UN E-mail : sumarna@uny.ac.id Tujuan : 1. Membiasakan mengenali letak dan fungsi pin (kaki) pada IC gerbang logika. 2. Menyusun
Lebih terperinciMODUL I TEGANGAN KERJA DAN LOGIKA
MODUL I TEGANGAN KERJA DAN LOGIKA I. Tujuan instruksional khusus 1. Menyelidiki Tegangan Kerja dari Integrated Cicuit (IC) Digital keluarga TTL. 2. Membuktikan Tegangan Logika IC Digital keluarga TTL II.
Lebih terperinciANALOG TO DIGITAL CONVERTER
PERCOBAAN 10 ANALOG TO DIGITAL CONVERTER 10.1. TUJUAN : Setelah melakukan percobaan ini mahasiswa diharapkan mampu Menjelaskan proses perubahan dari sistim analog ke digital Membuat rangkaian ADC dari
Lebih terperinciJobsheet Praktikum ENCODER
1 ENCODER A. Tujuan Kegiatan Praktikum 5 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Merangkai rangkaian ENCODER. 2) Mengetahui karakteristik rangkaian ENCODER. B. Dasar Teori Kegiatan
Lebih terperinciPRAKTIKUM 2 DECODER-ENCODER. JOBSHEET UNTUK MEMENUHI TUGAS MATA KULIAH Digital dan Mikroprosesor Yang dibina oleh Drs. Suwasono, M.T.
PRAKTIKUM 2 DECODER-ENCODER JOBSHEET UNTUK MEMENUHI TUGAS MATA KULIAH Digital dan Mikroprosesor Yang dibina oleh Drs. Suwasono, M.T. Nama : Fachryzal Candra Trisnawan NIM : 160533611466 Prog. Studi - Off
Lebih terperinciJobsheet Praktikum FLIP-FLOP J-K
1 FLIP-FLOP J-K A. Tujuan Kegiatan Praktikum 10 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Menjelaskan cara kerja rangkaian FLIP FLOP J-K 2) Merangkai rangkaian FLIP FLOP J-K B. Dasar
Lebih terperinciBAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang
BAB I PENDAHULUAN A. Latar Belakang Masalah Gerbang Logika merupakan blok dasar untuk membentuk rangkaian elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang harus kita pelajari
Lebih terperinciLanjutan. Rangkaian Logika. Gambar Rangkaian Logika
IX. RANGKAIAN LOGIKA KOMINASIONAL A. PENDAHULUAN - Suatu rangkaian diklasifikasikan sebagai kombinasional jika memiliki sifat yaitu keluarannya ditentukan hanya oleh masukkan eksternal saja. - Suatu rangkaian
Lebih terperinciMODUL PRAKTIKUM ELEKTRONIKA DIGITAL
LABORATORIUM ELEKTRONIKA KENDALI TEKNIK ELEKTRO MODUL PRAKTIKUM ELEKTRONIKA DIGITAL BUSTANUL ARIFIN, ST, MT FAKULTAS TEKNOLOGI INDUSTRI UNIVERSITAS ISLAM SULTAN AGUNG Jl. Raya Kaligawe km.4 (024) 6583584
Lebih terperinciGERBANG LOGIKA DIGITAL
LAPORAN PRAKTIKUM ELEKTRONIKA PERCOBAAN 09 GERBANG LOGIKA DIGITAL Disusun oleh : Kelompok : 1 Nama : Achmad Mushoffa 3.31.11.0.01 Agus Bekti Rohmadi 3.31.11.0.02 Alex Samona 3.31.11.0.03 Angger Eka Samekta
Lebih terperinciLAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER)
LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER) A. TUJUAN 1. Mahasiswa dapat mengetahui prinsip kerja dan karakteristik rangkaian ADC 8 Bit. 2. Mahasiswa dapat merancang rangkaian ADC
Lebih terperinciMesin Penjumlah Biner Sederhana
Mesin Penjumlah Biner Sederhana Suyanto Edward Antonius Fakultas Ilmu Komputer Universitas Katolik Soegijapranata suyantoedward@yahoo.com Abstract XOR-gate is a logic gate that is basically built from
Lebih terperinciBAB I : APLIKASI GERBANG LOGIKA
BAB I : APLIKASI GERBANG LOGIKA Salah satu jenis IC dekoder yang umum di pakai adalah 74138, karena IC ini mempunyai 3 input biner dan 8 output line, di mana nilai output adalah 1 untuk salah satu dari
Lebih terperinciSHEET PRAKTIK TEKNIK DIGITAL
LAB SHEET PRAKTIK TEKNIK DIGITAL Pengenalan Komponen Elektronika Digital No. LST/PTE/EKA62/ Revisi: Tgl: 8 September 25 Page of 8. Kompetensi Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa
Lebih terperinciMODUL II GATE GATE LOGIKA
MODUL II GTE GTE LOGIK I. Tujuan instruksional khusus. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika. II. Dasar Teori Gerbang Logika
Lebih terperinciBAB VI RANGKAIAN-RANGKAIAN ARITMETIK
A VI RANGKAIAN-RANGKAIAN ARITMETIK Fungsi terpenting dari hampir semua computer dan kalkulator adalah melakukan operasi-operasi aritmetik. Operasi-operasi ini semuanya dilaksanakan di dalam unit aritmetik
Lebih terperinciX = A Persamaan Fungsi Gambar 1. Operasi NOT
No. LST/EKO/DEL 214/01 Revisi : 01 Tgl : 1 Februari 2010 Hal 1 dari 8 1. Kompetensi Memahami cara kerja gerbang logika dasar dan gerbang perluasan logika dasar 2. Sub Kompetensi - Membuat rangkaian dengan
Lebih terperinciJobsheet Praktikum FLIP-FLOP S-R
1 FLIP-FLOP S-R A. Tujuan Kegiatan Praktikum 9 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Menjelaskan cara kerja rangkaian FLIP FLOP S-R. 2) Merangkai rangkaian FLIP FLOP S-R. B. Dasar
Lebih terperinciPERCOBAAN 9. RANGKAIAN ARITMETIKA DIGITAL LANJUT
PETUNJUK PRKTIKUM ELEKTRNIK DIGITL PERCN 9. RNGKIN RITMETIK DIGITL LNJUT TUJUN: Setelah menyelesaikan percobaan ini mahasiswa diharapkan mampu Memahami prinsip kerja rangkaian aritmetika biner : multiplier,
Lebih terperinciBAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang
1 BAB I PENDAHULUAN 1.1 Latar Belakang Sistem digital merupakan salah satu sistem yang digunakan dalam pemrosesan sinyal atau data. Sebelum dimulainya era digital, pemrosesan sinyal atau data dilakukan
Lebih terperinciADC-DAC 28 IN-3 IN IN-4 IN IN-5 IN IN-6 ADD-A 5 24 IN-7 ADD-B 6 22 EOC ALE msb ENABLE CLOCK
ADC-DAC A. Tujuan Kegiatan Praktikum - : Setelah mempraktekkan Topik ini, anda diharapkan dapat :. Mengetahui prinsip kerja ADC dan DAC.. Mengetahui toleransi kesalahan ADC dan ketelitian DAC.. Memahami
Lebih terperinciINSTRUMENTASI INDUSTRI (NEKA421)
INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 13 (ADC 2 Bit) I. TUJUAN 1. Mahasiswa dapat mengetahui prinsip kerja dan karakteristik rangkaian ADC 2 Bit. 2. Mahasiswa dapat merancang rangkaian ADC 2 Bit dengan
Lebih terperinciFAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL
No. LST/PTI/PTI6205/01 Revisi: 00 Tgl: 8 September 2014 Page 1 of 8 1. Kompetensi Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa memiliki kedisiplinan, tanggung jawab dan dapat berinteraksi
Lebih terperinciSISTEM KONVERTER KODE DAN ADDER
MAKALAH SISTEM KONVERTER KODE DAN ADDER Disusun untuk melengkapi Tugas Elektronika kelas A Teknik Fisika - Fakultas Teknologi Industri - ITS Disusun oleh : Kelompok 1. Abu Hamam 2412 100 100 2. Moudy Azura
Lebih terperinci1. TEGANGAN KERJA DAN LOGIKA
1. TEGANGAN KERJA AN LOGIKA I. Tujuan 1. Menyelidiki Tegangan Kerja dari Integrated Cicuit (IC) igital keluarga TTL. 2. Membuktikan Tegangan Logika IC igital keluarga TTL II. asar Teori Texas Instrument
Lebih terperinciPERCOBAAN DIGITAL 01 GERBANG LOGIKA DAN RANGKAIAN LOGIKA
PERCOBAAN DIGITAL GERBANG LOGIKA DAN RANGKAIAN LOGIKA .. TUJUAN PERCOBAAN. Mengenal berbagai jenis gerbang logika 2. Memahami dasar operasi logika untuk gerbang AND, NAND, OR, NOR. 3. Memahami struktur
Lebih terperinciJobsheet Praktikum REGISTER
REGISTER A. Tujuan Kegiatan Praktikum - : Setelah mempraktekkan Topik ini, anda diharapkan dapat :. Mengetahui fungsi dan prinsip kerja register.. Menerapkan register SISO, PISO, SIPO dan PIPO dalam rangkaian
Lebih terperinciTEORI DASAR DIGITAL OTOMASI SISTEM PRODUKSI 1
TEORI DASAR DIGITAL Leterature : (1) Frank D. Petruzella, Essentals of Electronics, Singapore,McGrraw-Hill Book Co, 1993, Chapter 41 (2) Ralph J. Smith, Circuit, Devices, and System, Fourth Edition, California,
Lebih terperinciMEMORI. (aktif LOW). Kaki 9 A0 D A1 D A2 D A3 D A4 D A5 D A6 D A7 D7 23 A8 22 A9 19 A10 21 W 20 G 18 E 6116
MEMORI A. Tujuan Kegiatan Praktikum : Setelah mempraktekkan Topik ini, anda diharapkan dapat :. Mengetahui prinsip kerja penulisan dan pembacaan data dalam memori.. Mengetahui dan memahami pengalamatan
Lebih terperinciDCH1B3 Konfigurasi Perangkat Keras Komputer
/26/26 DCHB3 Konfigurasi Perangkat Keras Komputer Desain Rangkaian Logika Kombinasional /26/26 DCHB3 Konfigurasi Perangkat Keras Komputer /26/26 Inti pembelajaran Bisa merealisasikan persamaan Boolean
Lebih terperinciLAPORAN PENGERJAAN REVERSIBLE FULL-ADDER
LAPORAN PENGERJAAN REVERSIBLE FULL-ADDER Nama Asisten: Yulian Aska NIM: 329 /Mhs S EL-STEI ITB Waktu Pengerjaan Breadboarding: 3/4/23 sampai /4/23 Waktu Pengerjaan pada : 4/6/23 sampai 5/6/23 Laboratorium
Lebih terperinciY Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR
A. Judul : GERBANG NOR B. Tujuan Kegiatan Belajar 5 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika NOR. 2) Menguji piranti hardware gerbang logika
Lebih terperinciGERBANG LOGIKA LANJUTAN
1 GERNG LOGK LNJUTN. Tujuan Kegiatan Praktikum 2 Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika NND. 2) Menguji piranti hardware gerbang logika
Lebih terperinciCOUNTER ASYNCHRONOUS
COUNTER ASYNCHRONOUS A. Tujuan Kegiatan Praktikum 2 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : ) Merangkai rangkaian ASYNCHRONOUS COUNTER 2) Mengetahui cara kerja rangkaian ASYNCHRONOUS
Lebih terperinci2. GATE GATE LOGIKA. I. Tujuan 1. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika.
2. GTE GTE LOGIK I. Tujuan. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika. II. Dasar Teori Gerbang Logika merupakan dasar pembentuk
Lebih terperinciFakultas Teknologi Industri Universitas Gunadarma 2013
Penyusun : 1. Imam Purwanto, S.Kom., MMSI 2. Ega Hegarini, S.Kom., MM 3. Rifki Amalia, S.Kom., MMSI 4. Arie Kusumawati, S.Kom. ebook REPRESENTASI DATA Fakultas Teknologi Industri Universitas Gunadarma
Lebih terperinciGERBANG LOGIKA & SISTEM BILANGAN
GERBANG LOGIKA & SISTEM BILANGAN I. GERBANG LOGIKA Gerbang-gerbang dasar logika merupakan elemen rangkaian digital dan rangkaian digital merupakan kesatuan dari gerbang-gerbang logika dasar yang membentuk
Lebih terperinciPRAKTIKUM RANGKAIAN LOGIKA PERCOBAAN 2 & 3 LABORATORIUM KOMPUTER JURUSAN TEKNIK ELEKTRO F.T.I. USAKTI. Th Akd. 1998/1999
PRAKTIKUM RANGKAIAN LOGIKA PERCOBAAN 2 & 3 LABORATORIUM KOMPUTER JURUSAN TEKNIK ELEKTRO F.T.I. USAKTI Th Akd. 1998/1999 Nama Praktikan :... Nomor Induk :... Kelas : Jadual Percobaan 1 : - - 98. Hari :
Lebih terperinciARITHMATIC LOGIC UNIT ( alu ) half - full adder, ripple carry adder
7 Tujuan RITMTI OGI UNIT ( alu ) half - full adder, ripple carry adder : Setelah mempelajari half-full adder, ripple carry adder diharapkan dapat,. Memahami aturan-aturan Penjumlahan bilangan biner 2.
Lebih terperinciBAB III PERENCANAAN. Pada bab ini akan dijelaskan langkah-langkah yang digunakan dalam
BAB III PERENCANAAN Pada bab ini akan dijelaskan langkah-langkah yang digunakan dalam merencanakan alat yang dibuat. Adapun pelaksanaannya adalah dengan menentukan spesifikasi dan mengimplementasikan dari
Lebih terperinciBAB VI ENCODER DAN DECODER
BAB VI ENCODER DAN DECODER 6.1. TUJUAN EKSPERIMEN Memahami prinsip kerja dari rangkaian Encoder Membedakan prinsip kerja rangkaian Encoder dan Priority Encoder Memahami prinsip kerja dari rangkaian Decoder
Lebih terperinciLABORATORIUM TEKNIK ELEKTRO PENDAHULUAN
MODUL PRKTIKUM TEKNIK DIGITL LORTORIUM TEKNIK ELEKTRO JURUSN TEKNIK ELEKTRO FKULTS TEKNIK UNIVERSITS ISLM KDIRI KEDIRI LORTORIUM TEKNIK ELEKTRO FKULTS TEKNIK UNIVERSITS ISLM KDIRI PENDHULUN. UMUM Sesuai
Lebih terperinciGERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori
GERBANG LOGIKA Tugas Pra Praktikum 1. Apa yang dimaksud dengan gerbang logika? Jelaskan! 2. Ada berapa jenis gerbang logika dasar? Sebutkan dan jelaskan! 3. Sebutkan macam-macam gerbang logika jika ditinjau
Lebih terperinciGambar 1.1 Logic diagram dan logic simbol IC 7476
A. Judul : FLIP-FLOP JK B. Tujuan Kegiatan Belajar 15 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui cara kerja rangkaian Flip-Flop J-K. 2) Merangkai rangkaian Flip-Flop J-K.
Lebih terperinciSistem Digital. Dasar Digital -4- Sistem Digital. Missa Lamsani Hal 1
Sistem Digital Dasar Digital -4- Missa Lamsani Hal 1 Materi SAP Gerbang-gerbang sistem digital sistem logika pada gerbang : Inverter Buffer AND NAND OR NOR EXNOR Rangkaian integrasi digital dan aplikasi
Lebih terperinciOP-01 UNIVERSAL OP AMP
OP-01 UNIVERSAL OP AMP Perkembangan teknologi mikrokontroler dan digital dewasa ini semakin pesat. Berbagai macam jenis mikrokontroler, peripheral maupun IC-IC Digital semakin mempermudah para praktisi
Lebih terperinciBAB IV PENGUJIAN DAN ANALISA
BAB IV PENGUJIAN DAN ANALISA Pada bab ini dilakukan proses akhir dari pembuatan alat Tugas Akhir, yaitu pengujian alat yang telah selesai dirakit. Tujuan dari proses ini yaitu agar dapat mengetahui karakteristik
Lebih terperinciMODUL I GERBANG LOGIKA
MODUL PRAKTIKUM ELEKTRONIKA DIGITAL 1 MODUL I GERBANG LOGIKA Dalam elektronika digital sering kita lihat gerbang-gerbang logika. Gerbang tersebut merupakan rangkaian dengan satu atau lebih dari satu sinyal
Lebih terperinciMODUL PRAKTIKUM SISTEM DIGITAL. Oleh : Miftachul Ulum, ST., MT Riza Alfita, ST., MT
MODUL PRAKTIKUM SISTEM DIGITAL Oleh : Miftachul Ulum, ST., MT Riza Alfita, ST., MT PROGRAM STUDI S TEKNIK ELEKTRO FAKULTAS TEKNIK UNIVERSITAS TRUNOJOYO MADURA 23-24 KATA PENGANTAR Puji syukur kami panjatkan
Lebih terperinciGambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND
A. Judul : GERBANG AND B. Tujuan Kegiatan Belajar 1 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika AND. 2) Menguji piranti hardware gerbang
Lebih terperinciBAB IV PENGUJIAN ALAT DAN ANALISA HASIL PENGUJIAN
34 BAB IV PENGUJIAN ALAT DAN ANALISA HASIL PENGUJIAN Pada bab ini dilakukan proses akhir dari pembuatan alat Tugas Akhir, yaitu pengujian alat yang telah selesai dirakit. Tujuan dari proses ini yaitu agar
Lebih terperinciTeknik Elektromedik Widya Husada 1
FORMULIR PENILAIAN PRAKTIKUM Nama NIM Kelompok Praktikum :.. :.. :.. : Teknik Elektronika Terintegrasi No. Percobaan Tanggal Percobaan 1. Penguat Inverting 2. Penguat Non Inverting 3. Komparator 4. Penguat
Lebih terperinci8. TRANSFER DATA. I. Tujuan
8. TRANSFER DATA I. Tujuan 1. Membuat rangkaian transfer data seri dan transfer data secara paralel dengan menggunakan IC yang berisi JK-FF dan D-FF. 2. Mengamati operasi transfer data seri dan dan transfer
Lebih terperinciLAPORAN PRAKTIKUM ELEKTRONIKA MERANGKAI DAN MENGUJI OPERASIONAL AMPLIFIER UNIT : VI
LAPORAN PRAKTIKUM ELEKTRONIKA MERANGKAI DAN MENGUJI OPERASIONAL AMPLIFIER UNIT : VI NAMA : REZA GALIH SATRIAJI NOMOR MHS : 37623 HARI PRAKTIKUM : SENIN TANGGAL PRAKTIKUM : 3 Desember 2012 LABORATORIUM
Lebih terperinciFAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA
No. LST/EKO/DEL 214/10 evisi : 02 Tgl : 10 Mei 2010 Hal 1 dari 10 1. Kompetensi Memahami cara kerja ADC (Analog to Digital Converter) dan DAC (Digital to Analog Converter) 2. Sub Kompetensi Memahami cara
Lebih terperinciLAPORAN PRAKTIKUM ELKA ANALOG
LAPORAN PRAKTIKUM ELKA ANALOG GARIS BEBAN DC TRANSISTOR KELAS / GROUP : Telkom 3-D / 2 NAMA PRAKTIKAN : 1. Gusti Prabowo Randu NAMA REKAN KERJA : 2. Dwi Mega Yulianingrum 3. Nadia Rifa R PROGRAM STUDI
Lebih terperinciPERCOBAAN 11. CODE CONVERTER DAN COMPARATOR
PERCOBAAN 11. TUJUAN: Setelah menyelesaikan percobaan ini mahasiswa diharapkan mampu Memahami prinsip kerja rangkaian Converter dan Comparator Mendisain beberapa jenis rangkaian Converter dan Comparator
Lebih terperinciFAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA
FAKULTAS TEKNIK No. LST/EKO/DEL 214/11 Revisi : 01 Tgl : 28 Maret 2010 Hal 1 dari 6 1. Kompetensi Memahami cara kerja beberapa jenis register 2. Sub Kompetensi Memahami cara kerja dan bisa membuat rangkaian
Lebih terperinciMODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA
MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA YAYASAN SANDHYKARA PUTRA TELKOM SMK TELKOM SANDHY PUTRA MALANG 28 MODUL III GERBANG LOGIKA & RANGKAIAN KOMBINASIONAL Mata Pelajaran : Teknik Digital Kelas
Lebih terperinciKuliah#9 TKC205 Sistem Digital - TA 2013/2014. Eko Didik Widianto. 21 Maret 2014
Kuliah#9 TKC205 Sistem Digital - TA 2013/2014 Eko Didik Sistem Komputer - Universitas Diponegoro 21 Maret 2014 http://didik.blog.undip.ac.id 1 Review Kuliah Di kuliah sebelumnya dibahas tentang: Representasi
Lebih terperinciGERBANG GERBANG LOGIKA
GERBANG GERBANG LOGIKA Gerbang-gerbang logika atau dapat juga dinamai rangkaian pintu (gate circuits). Gerbang-gerbang logika ini banyak sekali penerapannya di dunia industri terutama yang digunakan dalam
Lebih terperinciBAB III PERANCANGAN DAN REALISASI ALAT. modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok Diagram Modulator 8-QAM
BAB III PERANCANGAN DAN REALISASI ALAT 3.1 Pembuatan Modulator 8-QAM Dalam Pembuatan Modulator 8-QAM ini, berdasarkan pada blok diagram modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok
Lebih terperinciGambar 1.1 Analogi dan simbol Gerbang NAND Tabel 1.1 tabel kebenaran Gerbang NAND: A B YAND YNAND
A. Judul : GERANG NAND. Tujuan Kegiatan elajar 4 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika NAND. 2) Menguji piranti hardware gerbang logika
Lebih terperinciSEMINAR NASIONAL PERANCANGAN MODUL PEMBELAJARAN ELEKTRONIKA DIGITAL ENCODER, DECODER, MULTIPLEXER DAN DEMULTIPLEXER.
PERANCANGAN MODUL PEMBELAJARAN ELEKTRONIKA DIGITAL ENCODER, DECODER, MULTIPLEXER DAN DEMULTIPLEXER. Sabran 1*, Muliadi 2 1,2 Dosen PTA FT Universitas Negeri Makassar * sabran_fh66@yahoo.com ABSTRAK Penelitian
Lebih terperinci