FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

dokumen-dokumen yang mirip
FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

SHEET PRAKTIK TEKNIK DIGITAL

BAB VIII REGISTER DAN COUNTER

PERCOBAAN 4 FLIP-FLOP 2

BAB III COUNTER. OBYEKTIF : - Memahami jenis-jenis counter - Mampu merancang rangkaian suatu counter

Review Kuliah. TKC305 - Sistem Digital Lanjut. Eko Didik Widianto

PERCOBAAN 6 COUNTER ASINKRON

MODUL DASAR TEKNIK DIGITAL

1). Synchronous Counter

BAB VIII COUNTER (PENCACAH)

adalah frekuensi detak masukan mula-mula, sehingga membentuk rangkaian

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK INSTRUMENTASI

Operasi Counting Q 1 Q 2. Pulsa clock Belum ada pulsa Setelah pulsa # Setelah pulsa # 2

Register & Counter -7-

7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF.

PRAKTIKUM TEKNIK DIGITAL

BAB I PENDAHULUAN. 1.2 Rumusan Masalah 1. Apa pengertian Counter? 2. Apa saja macam-macam Counter? 3. Apa saja fungsi Counter?

COUNTER ASYNCHRONOUS

Output. Input R.Kombinasi Onal. Flip-Flop. Pulsa Clock. Pulsa Clock

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Gambar 1.1 Logic diagram dan logic simbol IC 7476

FLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

ABSTRAK. Kata Kunci : Counter, Counter Asinkron, Clock

Laboratorium Sistem Komputer dan Otomasi Departemen Teknik Elektro Otomasi Fakultas Vokasi Institut Teknologi Sepuluh November

APLIKASI JK FLIP-FLOP UNTUK MERANCANG DECADE COUNTER ASINKRON

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

PERCOBAAN 3 FLIP FLOP 1

1). Synchronous Counter

LAB #5 REGISTER, SYNCHRONOUS COUNTER AND ASYNCHRONOUS COUNTER

Jobsheet Praktikum FLIP-FLOP D

COUNTER ASYNCHRONOUS

Jobsheet Praktikum FLIP-FLOP J-K

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

Bab XI, State Diagram Hal: 226

BAB VIII REGISTER DAN COUNTER

PENCACAH (COUNTER) DAN REGISTER

Pertemuan ke 4 BAB III Sintesis Rangkaian Sekuensial Deskripsi Manfaat Relevansi Learning Outcome Materi I. Prosedur Sintesis

PENCACAH. Gambar 7.1. Pencacah 4 bit

Jobsheet Praktikum FLIP-FLOP S-R

PERTEMUAN 12 PENCACAH

BAB VII FLIP FLOPS. Gate-gate logika kombinatorial. Elemenelemen. memori. Input-input eksternal. Gambar 7.1 Diagram Sistem Digital Umum

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

LAPORAN PENDAHULUAN PRAKTIKUM SISTEM DIGITAL MODUL II RANGKAIAN SEQUENTIAL

Tahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer

Finite State Machine (FSM)

Analysis And Design of Digital System

SILABUS MATAKULIAH. Indikator Pokok Bahasan/Materi Aktivitas Pembelajaran

PERTEMUAN 12 PENCACAH

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

Ujian Akhir Semester EL 2002 Sistem Digital Rabu, 14 Desember 2016 Waktu 09:15-12:15 (180 menit)

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

=== PERANCANGAN RANGKAIAN SEKUENSIAL ===

C. ALAT DAN BAHAN 1. XOR_2 2. LOGICTOGGLE 3. LOGICPROBE (BIG)

RENCANA PEMBELAJARAN SEMESTER (RPS)

Modul 7 : Rangkaian Sekuensial 3

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET TEKNIK DIGITAL LS 2 : Aljabar Boolean, Teori De Morgan I dan De Morgan II

Gerbang AND Gerbang OR Gerbang NOT UNIT I GERBANG LOGIKA DASAR DAN KOMBINASI. I. Tujuan

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

FORMULIR RANCANGAN PERKULIAHAN PROGRAM STUDI TEKNIK ELEKTRO FAKULTAS TEKNIK

RENCANA PROGRAM KEGIATAN PERKULIAHAN SEMESTER (RPKPS)

RANGKAIAN SEKUENSIAL

=== PENCACAH dan REGISTER ===

through, crossover dan rollover. Sedangkan untuk penyambungan kabel dengan

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA SILABUS TEKNIK DIGITAL

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

1 Deskripsi Perkuliahan

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET TEKNIK DIGITAL LS 2 : Aljabar Boolean, Teori De Morgan I dan De Morgan II

SATUAN ACARA PERKULIAHAN

BAB III PERANCANGAN SISTEM

LEMBAR TUGAS MAHASISWA ( LTM )

Konsep dasar perbedaan

SATUAN ACARA PERKULIAHAN Mata Kuliah : Rangkaian Digital A

5.1. TUJUAN 1. Mengenal, mengerti dan memahami operasi dasar rangkaian flip-flop. 2. Mengenal berbagai macam IC flip-flop.

TKC305 - Sistem Digital Lanjut. Eko Didik Widianto. Sistem Komputer - Universitas Diponegoro

Jurnal Skripsi. Mesin Mini Voting Digital

SATUAN ACARA PERKULIAHAN Mata Kuliah : Sistem Digital A

SATUAN ACARA PERKULIAHAN Mata Kuliah : Sistem Digital A Kode : KK

REGISTER DAN COUNTER.

FLIP-FLOP T (Tugas Sistem Digital) Oleh Fitri Anggraini Novia Puspasari

LAPORAN TUGAS AKHIR PROTOTYPE SISTEM PENILAIAN LATIHAN TEMBAK DIGITAL

X = A Persamaan Fungsi Gambar 1. Operasi NOT

Modul 5 : Rangkaian Sekuensial 1

JURUSAN TEKNIK ELEKTRO FAKULTAS TEKNOLOGI INDUSTRI

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Workshop Instrumentasi Industri Page 1

Ruko Jambusari No. 7A Yogyakarta Telp. : ; Fax. :

Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

SEKOLAH TINGGI MANAJEMEN INFORMATIKA & KOMPUTER JAKARTA STI&K SATUAN ACARA PERKULIAHAN

Jobsheet Praktikum REGISTER

MODUL I GERBANG LOGIKA DASAR

JOBSHEET SENSOR ULTRASONIC

LAB SHEET TEKNIK DIGITAL. Dibuat oleh : Dilarang memperbanyak sebagian atau seluruh isi dokumen

FLIP-FLOP (BISTABIL)

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR

Transkripsi:

Semester 3 Counter Sinkron 2 menit No. LST/PTI/PTI6205/ Revisi: Tgl: 8 September 24 Page 1 of 5 1. Kompetensi Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa memiliki kedisiplinan, tanggung jawab dan dapat berinteraksi dengan dosen dan mahasiswa lain dalam memahami Counter sinkron. 2. Sub Kompetensi Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa memiliki kedisiplinan, tanggung jawab dan dapat berinteraksi dengan dosen dan mahasiswa lain, dalam halhal berikut ini: a. memahami Counter sinkron 3. Dasar Teori Tabel transisi State JK FF SR FF T FF D FF Q Q J K S R T D 0 0 0 X 0 X 0 0 0 1 1 X 1 0 1 1 1 0 X 1 0 1 1 0 1 1 X 0 X 0 0 1 4. Alat dan Bahan a. Trainer digital b. Adaptor c. Kabel 5. Keselamatan Kerja a. Pastikan polaritas tegangan pada adaptor sesuai (+)! b. Pastikan tegangan dari adaptor sesuai (6V)! c. Pastikan pin VCC dan pin Ground IC mendapatkan sumber VCC dan Ground dari trainer digital yang sesuai (jangan terbalik)! d. Pastikan kabel jumper yang digunakan dalam kondisi bagus sehingga saat dilepas, kabel tidak tertinggal pada trainer! e. Hubungkan trainer dengan sumber tegangan PLN jika praktikan sudah yakin dengan rangkaian yang dirangkai! 6. Langkah Kerja a. Buatlah rangkaian up counter dan down counter synchronous modulo 4 dari JK Flip Flop! (sesuai langkah-langkah perancangan) b. Amati dan catat setiap variasi masukan terhadap pola keluaran! c. Sambungkan output dengan logic analyzer untuk mendapatkan timing diagram! d. Ulangi langkah 1 s.d. 3 untuk menguji rangkaian modulo 8 dari JK Flip Flop! e. Buatlah Present State, Next State, dan State Diagram untuk masing-masing rangkaian!

Semester 3 Counter Sinkron 2 menit No. LST/PTI/PTI6205/ Revisi: Tgl: 8 September 24 Page 2 of 5 f. Buatlah rangkaian pencacah modulo dari rangkaian counter synhronous! Langkah Kerja a. Tentukan: [n merupakan jumlah FF yang dipakai] 1) UP COUNTER modulo-4 dari rangkaian sinkron jumlah FF (n) dengan formula 2 n-1 < modulo 2 n! 2 n-1 < 4 2 n n = 2, sehingga ada 2 flip-flop 2) nilai bilangan tertinggi: 2 n -1 = 2 2-1 = 3 3) jumlah variasi: 2 n = 2 2 = 4, ; ; ; b. Buatlah tabel transisi sesuai dengan kode bilangan dan jumlah FF nya (up counter modulo 4) Present state Next state B A QB QA QB QA J K J K 0 0 0 1 0 1 1 0 1 2 1 0 2 1 0 3 1 1 3 1 1 0 0 0 c. Menentukan formula masukkan masing masing flip-flop dengan menggunakan metode minimalisasi JA QA KA QA QB 0 1 QB 0 1 0 0 1 1 JA = KA = JB QA KB QA QB 0 1 QB 0 1 0 0 1 1 JB = KB =

Semester 3 Counter Sinkron 2 menit No. LST/PTI/PTI6205/ Revisi: Tgl: 8 September 24 Page 3 of 5 d. Mengimplementasikan ke dalam rangkaian! e. Buatlah tabel kebenaran dan timing diagramnya (timing diagram bisa manual dan melalui osciloscope)! f. Buatlah rangkaian yang sudah disusun menjadi rangkaian down counter modulo 4! Jelaskan! g. Dengan langkah yang sama buatlah rangkaian up counter dari sinkron counter untuk modulo 16 dan modulo! Buatlah tabel kebenaran dan timing diagramnya! h. Untuk tugas dirumah buatlah counter puluhan yang menampilkan nilai 0 sampai dengan 5 dan counter satuan yang menampilkan nilai 0 sampai dengan 9! Dimana counter puluhan baru akan berganti apabila counter satuan selesai satu siklus counter. (DOWN COUNTER)

Semester 3 Counter Sinkron 2 menit No. LST/PTI/PTI6205/ Revisi: Tgl: 8 September 24 Page 4 of 5 Peta Karnaugh J0 B1 B0 B3B2 K0 B1 B0 B3B2 J1 B1 B0 B3B2 K1 B1 B0 B3B2 J2 B1 B0 B3B2 K2 B1 B0 B3B2 J3 B1 B0 B3B2 J0 = K0 = J1 = K1 = J2 = K2 = J3 = K3 = i. Mengimplementasikan dalam bentuk rangkaian! K3 B1 B0 B3B2

Semester 3 Counter Sinkron 2 menit No. LST/PTI/PTI6205/ Revisi: Tgl: 8 September 24 Page 5 of 5 1. Buatlah rangkaian Synchronous modulo 16 up counter dan down counter menggunakan IC JK Flip Flop (7476)! 2. Buatlah rangkaian modulo 5 up counter synchronous up counter yang dapat berhenti pada hitungan 3! 3. Jelaskan perbedaan pencacah asinkron dan sinkron! 4. Jelaskan mengenai pencacah modulus!