GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

dokumen-dokumen yang mirip
LAPORAN PRAKTIKUM LABORATORIUM DIGITAL

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

LAPORAN PRAKTIKUM DIGITAL

LAPORAN PRAKTIKUM DIGITAL

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang

Gerbang Logika Dasar I

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)

GERBANG LOGIKA DIGITAL

MODUL I TEGANGAN KERJA DAN LOGIKA

PERCOBAAN DIGITAL 01 GERBANG LOGIKA DAN RANGKAIAN LOGIKA

GERBANG LOGIKA. Percobaan 1. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Tujuan :

GERBANG LOGIKA LANJUTAN

Jobsheet Praktikum FLIP-FLOP J-K

MODUL II GATE GATE LOGIKA

RANGKAIAN LOGIKA DISKRIT

BAB IV : RANGKAIAN LOGIKA

GERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori

Gambar 1.1 Logic diagram dan logic simbol IC 7476

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR

Jobsheet Praktikum FLIP-FLOP S-R

LAPORAN PRAKTIKUM RANGKAIAN LOGIKA (TEGANGAN KERJA DAN LOGIKA)

BAB III RANGKAIAN LOGIKA

X = A Persamaan Fungsi Gambar 1. Operasi NOT

BAB II ALJABAR BOOLEAN DAN GERBANG LOGIKA

LAB #1 DASAR RANGKAIAN DIGITAL

Gambar 1.1 Analogi dan simbol Gerbang NAND Tabel 1.1 tabel kebenaran Gerbang NAND: A B YAND YNAND

LAPORAN PRAKTIKUM SISTEM DIGITAL PEMBUKTIAN DALIL-DALIL ALJABAR BOOLEAN

MODUL 3 GERBANG LOGIKA DASAR

Percobaan 11 RANGKAIAN ANALOG PEMBANGUN GERBANG LOGIKA. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

1. TEGANGAN KERJA DAN LOGIKA

BAB III GERBANG LOGIKA BINER

MODUL 04 PENGENALAN TRANSISTOR SEBAGAI SWITCH

GERBANG GERBANG LOGIKA

Percobaan 2 GERBANG KOMBINASIONAL DAN KOMPARATOR. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Gambar 1.1 Analogi dan simbol Gerbang NOT/INVERTER. Tabel 1.1 tabel kebenaran Gerbang NOT/INVERTER: Masukan Keluaran A

2. GATE GATE LOGIKA. I. Tujuan 1. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika.

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

Percobaan 9 Gerbang Gerbang Logika

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

Jobsheet Praktikum FLIP-FLOP D

MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F ANISA PRATIWI / F JUPRI SALINDING / F

BAB III RANGKAIAN LOGIKA

RENCANA PELAKSANAAN PEMBELAJARAN ( RPP )

KONSEP RANGKAIAN GERBANG LOGIKA. Untuk Sekolah Menengah Kejuruan Edisi Tahun 2017

Gambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA

BAB V GERBANG LOGIKA DAN ALJABAR BOOLE

Mengenal Gerbang Logika (Logic Gate)

O L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012

Transistor-Transistor Logic (TTL)

EMULASI GERBANG LOGIKA TUNGGAL MULTIFUNGSI MENGGUNAKAN MIKROPENGENDALI ATMEGA8A

GERBANG LOGIKA DASAR

ELEKTRONIKA DIGITAL DASAR

Modul 7 : Rangkaian Sekuensial 3

Percobaan 1. Membangun Gerbang Logika Dasar dengan Transistor CMOS

Jobsheet Praktikum DECODER

Percobaan 9 MULTIPLEKSER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Mesin Penjumlah Biner Sederhana

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

Modul 5 : Rangkaian Sekuensial 1

Gambar 1.1 Konfigurasi pin IC 74LS138

LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EK2A/04 ARIF NUR MAJID EK2A/05 AULIADI SIGIT H EK2A/06

BAB III METODE PENELITIAN

Jobsheet Praktikum ENCODER

I. Tujuan Praktikum. Mampu menganalisa rangkaian sederhana transistor bipolar.

SMPK 6 PENABUR JAKARTA ULANGAN AKHIR SEMESTER

Jurusan Teknik Elektro Fakultas Teknik Universitas Surabaya

PARAMETER GERBANG LOGIKA

BAB IV HASIL DAN PEMBAHASAN

BAB IV PENERAPAN DAN ANALISA

TEORI DASAR DIGITAL (GERBANG LOGIKA)

TEORI DASAR DIGITAL (GERBANG LOGIKA)

GERBANG LOGIKA DASAR

MODUL SIMULASI RANGKAIAN ELEKTRONIKA ANALOG DAN DIGITAL DENGAN EWB

BAB IV PENGUJIAN DAN ANALISA RANGKAIAN

Jobsheet Praktikum REGISTER

yaitu, rangkaian pemancar ultrasonik, rangkaian detektor, dan rangkaian kendali

MODUL I GERBANG LOGIKA

Gambar 1.1 Rangkaian Dasar Komparator

Algoritma & Pemrograman 2C Halaman 1 dari 7 ALJABAR BOOLEAN

DASAR TEKNIK DIGITAL (1) GERBANG-GERBANG LOGIKA DASAR

LAPORAN PRAKTIKUM. Disusun Untuk Memenuhi Salah Satu Tugas Kelompok Mata Kuliah Praktikum Teknik Digital Dosen Pengampu Dr.Enjang A.Juanda,M.pd.,M.T.

Jurnal Skripsi. Mesin Mini Voting Digital

Y = A + B. (a) (b) Gambar 1.1 Analogi dan simbol Gerbang OR Tabel 1.1 kebenaran Gerbang OR: Masukan Keluaran A B YOR

BAB IV PENGUJIAN DAN ANALISA

RANGKAIAN KONVERTER ZERO & Semester 3

BAB IV PENGUJIAN DAN ANALISA. monitoring daya listrik terlihat pada Gambar 4.1 di bawah ini : Gambar 4.1 Rangkaian Iot Untuk Monitoring Daya Listrik

BAB IV PENGUJIAN ALAT DAN ANALISA HASIL PENGUJIAN

PERCOBAAN VII PENGUAT OPERASI ( OPERATIONAL AMPLIFIER )

Representasi Boolean

JOBSHEET SENSOR ULTRASONIC

Gerbang Logika. Input (A) Output (Y) 0 (Rendah) 1 (Tinggi) Tinggi (1) Rendah (0) Tabel Kebenaran/Logika Inverter

Modul 3 : Rangkaian Kombinasional 1

BAB IV PENGUJIAN DAN ANALISA. mana sistem berfungsi sesuai dengan rancangan serta mengetahui letak

Dari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1.

MODUL DASAR TEKNIK DIGITAL

BAB IV PENGUJIAN DAN ANALISA ALAT

MODUL PRAKTIKUM SISTEM DIGITAL. Oleh : Miftachul Ulum, ST., MT Riza Alfita, ST., MT

MODUL 4 GERBANG LOGIKA KOMBINASIONAL

Transkripsi:

GERBANG UNIVERSAL I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran II. PENDAHULUAN Gerbang universal adalah salah satu gerbang dasar yang dirangkai sehingga menghasilkan output yang sama dengan gerbang dasar lainnya. Adapun gerbang universal tersebut adlah NAND Gate dan NOR Gate. II.1 NAND Gate sebagai OR Gate OR Gate dapat dibuat dengan menggunakan NAND Gate (Gambar 1). Output dari suatu rangkaian OR Gate akan berada pada logik 0 jika dan hanya jika semua inputnya pada keadaan 0.Dan output akan berada pada keadaan logik 1 apabila salah satu inputnya atau semuanya pada keadaan logik 1. Gambar 1. NAND Gate sebagai OR Gate II.2 NAND Gate sebagai NOT Gate NOT Gate dapat dibuat denga menggunakan NAND Gate (Gambar 2). Bila input diberi nilai logik 1 maka outputnya menjadi logik 0 begitu juga sebaliknya.

A Y Tabel kebenaran : input output = A Y 0 1 1 0 Gambar 2. NAND Gate sebagai NOT Gate II.3 NAND Gate sebagai NOR Gate NOR Gate dapat dibuat dengan menggunakan Nand Gate (gambar 3). NOR gate adalah gabungan dari rangkaian NOT gate yang dipasang pada bagian output rangkaian OR Gate. Output dari OR gateakan logic 1 jika dan hanya jika semua inputnya berada pada keadaan 0. Dan outputnya 0 apabila salah satu atau semua inputnya berada pada keadaan logik 1. Tabel Kebenaran : Input Output A B Y 0 0 1 1 0 0 0 1 0 1 1 0

Gambar 3. NAND Gate sebagai NOR Gate II.4 NAND Gate sebagai AND Gate AND Gate dapat dibuat dengan menggunakn NAND Gate (Gambar 4). Output dari suatu rangkaian AND Gate akan berada pada keadaan logik 1 jika dan hanya jika semau inputnya pada keadaan logik 1. Dan output akan berada pada keadaan logik 0 apabila salah satu inputnya atau semuanya pada keadaan logik 0. Tabel kebenaran : A Y Input Output B A B Y 0 0 0 1 0 0 0 1 0 1 1 1 Gambar 4. NAND Gate sebagai AND Gate III. ALAT-ALAT YANG DIGUNAKAN No. Alat-alat dan komponen Jumlah 1 IC 7400 (Quad 2 input NAND Gate) IC 7402 (Quad 2 input NOR Gate) 1 1 2 Power Supply DC 1 3 Multimeter 1 4 Resistor 220 ohm 1 5 LED 1 6 Protoboard 1 7 Kabel-kabel penghubung Secukupnya

IV. LANGKAH KERJA Langkah-langkah dalam melakukan percobaan gerbang universal adalah sebagai berikut: 4.1. NAND Gate sebagai INVERTER (NOT Gate) 1. Lihat data sheet untuk IC 7404, catat kaki- kaki input, output serta pin Vcc dan Ground. 2. Atur tegangan power Supply sebesar 5 volt dengan cara menghubungkan terminal-terminal pada power supply dengan terminal yang ada pada multimeter. 3. Buatlah rangkaiannya 4. Berikan logik 0 dan/atau logik 1 pada input A. 5. Amati LED serta ukur tegangan output Y. Catat hasilnya pada tabel. 4.2. NAND Gate sebagai AND Gate 1. Buat rangkaiannya. 2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan input B. 3. Amati LED serta ukur tegangan output Y. Catat hasilnya pada tabel. 4.3. NAND Gate sebagai OR Gate 1. Buat rangkaiannya. 2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan input B. 3. Amati LED serta ukur tegangan output Y. Catat hasilnya pada tabel.

4.4. NAND Gate sebagai NOR Gate 1. Buat rangkaiannya. 2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan input B. 3. Amati LED serta ukur tegangan output Y. Catat hasilnya pada tabel. V. PERTANYAAN dan TUGAS VI.1 Dapatkah NAND Gate dibuat menjadi NOT Gate. Jelaskan! VI.2 Dapatkah rangkaian logika XOR Gate dibangun dari rangkaian NAND Gate. Jelaskan! JAWABAN 1. Bisa, karena keluaran gerbang NAND merupakan NOT dari gerbang AND sehingga. Jadi, pada NAND Gate, mengandung unsur Inverter Gate. 2. Bisa, dapat dilihat dari rangkaian berikut ini : VI. KESIMPULAN NAND Gate sebagai INVERTER (NOT Gate) Bila input diberi nilai logik 1 maka outputnya menjadi 0, dan apabila input nya diberi nilai 0 maka outputnya menjadi 1. NAND Gate sebagai AND Gate

Bila semua input ada pada keadaan nilai logik 1 maka output akan bernilai 1, dan apabila salah satu inputnya atau semua ada pada keadaan nilai logik 0 maka output akan bernilai 0. NAND Gate sebagai OR Gate Output akan berada pada nilai logik 0 jika dan hanya jika semua inputnya pada keadaan nilai logik 0. Dan output akan bernilai logik 1 apabila salah satu input atau semuanya pada keadaan nilai logik 1. NAND Gate sebagai NOR Gate Semua input berada pada keadaan 0 maka outputnya akan berada pada keadaan logik 1. Dan jika salah satu atau semua inputnya berada pada keadaan logik 1 maka outputnya 0.