MULTIPLEKSER DAN DEMULTIPLEKSER

dokumen-dokumen yang mirip
Makalah Elektronika MULTIPLEXER DAN DEMULTIPLEXER

Demultiplexer dan Multiplexer Oleh : Khany Nuristian Defi Setiawati Tugas Sistem Digital DEMULTIPLEKSER

BAB I : APLIKASI GERBANG LOGIKA

MULTIPLEXER & DEMULTIPLEXER .I.

BAB VI RANGKAIAN KOMBINASI

[Pick the Date] OLEH : BUSTANUL ARIFIN TUGAS : SISTEM KOMPUTER

Gambar 4.1. Rangkaian Dasar MUX.

BAB I MULTIPLEXER. Kompetensi Dasar 3.7 Memahami prinsip kerja multiplexer.

DISUSUN OLEH : SHELLY PUSPITA WARDANI

8. TRANSFER DATA. I. Tujuan

MENGENAL MULTIPLEXER DAN DEMULTIPLEXER

MODUL I GERBANG LOGIKA

PERCOBAAN 11. CODE CONVERTER DAN COMPARATOR

DISUSUN OLEH : WAHYU RUDI SANTOSO

RANGKAIAN MULTIPLEXER

Kuliah#12 TKC205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017

Arsitektur Komputer. Rangkaian Logika Kombinasional & Sekuensial

ARSITEKTUR FPGA. Veronica Ernita K.

MULTIPLEKSER BERBASIS PROGRAMMABLE LOGIC DEVICE (PLD)

Kuliah#13 TKC205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017

Percobaan 9 MULTIPLEKSER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

BAB III PERANCANGAN DAN REALISASI. Blok diagram carrier recovery dengan metode costas loop yang

Rangkaian Digital Kombinasional. S1 Informatika ST3 Telkom Purwokerto

TSK205 Sistem Digital. Eko Didik Widianto

BAB IX RANGKAIAN PEMROSES DATA

PERCOBAAN 8. RANGKAIAN ARITMETIKA DIGITAL DASAR

Encoder, Multiplexer, Demultiplexer, Shifter, PLA

PERTEMUAN 9 RANGKAIAN KOMBINASIONAL

DCH1B3 Konfigurasi Perangkat Keras Komputer

SMK NEGERI 1 BAURENO

RANGKAIAN LOGIKA DISKRIT

O L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012

Rangkaian Kombinasional

BAB IV PENGUJIAN DAN ANALISA SISTEM. Bab ini menjelaskan tentang pengujian program yang telah direalisasi.

MULTIPLEXER. Pokok Bahasan : 1. Pendahuluan 2. Dasar-dasar rangkaian Multiplexer. 3. Mendesain rangkaian Multiplexer

BAB III PERANCANGAN SISTEM

BAB III PERANCANGAN ALAT

BAB III PERANCANGAN DAN REALISASI ALAT. modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok Diagram Modulator 8-QAM

RANGKAIAN D FLIP-FLOP (Tugas Matakuliah Sistem Digital) Oleh Mujiono Afrida Hafizhatul ulum

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

BAB IV : RANGKAIAN LOGIKA

MODUL 3 GERBANG LOGIKA DASAR

Rangkaian Kombinasional

BAB IV ANALISA DAN PENGUJIAN SISTEM

Semarang, 10 Oktober Hormat Kami. Penulis KATA PENGANTAR

Review Kuliah. TKC305 - Sistem Digital Lanjut. Eko Didik Widianto

LEMBAR TUGAS MAHASISWA ( LTM )

8.3. DASAR TEORI : KONSEP DASAR MEMORY

ADC ( Analog To Digital Converter Converter konversi analog ke digital ADC (Analog To Digital Convertion) Analog To Digital Converter (ADC)

BAB III PERANCANGAN DAN REALISASI SISTEM. Dalam tugas akhir ini dirancang sebuah modulator BPSK dengan bit rate

Modul 3 : Rangkaian Kombinasional 1

PRAKTIKUM RANGKAIAN LOGIKA PERCOBAAN 2 & 3 LABORATORIUM KOMPUTER JURUSAN TEKNIK ELEKTRO F.T.I. USAKTI. Th Akd. 1998/1999

Materi-2 SENSOR DAN TRANSDUSER (2 SKS / TEORI) SEMESTER 106 TA 2016/2017

Tabel 4.1. Tabel Keluaran Multiplexer INPUT OUTPUT D=S W1 C=S W2 B=S W3 A=S W4 L4=Tin ggi L3=Tin ggi L2=Tin ggi L1=Tin ggi

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)

Transfer Register. Andang, Elektronika Komputer Digital 1

BAB III GERBANG LOGIKA DAN ALJABAR BOOLEAN

GERBANG LOGIKA DASAR

BAB VIII REGISTER DAN COUNTER

PENGEMBANGAN MEDIA PEMBELAJARAN RANGKAIAN KOMBINASIONAL BERBASIS FLASH UNTUK MATA KULIAH TEKNIK DIGITAL

BAB V UNTAI NALAR KOMBINATORIAL

1.1 DEFINISI PROSES KONTROL

BAB III PERANCANGAN ALAT

III. METODE PENELITIAN. Penelitian ini mulai dilaksanakan pada bulan April 2015 sampai dengan Mei 2015,

Kelompok 7. Danu Setiawan Juli Adi Prastyo Comparator

DECODER / MULTIPLEXER

6. Rangkaian Logika Kombinasional dan Sequensial 6.1. Rangkaian Logika Kombinasional Enkoder

GERBANG LOGIKA & SISTEM BILANGAN

INSTRUMENTASI INDUSTRI (NEKA421)

GERBANG LOGIKA. Keadaan suatu sistem Logika Lampu Switch TTL CMOS NMOS Test 1 Tinggi Nyala ON 5V 5-15V 2-2,5V TRUE 0 Rendah Mati OFF 0V 0V 0V FALSE

BAB VIII REGISTER DAN COUNTER

KEGIATAN BELAJAR 1 SISTEM KOMPUTER

BAB III PERANCANGAN SISTEM

MAKALAH MULTIPLEXER DAN DEMULTIPLEXER

BAB III PERANCANGAN ALAT

BAB IV PENGUKURAN DAN ANALISIS

BAB III KEGIATAN PENELITIAN TERAPAN

SISTEM KEAMANAN DENGAN MENGGUNAKAN CHIP EPROM TUGAS AKHIR OLEH: DIMAS ANGGIT ARDIYANTO

PERCOBAAN 6 COUNTER ASINKRON

PENCACAH (COUNTER) DAN REGISTER

TSK505 - Sistem Digital Lanjut. Eko Didik Widianto

LAB SHEET TEKNIK DIGITAL. Dibuat oleh : Dilarang memperbanyak sebagian atau seluruh isi dokumen

SISTEM DIGITAL; Analisis, Desain dan Implementasi, oleh Eko Didik Widianto Hak Cipta 2014 pada penulis GRAHA ILMU Ruko Jambusari 7A Yogyakarta 55283

BAB IV PENGUJIAN DAN ANALISA. Bab ini membahas tentang pengujian alat yang dibuat, adapun tujuan

BAHASA PEMROGRAMAN VHDL

BAB I GERBANG LOGIKA DASAR & ALJABAR BOOLEAN

III. METODOLOGI PENELITIAN. Penelitian dan perancangan tugas akhir ini telah dimulai sejak bulan Juli 2009

MODUL I GERBANG LOGIKA DASAR

BAB III PERANCANGAN ALAT

Sistem Transmisi Modulasi & Multiplexing

Gambar 3. 1 Diagram blok system digital

Cara Kerja Exciter Pemancar Televisi Analog Channel 39 di LPP (Lembaga Penyiaran Publik) Stasiun Transmisi Joglo Jakarta Barat

Analisis Penguat EDFA dan SOA pada Sistem Transmisi DWDM dengan Optisystem 14

ADC-DAC 28 IN-3 IN IN-4 IN IN-5 IN IN-6 ADD-A 5 24 IN-7 ADD-B 6 22 EOC ALE msb ENABLE CLOCK

Sistem Digital. Sistem Angka dan konversinya

METODE PENELITIAN. Elektro Universitas Lampung. Penelitian di mulai pada bulan Oktober dan berakhir pada bulan Agustus 2014.

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang

Dalam pengukuran dan perhitungannya logika 1 bernilai 4,59 volt. dan logika 0 bernilai 0 volt. Masing-masing logika telah berada pada output

Transkripsi:

MULTIPLEKSER DAN DEMULTIPLEKSER 1. Multiplekser Multiplexer (MUX) atau selector data adalah suatu rangkaian logika yang menerima beberapa input data, dan untuk suatu saat tertentu hanya mengizinkan satu data input masuk ke output, yang diatur oleh input selektor. Oleh karena itu, MUX memiliki fungsi sebagai pengontrol digital. MUX memiliki kanal input lebih besar dari 1 (minimal 2 atau kelipatan 2), dan hanya memiliki 1 kanal output. Jumlah selektor dilihat dari banyaknya kanal input (n). Diagram multiplekser secara umum ditunjukkan oleh gambar di bawah ini. MUX 2 Kanal 1 Bit MUX 2 kanal 1 bit menunjukkan MUX dengan 2 kanal input (A dan B ) dan 1 selektor (S) dan 1 bit Output Y. Blok Diagram MUX 2 Kanal 1 Bit

Tabel Kebenaran Selektor Output S Y 0 A 1 B Persamaan Output (Y) Rangkaiannya: A B Y S MUX 4 Kanal 1 Bit MUX 4 kanal 1 bit menunjukkan MUX dengan 4 kanal input (A, B, C, dan D ) dan 2 selektor (S0 dan S1) dan 1 bit Output Y.

Diktat Elektronika Digital Multiplekser dan n Demultiplekser Persamaan Output (Y) S0 dan S1 digunakan untuk memilih (seleksi) input (A, B, C, D) yang akan dikeluarkan ke Output Y Perhatikan tabel kebenaran berikut: Selektor Output S1 S0 Y 0 0 A 0 1 B 1 0 C 1 1 D

Penggunaan Multiplekser Multiplekser dapat digunakan pada : Seleksi data Data routing (perjalanan data) Multiplekser biasanya menentukan perjalanan data dari satu sumber data diantara beberapa sumber ke satu tujuan. Operation sequencing (pengurutan operasi) Konversi parallel ke seri Kebanyakan system digital memproses data biner secara parallel (seluruh bit secara serentak), karena teknik ini lebih cepat. Tetapi apabila data ini harus disalurkan ke tempat-tempat yang relative jauh, susunan parallel ini menjadi tidak efektif, karena memerlukan banyak saluran transmisi.oleh karena itu, data biner berbentuk parallel sering diubah menjadi bentuk seri sebelum disalurkan ke tujuan yang jauh. Menghasilkan bentuk gelombang Menghasilkan fungsi logika

2. DEMULTIPLEKSER Demultiplekser (De-Mux) atau disebut juga distributor data. De-Mux memiliki satu kanal input yang didistribusikan ke beberapa kanal output. Selektor input menentukan ke output mana input data akan didistribusikan. Jumlah selektor dilihat dari banyaknya kanal output. Diagram umum dari demultiplekser ditunjukkan oleh gambar dibawah ini Y 0 X Y 1 Input Demultiplekser Y 2 Output Y n-1 Selektor DE-MUX 2 Kanal 1 bit De-Mux jenis ini memiliki satu buah kanal input satu bit dan dua buah kanal output satu bit. Persamaan Output :

Diktat Elektronika Digital Multiplekser dan n Demultiplekser Selektor Output S Y 0 Y 1 0 A 0 1 0 A DE-MUX 4 Kanal 1 bit De-Mux ini memiliki 1 kanal input 1 bit, 2 kanal selector dan 4 kanal output Y 0 A Input Demultiplekser Y 1 Y 2 Output Y 3 Persamaan Output: S0 S1

Diktat Elektronika Digital Multiplekser dan n Demultiplekser Rangkaiannya: S1 dan S0 digunakan untuk memilih Output (Y0,Y1,Y2,Y3) mana yang akan dilewatkan oleh input A. Selektor S 1 0 0 1 1 Output S 0 Y 0 Y 1 Y 2 Y 3 0 A 0 0 0 1 0 A 0 0 0 0 0 A 0 1 0 0 0 A

Contoh Soal Diktat Elektronika Digital Multiplekser dan Demultiplekser 1. Realisasikan persamaan logika dibawah ini dengan: MUX 2 kanal 1 bit dan MUX 4 kanal 1 bit. a. 2 1 Tabel kebenaran A B C Y 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 Jika C sebagai selector maka tabel kebenaran akan menjadi: Selektor Input Output C A B Y 0 0 0 0 0 1 1 1 0 0 1 1 0 1 0 0 1 0 1 1 1 0 0 1 1 1 Realisasi MUX 2 kanal 1 bit :

b. 4 1 Tabel kebenaran A B C Y 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 Jika A(S0) dan B(S1) sebagai selector maka tabel kebenaran akan menjadi: Selektor Input Output A(S0) B(S1) C Y Realisasi : 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 1 0

Contoh 2 Sebuah DE-MUX 4 kanal di realisasikan pada rangkaian berikut tentukan persamaan output (F) dari rangkaian tersebut. Penyelesaian: Tabel Kebenaran A B C F 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 1 1 1 1 0 Dari tabel kebenaran diatas dapat dibuatkan persamaan logika berikut: