MULTIPLEKSER DAN DEMULTIPLEKSER
|
|
|
- Hendra Susanto
- 9 tahun lalu
- Tontonan:
Transkripsi
1 MULTIPLEKSER DAN DEMULTIPLEKSER 1. Multiplekser Multiplexer (MUX) atau selector data adalah suatu rangkaian logika yang menerima beberapa input data, dan untuk suatu saat tertentu hanya mengizinkan satu data input masuk ke output, yang diatur oleh input selektor. Oleh karena itu, MUX memiliki fungsi sebagai pengontrol digital. MUX memiliki kanal input lebih besar dari 1 (minimal 2 atau kelipatan 2), dan hanya memiliki 1 kanal output. Jumlah selektor dilihat dari banyaknya kanal input (n). Diagram multiplekser secara umum ditunjukkan oleh gambar di bawah ini. MUX 2 Kanal 1 Bit MUX 2 kanal 1 bit menunjukkan MUX dengan 2 kanal input (A dan B ) dan 1 selektor (S) dan 1 bit Output Y. Blok Diagram MUX 2 Kanal 1 Bit
2 Tabel Kebenaran Selektor Output S Y 0 A 1 B Persamaan Output (Y) Rangkaiannya: A B Y S MUX 4 Kanal 1 Bit MUX 4 kanal 1 bit menunjukkan MUX dengan 4 kanal input (A, B, C, dan D ) dan 2 selektor (S0 dan S1) dan 1 bit Output Y.
3 Diktat Elektronika Digital Multiplekser dan n Demultiplekser Persamaan Output (Y) S0 dan S1 digunakan untuk memilih (seleksi) input (A, B, C, D) yang akan dikeluarkan ke Output Y Perhatikan tabel kebenaran berikut: Selektor Output S1 S0 Y 0 0 A 0 1 B 1 0 C 1 1 D
4 Penggunaan Multiplekser Multiplekser dapat digunakan pada : Seleksi data Data routing (perjalanan data) Multiplekser biasanya menentukan perjalanan data dari satu sumber data diantara beberapa sumber ke satu tujuan. Operation sequencing (pengurutan operasi) Konversi parallel ke seri Kebanyakan system digital memproses data biner secara parallel (seluruh bit secara serentak), karena teknik ini lebih cepat. Tetapi apabila data ini harus disalurkan ke tempat-tempat yang relative jauh, susunan parallel ini menjadi tidak efektif, karena memerlukan banyak saluran transmisi.oleh karena itu, data biner berbentuk parallel sering diubah menjadi bentuk seri sebelum disalurkan ke tujuan yang jauh. Menghasilkan bentuk gelombang Menghasilkan fungsi logika
5 2. DEMULTIPLEKSER Demultiplekser (De-Mux) atau disebut juga distributor data. De-Mux memiliki satu kanal input yang didistribusikan ke beberapa kanal output. Selektor input menentukan ke output mana input data akan didistribusikan. Jumlah selektor dilihat dari banyaknya kanal output. Diagram umum dari demultiplekser ditunjukkan oleh gambar dibawah ini Y 0 X Y 1 Input Demultiplekser Y 2 Output Y n-1 Selektor DE-MUX 2 Kanal 1 bit De-Mux jenis ini memiliki satu buah kanal input satu bit dan dua buah kanal output satu bit. Persamaan Output :
6 Diktat Elektronika Digital Multiplekser dan n Demultiplekser Selektor Output S Y 0 Y 1 0 A A DE-MUX 4 Kanal 1 bit De-Mux ini memiliki 1 kanal input 1 bit, 2 kanal selector dan 4 kanal output Y 0 A Input Demultiplekser Y 1 Y 2 Output Y 3 Persamaan Output: S0 S1
7 Diktat Elektronika Digital Multiplekser dan n Demultiplekser Rangkaiannya: S1 dan S0 digunakan untuk memilih Output (Y0,Y1,Y2,Y3) mana yang akan dilewatkan oleh input A. Selektor S Output S 0 Y 0 Y 1 Y 2 Y 3 0 A A A A
8 Contoh Soal Diktat Elektronika Digital Multiplekser dan Demultiplekser 1. Realisasikan persamaan logika dibawah ini dengan: MUX 2 kanal 1 bit dan MUX 4 kanal 1 bit. a. 2 1 Tabel kebenaran A B C Y Jika C sebagai selector maka tabel kebenaran akan menjadi: Selektor Input Output C A B Y Realisasi MUX 2 kanal 1 bit :
9 b. 4 1 Tabel kebenaran A B C Y Jika A(S0) dan B(S1) sebagai selector maka tabel kebenaran akan menjadi: Selektor Input Output A(S0) B(S1) C Y Realisasi :
10 Contoh 2 Sebuah DE-MUX 4 kanal di realisasikan pada rangkaian berikut tentukan persamaan output (F) dari rangkaian tersebut. Penyelesaian: Tabel Kebenaran A B C F Dari tabel kebenaran diatas dapat dibuatkan persamaan logika berikut:
Makalah Elektronika MULTIPLEXER DAN DEMULTIPLEXER
Makalah Elektronika MULTIPLEXER DAN DEMULTIPLEXER Disusun Oleh : Muhammad Bintang Adh 2413100093 Achmad Reza 2413100096 Az Zahroh 2413100102 Frely Novianti Rahayu 2413100105 JURUSAN TEKNIK FISIKA FAKULTAS
Demultiplexer dan Multiplexer Oleh : Khany Nuristian Defi Setiawati Tugas Sistem Digital DEMULTIPLEKSER
Demultiplexer dan Multiplexer Oleh : Khany Nuristian 0917041035 Defi Setiawati 1017041025 Tugas Sistem Digital DEMULTIPLEKSER Sebuah Demultiplexer adalah rangkaian logika yang menerima satu input data
BAB I : APLIKASI GERBANG LOGIKA
BAB I : APLIKASI GERBANG LOGIKA Salah satu jenis IC dekoder yang umum di pakai adalah 74138, karena IC ini mempunyai 3 input biner dan 8 output line, di mana nilai output adalah 1 untuk salah satu dari
MULTIPLEXER & DEMULTIPLEXER .I.
MULTIPLEXER & DEMULTIPLEXER.I. KATA PENGANTAR Puji syukur kehadirat ALLAH SWT atas tersusunya buku MULTIPLEXER & DEMULTIPLEXER ini.dengan tersusunya buku ini semoga dapat di gunakan sebagai buku pedoman
BAB VI RANGKAIAN KOMBINASI
BAB VI RANGKAIAN KOMBINASI Di dalam perencanaan rangkaian kombinasi, terdapat beberapa langkah prosedur yang harus dijalani, yaitu :. Pernyataan masalah yang direncanakan 2. Penetapan banyaknya variabel
[Pick the Date] OLEH : BUSTANUL ARIFIN TUGAS : SISTEM KOMPUTER
[Pick the Date] OLEH : BUSTANUL ARIFIN TUGAS : SISTEM KOMPUTER SMKN 1 BAURENO TAHUN PELAJARAN 2016/2017 Puji syukur kami panjatkan kepada tuhan YME atas tersusunya buku teks ini,dengan harapan dapat di
Gambar 4.1. Rangkaian Dasar MUX.
PERCOBAAN DIGITAL 4 MULTIPLEXER DAN DEMULTIPLEXER 4.. TUJUAN PERCOBAAN. Mengenal, mengerti, dan memahami cara kerja Multiplekser dan Demultiplekser.. Mengenal berbagai macam rangkaian terintegrasi Multiplekser
BAB I MULTIPLEXER. Kompetensi Dasar 3.7 Memahami prinsip kerja multiplexer.
BAB I MULTIPLEXER Kompetensi Dasar 3.7 Memahami prinsip kerja multiplexer. Tujuan Pembelajaran Siswa dapat: Menjelaskan pengertian dan cara kerja multiplexer Membuat rangkaian logika multiplexer sesuai
DISUSUN OLEH : SHELLY PUSPITA WARDANI
DISUSUN OLEH : SHELLY PUSPITA WARDANI Makalah Sistem Komputer Disusun Oleh : Shelly Puspita Wardani Guru Pembimbing : Ivan Arifandi, S.Kom X TKJ-1 SMK Negeri 1 Baureno Tahun Pelajaran 2015/2016 Kata Pengantar
8. TRANSFER DATA. I. Tujuan
8. TRANSFER DATA I. Tujuan 1. Membuat rangkaian transfer data seri dan transfer data secara paralel dengan menggunakan IC yang berisi JK-FF dan D-FF. 2. Mengamati operasi transfer data seri dan dan transfer
MENGENAL MULTIPLEXER DAN DEMULTIPLEXER
MENGENAL MULTIPLEXER DAN DEMULTIPLEXER KATA PENGHANTAR Alhamdulillah puji syukur kehadirat allah SWT atas segala rahmat,hidayah dan karunia-nya yang diberikan kepada saya,sehingga hasil karya tulis yang
MODUL I GERBANG LOGIKA
MODUL PRAKTIKUM ELEKTRONIKA DIGITAL 1 MODUL I GERBANG LOGIKA Dalam elektronika digital sering kita lihat gerbang-gerbang logika. Gerbang tersebut merupakan rangkaian dengan satu atau lebih dari satu sinyal
PERCOBAAN 11. CODE CONVERTER DAN COMPARATOR
PERCOBAAN 11. TUJUAN: Setelah menyelesaikan percobaan ini mahasiswa diharapkan mampu Memahami prinsip kerja rangkaian Converter dan Comparator Mendisain beberapa jenis rangkaian Converter dan Comparator
DISUSUN OLEH : WAHYU RUDI SANTOSO
DISUSUN OLEH : WAHYU RUDI SANTOSO 2016 Kata Pengantar Tiada ungkapan ayng lebih mulia selai ungkapan rasa syukur kehadirat ALLAH SWT. Atas limpah berkahnya, rahmat, taufik dan hidayahnya sehingga saya
RANGKAIAN MULTIPLEXER
RANGKAIAN MULTIPLEXER RANGKAIAN DEMULTIPLEXER HALAMAN SAMPUL Penulis : - Editor materi : Ulfathul Muslimah Editor Bahasa : - Ilustrasi sampul : - Desain dan ilustrasi buku : - Hak cipta 2016, oleh Ulfathul
Kuliah#12 TKC205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017
Kuliah#12 TKC205 Sistem Digital Eko Didik Widianto Departemen Teknik Sistem Komputer, Universitas Diponegoro 11 Maret 2017 http://didik.blog.undip.ac.id/buku/sistem-digital/ @2017,Eko Didik 1 Pengantar
Arsitektur Komputer. Rangkaian Logika Kombinasional & Sekuensial
Arsitektur Komputer Rangkaian Logika Kombinasional & Sekuensial 1 Rangkaian Logika Rangkaian Logika secara garis besar dibagi menjadi dua, yaitu : Rangkaian Kombinasional adalah rangkaian yang kondisi
ARSITEKTUR FPGA. Veronica Ernita K.
ARSITEKTUR FPGA Veronica Ernita K. Arsitektur Dasar FPGA Antifuse. Fine, Medium, dan Coarse-grained. MUX dan LUT Logic Block. CLB, LAB dan Slices. Fast Carry Chains. Embedded in FPGA. Processor Cores.
MULTIPLEKSER BERBASIS PROGRAMMABLE LOGIC DEVICE (PLD)
MULTIPLEKSER BERBASIS PROGRAMMABLE LOGIC DEVICE (PLD) Oleh Muhammad Irmansyah Staf Pengajar Teknik Elektro Politeknik Negeri Padang ABSTRACT In middle 1990, electronics industry had the evolution of personal
Kuliah#13 TKC205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017
Kuliah#13 TKC205 Sistem Digital Eko Didik Widianto Departemen Teknik Sistem Komputer, Universitas Diponegoro 11 Maret 2017 http://didik.blog.undip.ac.id/buku/sistem-digital/ @2017,Eko Didik 1 Pengantar
Percobaan 9 MULTIPLEKSER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 9 MULTIPLEKSER Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : [email protected] Tujuan :. Mempelajari fungsi multiplekser, 2. Mempelajari cara kerja suatu multiplekser, 3. Membuktikan tabel
BAB III PERANCANGAN DAN REALISASI. Blok diagram carrier recovery dengan metode costas loop yang
BAB III PERANCANGAN DAN REALISASI 3.1 Perancangan Alat Blok diagram carrier recovery dengan metode costas loop yang direncanakan diperlihatkan pada Gambar 3.1. Sinyal masukan carrier recovery yang berasal
Rangkaian Digital Kombinasional. S1 Informatika ST3 Telkom Purwokerto
Rangkaian Digital Kombinasional S1 Informatika ST3 Telkom Purwokerto Logika kombinasi Comparator Penjumlah Biner Multiplexer Demultiplexer Decoder Comparator Equality Non Equality Comparator Non Equality
TSK205 Sistem Digital. Eko Didik Widianto
TSK205 Sistem Digital Eko Didik Teknik Sistem Komputer - Universitas Diponegoro Review Kuliah Di kuliah sebelumnya dibahas tentang representasi bilangan, operasi aritmatika (penjumlahan dan pengurangan),
BAB IX RANGKAIAN PEMROSES DATA
BAB IX RANGKAIAN PEMROSES DATA 9.1 MULTIPLEXER Multiplexer adalah suatu rangkaian yang mempunyai banyak input dan hanya mempunyai satu output. Dengan menggunakan selector, dapat dipilih salah satu inputnya
PERCOBAAN 8. RANGKAIAN ARITMETIKA DIGITAL DASAR
PERCOBAAN 8. TUJUAN: Setelah menyelesaikan percobaan ini mahasiswa diharapkan mampu Memahami rangkaian aritmetika digital : adder dan subtractor Mendisain rangkaian adder dan subtractor (Half dan Full)
Encoder, Multiplexer, Demultiplexer, Shifter, PLA
Encoder, Multiplexer, Demultiplexer, Shifter, PLA Disusun oleh: Tim dosen SLD Diedit ulang oleh: Endro Ariyanto Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom November 2015 Bahan Presentasi
PERTEMUAN 9 RANGKAIAN KOMBINASIONAL
PERTEMUAN 9 RANGKAIAN KOMBINASIONAL Sasaran Pertemuan 9 Mahasiswa diharapkan mengerti tentang Rangkaian Kombinasional yang terdiri dari : - Multiplexer - Demultiplexer - Decoder - Encoder - Seven Segment
DCH1B3 Konfigurasi Perangkat Keras Komputer
/26/26 DCHB3 Konfigurasi Perangkat Keras Komputer Desain Rangkaian Logika Kombinasional /26/26 DCHB3 Konfigurasi Perangkat Keras Komputer /26/26 Inti pembelajaran Bisa merealisasikan persamaan Boolean
SMK NEGERI 1 BAURENO
RANGKAIAN MULTIPLEXER DAN DEMULTIPLEXER SMK NEGERI 1 BAURENO Tahun pelajaran 2016/2017 TEKNIK KOMPUTER JARINGAN/SMKN 1 BAURENO 1 Kata Pengantar Puji syukur kehadirat Tuhan Yang Maha Esa atas segala limpahan
RANGKAIAN LOGIKA DISKRIT
RANGKAIAN LOGIKA DISKRIT Materi 1. Gerbang Logika Dasar 2. Tabel Kebenaran 3. Analisa Pewaktuan GERBANG LOGIKA DASAR Gerbang Logika blok dasar untuk membentuk rangkaian elektronika digital Sebuah gerbang
O L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012
O L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012 Outline Penjelasan tiga operasi logika dasar dalam sistem digital. Penjelasan Operasi dan Tabel Kebenaran logika AND, OR, NAND, NOR
Rangkaian Kombinasional
Eko Didik Widianto ([email protected]) Sistem Komputer - Universitas Diponegoro @2011 eko didik widianto (http://didik.blog.undip.ac.id) TSK205 Sistem Digital - Siskom Undip 1 / 18 Review Kuliah Di kuliah
BAB IV PENGUJIAN DAN ANALISA SISTEM. Bab ini menjelaskan tentang pengujian program yang telah direalisasi.
BAB IV PENGUJIAN DAN ANALISA SISTEM Bab ini menjelaskan tentang pengujian program yang telah direalisasi. Tujuan pengujian ini adalah untuk mengetahui apakah program yang telah direalisasi sesuai dengan
MULTIPLEXER. Pokok Bahasan : 1. Pendahuluan 2. Dasar-dasar rangkaian Multiplexer. 3. Mendesain rangkaian Multiplexer
MULTIPLEXER Pokok Bahasan :. Pendahuluan 2. Dasar-dasar rangkaian Multipleer. 3. Mendesain rangkaian Multipleer Tujuan Instruksional Khusus :. Mahasiswa dapat menerangkan dan memahami rangkaian Multipleer.
BAB III PERANCANGAN SISTEM
BAB III PERANCANGAN SISTEM Pada bab ini akan dijelaskan mengenai perancangan dari perangkat keras, serta perangkat lunak dari alat akuisisi data termokopel 8 kanal. 3.1. Gambaran Sistem Alat yang direalisasikan
BAB III PERANCANGAN ALAT
BAB III PERANCANGAN ALAT Pada bab ini akan dijelaskan mengenai perancangan dan realisasi dari perangkat keras, serta perangkat lunak dari alat peraga Oscillating Water Column. 3.1. Gambaran Alat Alat yang
BAB III PERANCANGAN DAN REALISASI ALAT. modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok Diagram Modulator 8-QAM
BAB III PERANCANGAN DAN REALISASI ALAT 3.1 Pembuatan Modulator 8-QAM Dalam Pembuatan Modulator 8-QAM ini, berdasarkan pada blok diagram modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok
RANGKAIAN D FLIP-FLOP (Tugas Matakuliah Sistem Digital) Oleh Mujiono Afrida Hafizhatul ulum
RANGKAIAN D FLIP-FLOP (Tugas Matakuliah Sistem Digital) Oleh Mujiono Afrida Hafizhatul ulum JURUSAN FISIKA FAKULTAS MATEMATIKA DAN ILMU PENGETAHUAN ALAM UNIVERSITAS LAMPUNG 2013 FLIP FLOP D BESERTA CONTOH
FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA
FAKULTAS TEKNIK No. LST/EKO/DEL 214/11 Revisi : 01 Tgl : 28 Maret 2010 Hal 1 dari 6 1. Kompetensi Memahami cara kerja beberapa jenis register 2. Sub Kompetensi Memahami cara kerja dan bisa membuat rangkaian
BAB IV : RANGKAIAN LOGIKA
BAB IV : RANGKAIAN LOGIKA 1. Gerbang AND, OR dan NOT Gerbang Logika adalah rangkaian dengan satu atau lebih dari satu sinyal masukan tetapi hanya menghasilkan satu sinyal berupa tegangan tinggi atau tegangan
MODUL 3 GERBANG LOGIKA DASAR
MODUL 3 GERBANG LOGIKA DASAR A. TEMA DAN TUJUAN KEGIATAN PEMBELAJARAN. Tema : Gerbang Logika Dasar 2. Fokus Pembahasan Materi Pokok :. Definisi Gerbang Logika Dasar 2. Gerbang-gerbang Logika Dasar 3. Tujuan
Rangkaian Kombinasional
9/9/25 Tahun Akademik 25/26 Semester I DIGB3 Konfigurasi Perangkat Keras Komputer Rangkaian Kombinasional Mohamad Dani (MHM) E-mail: mohamaddani@gmailcom Hanya dipergunakan untuk kepentingan pengajaran
BAB IV ANALISA DAN PENGUJIAN SISTEM
BAB IV ANALISA DAN PENGUJIAN SISTEM 4.1 Pengujian Perangkat Keras (Hardware) Pengujian perangkat keras sangat penting dilakukan karena melalui pengujian ini rangkaian-rangkaian elektronika dapat diuji
Semarang, 10 Oktober Hormat Kami. Penulis KATA PENGANTAR
KATA PENGANTAR Puji syukur kehadirat Tuhan Yang Maha Esa yang telah melimpahkan rahmat dankarunianya sehingga dapat menyelesaikan makalah elektronika mengenai encoder dandecoder.dalam pembuatan makalah
Review Kuliah. TKC305 - Sistem Digital Lanjut. Eko Didik Widianto
Desain TKC305 - Sistem Lanjut Desain Eko Didik Sistem Komputer - Universitas Diponegoro Review Kuliah Sebelumnya dibahas tentang metodologi desain sistem digital menggunakan Xilinx ISE dan pengantar HDL
LEMBAR TUGAS MAHASISWA ( LTM )
LEMBAR TUGAS MAHASISWA ( LTM ) RANGKAIAN DIGITAL Program Studi Teknik Komputer Jenjang Pendidikan Program Diploma III Tahun AMIK BSI NIM NAMA KELAS :. :.. :. Akademi Manajemen Informatika dan Komputer
8.3. DASAR TEORI : KONSEP DASAR MEMORY
PERCOBAAN 8 MORY 8.1. TUJUAN : Setelah melakukan percobaan ini mahasiswa diharapkan mampu Menjelaskan prinsip kerja memory secara umum Melakukan operasi simpan data di memory Melakukan operasi baca data
ADC ( Analog To Digital Converter Converter konversi analog ke digital ADC (Analog To Digital Convertion) Analog To Digital Converter (ADC)
ADC (Analog To Digital Converter) adalah perangkat elektronika yang berfungsi untuk mengubah sinyal analog (sinyal kontinyu) menjadi sinyal digital. Perangkat ADC (Analog To Digital Convertion) dapat berbentuk
BAB III PERANCANGAN DAN REALISASI SISTEM. Dalam tugas akhir ini dirancang sebuah modulator BPSK dengan bit rate
BAB III PERANCANGAN DAN REALISASI SISTEM 3.1 Gambaran Umum Dalam tugas akhir ini dirancang sebuah modulator BPSK dengan bit rate 64 Kbps untuk melakukan proses modulasi terhadap sinyal data digital. Dalam
Modul 3 : Rangkaian Kombinasional 1
Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 3 : Rangkaian Kombinasional 1 3.1 Tujuan Mahasiswa mampu mengetahui cara kerja decoder dengan IC, dan membuat rangkaiannya. 3.2 Alat & Bahan 1. IC Gerbang
PRAKTIKUM RANGKAIAN LOGIKA PERCOBAAN 2 & 3 LABORATORIUM KOMPUTER JURUSAN TEKNIK ELEKTRO F.T.I. USAKTI. Th Akd. 1998/1999
PRAKTIKUM RANGKAIAN LOGIKA PERCOBAAN 2 & 3 LABORATORIUM KOMPUTER JURUSAN TEKNIK ELEKTRO F.T.I. USAKTI Th Akd. 1998/1999 Nama Praktikan :... Nomor Induk :... Kelas : Jadual Percobaan 1 : - - 98. Hari :
Materi-2 SENSOR DAN TRANSDUSER (2 SKS / TEORI) SEMESTER 106 TA 2016/2017
Materi-2 SENSOR DAN TRANSDUSER 52150802 (2 SKS / TEORI) SEMESTER 106 TA 2016/2017 KONSEP AKUISISI DATA DAN KONVERSI PENGERTIAN Akuisisi data adalah pengukuran sinyal elektrik dari transduser dan peralatan
Tabel 4.1. Tabel Keluaran Multiplexer INPUT OUTPUT D=S W1 C=S W2 B=S W3 A=S W4 L4=Tin ggi L3=Tin ggi L2=Tin ggi L1=Tin ggi
PERCOBAAN IV MULTIPLEXER DAN DEMULTIPLEXER LAPORAN PENDAHULUAN Oleh Freddy Samuel Perbara [NPM:1303.2.068] PROGRAM STUDI TEKNIK ELEKTRO FAKULTAS TEKNIK UNIVERSITAS RIAU KEPULAUAN BATAM 2014 PERCOBAAN IV
INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)
INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808) I. TUJUAN 1. Mahasiswa dapat memahami karakteristik pengkondisi sinyal DAC 0808 2. Mahasiswa dapat merancang rangkaian pengkondisi sinyal DAC 0808
Transfer Register. Andang, Elektronika Komputer Digital 1
Operasi yang berhubungan dengan data yang tersimpan di dalam register atau flip-flop dinamakan mikrooperasi (microoperation) seperti load, clear, shift, dan rotate. Load adalah operasi untuk memuati atau
BAB III GERBANG LOGIKA DAN ALJABAR BOOLEAN
A III GERANG LOGIKA DAN ALJAAR OOLEAN 3. Pendahuluan Komputer, kalkulator, dan peralatan digital lainnya kadang-kadang dianggap oleh orang awam sebagai sesuatu yang ajaib. Sebenarnya peralatan elektronika
GERBANG LOGIKA DASAR
GERNG LOGIK DSR Gerbang Logika blok dasar untuk membentuk rangkaian elektronika digital Sebuah gerbang logika mempunyai satu terminal output dansatuataulebihterminal input Output-outputnya bisa bernilai
BAB VIII REGISTER DAN COUNTER
BAB VIII REGISTER DAN OUNTER 8.1 Register Dalam elektronika digital seringkali diperlukan penyimpan data sementara sebelum data diolah lebih lanjut. Elemen penyimpan dasar adalah flip-flop. Setiap flip-flop
PENGEMBANGAN MEDIA PEMBELAJARAN RANGKAIAN KOMBINASIONAL BERBASIS FLASH UNTUK MATA KULIAH TEKNIK DIGITAL
PENGEMBANGAN MEDIA PEMBELAJARAN RANGKAIAN KOMBINASIONAL BERBASIS FLASH UNTUK MATA KULIAH TEKNIK DIGITAL SKRIPSI diajukan sebagai salah satu persyaratan untuk memperoleh gelar Sarjana Pendidikan Program
BAB V UNTAI NALAR KOMBINATORIAL
TEKNIK DIGITAL-UNTAI NALAR KOMBINATORIAL/HAL. BAB V UNTAI NALAR KOMBINATORIAL Sistem nalar kombinatorial adalah sistem nalar yang keluaran dari untai nalarnya pada suatu saat hanya tergantung pada harga
1.1 DEFINISI PROSES KONTROL
BAB I PENDAHULUAN TUJUAN PEMBELAJARAN Bab ini akan membahas loop kontrol proses secara keseluruhan yang didalamnya mengandung komponen-komponen yang mendukung pada proses kontrol. Setelah membacanya diharapkan
BAB III PERANCANGAN ALAT
BAB III PERANCANGAN ALAT 3.1 Tujuan Perancangan Tujuan dari perancangan ini adalah untuk menentukan spesifikasi kerja alat yang akan direalisasikan melalui suatu pendekatan analisa perhitungan, analisa
III. METODE PENELITIAN. Penelitian ini mulai dilaksanakan pada bulan April 2015 sampai dengan Mei 2015,
III. METODE PENELITIAN 3.1. Waktu dan Tempat Penelitian Penelitian ini mulai dilaksanakan pada bulan April 2015 sampai dengan Mei 2015, pembuatan alat dan pengambilan data dilaksanakan di Laboratorium
Kelompok 7. Danu Setiawan Juli Adi Prastyo Comparator
Kelompok 7 Danu Setiawan 1017041023 Juli Adi Prastyo 1017041031 Comparator Rangkaian Comparator adalah satu jenis penerapan rangkaian kombinasional yang mempunyai fungsi utama membandingkan dua data digital.
DECODER / MULTIPLEXER
DECODER / MULTIPLEXER TUJUAN Setelah melakukan praktikum ini praktikan dapat memahami dan menjelaskan prinsip kerja dari decoder dan multiplexer. Menjelaskan perbedaan mendasar antara decoder dan multiplexer.
6. Rangkaian Logika Kombinasional dan Sequensial 6.1. Rangkaian Logika Kombinasional Enkoder
6. Rangkaian Logika Kombinasional dan Sequensial Rangkaian Logika secara garis besar dibagi menjadi dua, yaitu rangkaian logika Kombinasional dan rangkaian logika Sequensial. Rangkaian logika Kombinasional
GERBANG LOGIKA & SISTEM BILANGAN
GERBANG LOGIKA & SISTEM BILANGAN I. GERBANG LOGIKA Gerbang-gerbang dasar logika merupakan elemen rangkaian digital dan rangkaian digital merupakan kesatuan dari gerbang-gerbang logika dasar yang membentuk
INSTRUMENTASI INDUSTRI (NEKA421)
INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 13 (ADC 2 Bit) I. TUJUAN 1. Mahasiswa dapat mengetahui prinsip kerja dan karakteristik rangkaian ADC 2 Bit. 2. Mahasiswa dapat merancang rangkaian ADC 2 Bit dengan
GERBANG LOGIKA. Keadaan suatu sistem Logika Lampu Switch TTL CMOS NMOS Test 1 Tinggi Nyala ON 5V 5-15V 2-2,5V TRUE 0 Rendah Mati OFF 0V 0V 0V FALSE
I. KISI-KISI 1. Sistem Digital dan Sistem Analog 2. Sistem Bilangan Biner 3. Konversi Bilangan 4. Aljabar Boole II. DASAR TEORI GERBANG LOGIKA Sistem elektronika sekarang ini masih mengandalkan bahan semikonduktor
BAB VIII REGISTER DAN COUNTER
BAB VIII REGISTER DAN COUNTER 8.1 Register Register adalah kumpulan dari elemen-elemen memori yang bekerja bersama sebagai satu unit. Register yang paling sederhana tidak lebih dari sebuah penyimpan kata
KEGIATAN BELAJAR 1 SISTEM KOMPUTER
KEGIATAN BELAJAR 1 SISTEM KOMPUTER Capaian Pembelajaran Mata Kegiatan Memahami, menerapkan, menganalisis, dan mengevaluasi tentang sistem komputer Sub Capaian Pembelajaran Mata Kegiatan: 1. Memahami sistem
BAB III PERANCANGAN SISTEM
BAB III PERANCANGAN SISTEM 3.1 Gambaran Umum Sistem Gambaran umum dari sistem pengendalian level ketinggian air dapat dilihat dalam blok diagram di bawah ini : LAMPU LED Sensor Infrared Object Detector
MAKALAH MULTIPLEXER DAN DEMULTIPLEXER
2015/2016 MAKALAH MULTIPLEXER DAN DEMULTIPLEXER SISTEM Komputer DAFTAR ISI Pendahuluan Daftar Isi. i ii Pembahasan. 1 MULTIPLEXER Tujuan dan Keuntungan Multiplexing.. Beberapa alasan penggunan multiplex..
BAB III PERANCANGAN ALAT
BAB III PERANCANGAN ALAT Perancangan merupakan proses yang kita lakukan terhadap alat, mulai dari rancangan kerja rangkaian hingga hasil jadi yang akan difungsikan. Perancangan dan pembuatan alat merupakan
BAB IV PENGUKURAN DAN ANALISIS
BAB IV PENGUKURAN DAN ANALISIS Untuk mengetahui apakah hasil rancangan yang dibuat sudah bekerja sesuai dengan fungsinya atau tidak, perlu dilakukan beberapa pengukuran pada beberapa test point yang dianggap
BAB III KEGIATAN PENELITIAN TERAPAN
BAB III KEGIATAN PENELITIAN TERAPAN Pada bab ini akan dijelaskan langkah-langkah yang akan digunakan dalam menyelesaikan Alat Simulasi Pembangkit Sinyal Jantung, berupa perangkat keras (hardware) dan perangkat
SISTEM KEAMANAN DENGAN MENGGUNAKAN CHIP EPROM TUGAS AKHIR OLEH: DIMAS ANGGIT ARDIYANTO
SISTEM KEAMANAN DENGAN MENGGUNAKAN CHIP EPROM TUGAS AKHIR OLEH: DIMAS ANGGIT ARDIYANTO 01.50.0101 PROGRAM STUDI TEKNIK ELEKTRO FAKULTAS TEKNOLOGI INDUSTRI UNIVERSITAS KATOLIK SOEGIJAPRANATA SEMARANG 2007
PERCOBAAN 6 COUNTER ASINKRON
PERCOBAAN 6 COUNTER ASINKRON 6.1. TUJUAN : Setelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Membuat Rangkaian dasar 3-bit Membuat Timing Diagram Counter Membuat MOD-n Membuat Up-Down 6.2.
PENCACAH (COUNTER) DAN REGISTER
PENCACAH (COUNTER) DAN REGISTER Aplikasi flip-flop yang paling luas pemakaiannya adalah sebagai komponen pembangun pencacah dan register. Pencacah termasuk dalam kelompok rangkaian sekuensial yang merupakan
TSK505 - Sistem Digital Lanjut. Eko Didik Widianto
Desain TSK505 - Sistem Digital Lanjut Eko Didik Teknik Sistem Komputer - Universitas Diponegoro Review Kuliah Sebelumnya dibahas tentang metodologi desain sistem digital menggunakan Xilinx ISE dan pengantar
LAB SHEET TEKNIK DIGITAL. Dibuat oleh : Dilarang memperbanyak sebagian atau seluruh isi dokumen
No. LST/EKO/DEL 214/09 Revisi : 02 Tgl : 5 Mei 2010 Hal 1 dari 6 1. Kompetensi Memahami cara kerja rangkaian adder dan rangkaian subtractor. 2. Sub Kompetensi Memahami cara kerja rangkaian adder. Memahami
SISTEM DIGITAL; Analisis, Desain dan Implementasi, oleh Eko Didik Widianto Hak Cipta 2014 pada penulis GRAHA ILMU Ruko Jambusari 7A Yogyakarta 55283
SISTEM DIGITAL; Analisis, Desain dan Implementasi, oleh Eko Didik Widianto Hak Cipta 2014 pada penulis GRAHA ILMU Ruko Jambusari 7A Yogyakarta 55283 Telp: 0274-889398; Fax: 0274-889057; E-mail: [email protected]
BAB IV PENGUJIAN DAN ANALISA. Bab ini membahas tentang pengujian alat yang dibuat, adapun tujuan
BAB IV PENGUJIAN DAN ANALISA Bab ini membahas tentang pengujian alat yang dibuat, adapun tujuan pengujian tersebut adalah untuk mengetahui apakah alat yang telah dirancang berfungsi dan mengahasilkan keluaran
BAHASA PEMROGRAMAN VHDL
BAHASA PEMROGRAMAN VHDL - Hardware Description Language (HDL) adalah bahasa yang dapat digunakan untuk mendeskripsikan sebuah sistim digital, misal, sebuah komputer atau komponen dari komputer - Ada 2
BAB I GERBANG LOGIKA DASAR & ALJABAR BOOLEAN
BAB I GERBANG LOGIKA DASAR & ALJABAR BOOLEAN A. Tabel Kebenaran (Truth Table) Tabel kebenaran merupakan tabel yang menunjukkan pengaruh pemberian level logika pada input suatu rangkaian logika terhadap
III. METODOLOGI PENELITIAN. Penelitian dan perancangan tugas akhir ini telah dimulai sejak bulan Juli 2009
III. METODOLOGI PENELITIAN A. Waktu dan Tempat Penelitian Penelitian dan perancangan tugas akhir ini telah dimulai sejak bulan Juli 2009 dilakukan di Laboratorium Konversi Energi Elektrik dan Laboratorium
MODUL I GERBANG LOGIKA DASAR
MODUL I GERBANG LOGIKA DASAR I. PENDAHULUAN Gerbang logika adalah rangkaian dengan satu atau lebih masukan tetapi hanya menghasilkan satu keluaran berupa tegangan tinggi ( 1 ) dan tegangan rendah ( 0 ).
BAB III PERANCANGAN ALAT
BAB III PERANCANGAN ALAT Pada bab tiga ini akan dijelaskan mengenai perancangan dari perangkat keras dan perangkat lunak yang digunakan pada alat ini. Dimulai dari uraian perangkat keras lalu uraian perancangan
Sistem Transmisi Modulasi & Multiplexing
Sistem Transmisi Modulasi & Multiplexing Konsep Sinyal Sinyal informasi tidak dapat bergerak sendiri pada jarak yang jauh. Misalkan anda bicara, apa sinyal suara anda bisa sampai ke jakarta dengan sendirinya?
Gambar 3. 1 Diagram blok system digital
3.1 Introduction Kebanyakan informasi yang ada di dunia nyata adalah besaran analog. Contohnya tegangan, arus listrik, massa, tekanan, suhu, intensitas cahaya dan lain sebagainya. Namun pada era masa kini
Cara Kerja Exciter Pemancar Televisi Analog Channel 39 di LPP (Lembaga Penyiaran Publik) Stasiun Transmisi Joglo Jakarta Barat
Cara Kerja Exciter Pemancar Televisi Analog Channel 39 di LPP (Lembaga Penyiaran Publik) Stasiun Transmisi Joglo Jakarta Barat Yogo Tri Saputro 17411549 Teknik Elektro Latar Belakang Pada dasarnya pemancar
Analisis Penguat EDFA dan SOA pada Sistem Transmisi DWDM dengan Optisystem 14
Analisis Penguat EDFA dan SOA pada Sistem Transmisi DWDM dengan Optisystem 14 Dewiani Djamaluddin #1, Andani Achmad #2, Fiqri Hidayat *3, Dhanang Bramatyo *4 #1,2 Departemen Teknik Elektro, Universitas
ADC-DAC 28 IN-3 IN IN-4 IN IN-5 IN IN-6 ADD-A 5 24 IN-7 ADD-B 6 22 EOC ALE msb ENABLE CLOCK
ADC-DAC A. Tujuan Kegiatan Praktikum - : Setelah mempraktekkan Topik ini, anda diharapkan dapat :. Mengetahui prinsip kerja ADC dan DAC.. Mengetahui toleransi kesalahan ADC dan ketelitian DAC.. Memahami
Sistem Digital. Sistem Angka dan konversinya
Sistem Digital Sistem Angka dan konversinya Sistem angka yang biasa kita kenal adalah system decimal yaitu system bilangan berbasis 10, tetapi system yang dipakai dalam computer adalah biner. Sistem Biner
METODE PENELITIAN. Elektro Universitas Lampung. Penelitian di mulai pada bulan Oktober dan berakhir pada bulan Agustus 2014.
22 III. METODE PENELITIAN 3. Waktu dan Tempat Penelitian Penelitian tugas akhir ini dilakukan di Laboratorium Terpadu Teknik Elektro Universitas ng. Penelitian di mulai pada bulan Oktober 202 dan berakhir
BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang
BAB I PENDAHULUAN A. Latar Belakang Masalah Gerbang Logika merupakan blok dasar untuk membentuk rangkaian elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang harus kita pelajari
Dalam pengukuran dan perhitungannya logika 1 bernilai 4,59 volt. dan logika 0 bernilai 0 volt. Masing-masing logika telah berada pada output
BAB IV HASIL DAN PEMBAHASAN 4.1 Pengukuran Alat Dalam pengukuran dan perhitungannya logika 1 bernilai 4,59 volt dan logika 0 bernilai 0 volt. Masing-masing logika telah berada pada output pin kaki masing-masing
