Gambar 1.1 Logic diagram dan logic simbol IC 7476

dokumen-dokumen yang mirip
Jobsheet Praktikum FLIP-FLOP J-K

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR

Gambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND

Gambar 1.1 Analogi dan simbol Gerbang NAND Tabel 1.1 tabel kebenaran Gerbang NAND: A B YAND YNAND

Gambar 1.1 Konfigurasi pin IC 74LS138

Y = A + B. (a) (b) Gambar 1.1 Analogi dan simbol Gerbang OR Tabel 1.1 kebenaran Gerbang OR: Masukan Keluaran A B YOR

Gambar 1.1 Analogi dan simbol Gerbang NOT/INVERTER. Tabel 1.1 tabel kebenaran Gerbang NOT/INVERTER: Masukan Keluaran A

Jobsheet Praktikum FLIP-FLOP D

A0 B0 Σ COut

Jobsheet Praktikum FLIP-FLOP S-R

GERBANG LOGIKA LANJUTAN

Jobsheet Praktikum ENCODER

GERBANG LOGIKA DASAR

Jobsheet Praktikum DECODER

Jobsheet Praktikum PARALEL ADDER

COUNTER ASYNCHRONOUS

PENCACAH. Gambar 7.1. Pencacah 4 bit

COUNTER ASYNCHRONOUS

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

MODUL DASAR TEKNIK DIGITAL

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

5.1. TUJUAN 1. Mengenal, mengerti dan memahami operasi dasar rangkaian flip-flop. 2. Mengenal berbagai macam IC flip-flop.

Jobsheet Praktikum REGISTER

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)

6.1. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register.

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

Modul 5 : Rangkaian Sekuensial 1

MEMORI. (aktif LOW). Kaki 9 A0 D A1 D A2 D A3 D A4 D A5 D A6 D A7 D7 23 A8 22 A9 19 A10 21 W 20 G 18 E 6116

LAB #4 RANGKAIAN LOGIKA SEKUENSIAL

FLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop

7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF.

PERCOBAAN 3 FLIP FLOP 1

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

=== PERANCANGAN RANGKAIAN SEKUENSIAL ===

Gerbang Logika Dasar I

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 2 (PENGUAT INVERTING)

PENULISAN ILMIAH LAMPU KEDIP

Laboratorium Sistem Komputer dan Otomasi Departemen Teknik Elektro Otomasi Fakultas Vokasi Institut Teknologi Sepuluh November

JOBSHEET SENSOR ULTRASONIC

GERBANG LOGIKA DIGITAL

GERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

ADC-DAC 28 IN-3 IN IN-4 IN IN-5 IN IN-6 ADD-A 5 24 IN-7 ADD-B 6 22 EOC ALE msb ENABLE CLOCK

JOBSHEET 2 PENGUAT INVERTING

Gambar 1.1 Rangkaian Dasar Komparator

Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

MODUL I TEGANGAN KERJA DAN LOGIKA

PERCOBAAN 4 FLIP-FLOP 2

MODUL PRAKTIKUM SISTEM DIGITAL. Oleh : Miftachul Ulum, ST., MT Riza Alfita, ST., MT

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

Dari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1.

Q POWER ELECTRONIC LABORATORY EVERYTHING UNDER SWITCHED

Gambar 4.1. Rangkaian Dasar MUX.

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

FLIP-FLOP (BISTABIL)

INSTRUMENTASI INDUSTRI (NEKA421)

DIG 04 RANGKAIAN PENJUMLAH

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER)

GERBANG GERBANG LOGIKA

MODUL 04 PENGENALAN TRANSISTOR SEBAGAI SWITCH

FLIP-FLOP T (Tugas Sistem Digital) Oleh Fitri Anggraini Novia Puspasari

Modul 7 : Rangkaian Sekuensial 3

BAB II ALJABAR BOOLEAN DAN GERBANG LOGIKA

Workshop Instrumentasi Industri Page 1

JOBSHEET SENSOR UNTRASONIC (MENGUKUR TEGANGAN BENDA PANTUL)

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

PERTEMUAN 10 RANGKAIAN SEKUENSIAL

BAB III COUNTER. OBYEKTIF : - Memahami jenis-jenis counter - Mampu merancang rangkaian suatu counter

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA

Tugas Mata Kuliah Pengantar Sistem Digital

FLIP - FLOP. Kelompok : Angga Surahman Sudibya ( ) Ma mun Fauzi ( ) Mudesti Astuti ( ) Randy Septiawan ( )

Gerbang AND Gerbang OR Gerbang NOT UNIT I GERBANG LOGIKA DASAR DAN KOMBINASI. I. Tujuan

Jurnal Skripsi. Mesin Mini Voting Digital

Crane Hoist (Tampak Atas)

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

Percobaan 9 Gerbang Gerbang Logika

JOBSHEET 6 PENGUAT INSTRUMENTASI

8. TRANSFER DATA. I. Tujuan

JOBSHEET PRAKTIKUM 8 HIGH PASS FILTER

WORKSHOP INSTRUMENTASI MODUL PRAKTIKUM PROGRAMMABLE LOGIC CONTROLLER

BAB I PENDAHULUAN. Latar Belakang

PERTEMUAN 10 RANGKAIAN SEKUENSIAL

ABSTRAK. Kata Kunci : Counter, Counter Asinkron, Clock

Pendahuluan. 1. Timer (IC NE 555)

BAB IV PENGUJIAN DAN ANALISA

BAB 4 ANALISIS DAN BAHASAN

JOBSHEET SENSOR PIR (PPASSIVE INFRARED RECEIVER)

ELEKTRONIKA DIGITAL DASAR

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

BAB IV : RANGKAIAN LOGIKA

LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EK2A/04 ARIF NUR MAJID EK2A/05 AULIADI SIGIT H EK2A/06

BAB I : APLIKASI GERBANG LOGIKA

Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

MAKALAH TEKNIK DIGITAL

X = A Persamaan Fungsi Gambar 1. Operasi NOT

MATERI RANGKAIAN SEKUENSIAL

Transkripsi:

A. Judul : FLIP-FLOP JK B. Tujuan Kegiatan Belajar 15 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui cara kerja rangkaian Flip-Flop J-K. 2) Merangkai rangkaian Flip-Flop J-K. C. Dasar Teori Kegiatan Belajar 15 1. Flip-flop J-K Kelemahan flip-flop S-R adalah munculnya output yang tidak dapat didefinisikan ketika input S dan R tinggi untuk jenis NOR dan rendah untuk jenis NAND.Untuk menanggulanginya muncul keadaan tersebut,maka dikembangkan flip-flop J-K, flip-flop J-K dibangun untuk mengantisipasi keadaan terlarang pada flip-flop S-R, dan rangaian ditunjukan pada gambar di bawah ini. Gambar 1.1 Logic diagram dan logic simbol IC 7476 Konfigurasi diatas telah dapat menghilangkan keadaan terlarang yang terjadi pada flip-flop S-R.Penggunaan flip-flop J-K dapat menimbulkan masalah apabila sinyal input J dan K diberikan bersamaan dengan sinyal clock pemicu.misal flip-flop J-K dioperasikan dalam keadaan set,sehingga input diberikan keadaan tinggi ( J = 1) dan inpu K diberikan keadaan rendah (K=0).Perlu dikemukakan terlebih dahulu bahwa pada umumnya sinyal-sinyal pemicu flip-flop termasuk sinyal input ketika diumpankan ke input-input flipflop tidak langsung bernilai tinggi,namun memerlukan waktu tertentu atau mengalami penundaan dalam mencapai keadaan stabil. 1

2. KARAKTERISTIK IC TTL +5V Ke Rangkaian selanjutnya E I B 4KΩ C Ke Rangkaian selanjutnya Gambar 1.3 Rangkaian ekivalen input IC TTL ( Input = 0 ) Bila masukkan IC TTL dihubungkan ground maka ada beda potensial antara basis dan emitter, sehingga arus mengalir menuju emitter, tidak ada arus yang mengalir menuju colector. Input IC TTL sama dengan nol. +5V Ke Rangkaian selanjutnya 4KΩ E B I C Ke Rangkaian selanjutnya +5V Gambar 1.4 Rangkaian ekivalen input IC TTL ( Input = 1 ) Bila masukan IC TTL dihubungkan dengan +5V, maka tidak ada beda potensial antara basis dan emiter Tr1. Sehingga arus mengalir menuju colector Tr1 dan menuju basis Tr2, tidak ada arus yang mengalir menuju emiter. Input IC TTL sama dengan 1. 2

+5V Ke Rangkaian selanjutnya 4KΩ I B Mengambang E C Ke Rangkaian selanjutnya Gambar 1.5 Rangkaian ekivalen input IC TTL ( Input = 1 ) Bila masukan IC TTL tidak dihubungkan dengan +5V atau ground ( mengambang ), maka tidak ada beda potensial antara basis dan emiter Tr1. Sehingga arus mengalir menuju colector Tr1 dan menuju basis Tr2, tidak ada arus yang mengalir menuju emiter. Input IC TTL sama dengan 1. D. Lembar Praktikum 1. Alat dan Bahan Modul trainer Flip-Flop J-K 1 buah Catu daya 1 buah Saklar input logika 1 buah Kabel jumper kuning 4 buah Kabel jumper merah 2 buah 2. Kesehatan dan Keselamatan kerja (a) Periksalah komponen modul trainer sebelum digunakan. (b) Pelajari dan pahami petunjuk praktikum pada lembar kegiatan praktikum. (c) Pastikan tegangan keluaran catu daya sesuai yang dibutuhkan. (d) Sebelum catu daya dihidupkan hubungi dosen pendamping untuk mengecek kebenaran rangkaian. (e) Yakinkan tempat anda aman dari sengatan listrik. (f) Hati-hati dalam penggunaan peralatan praktikum! 3

3. Langkah percobaan 2 a) Perhatikan gambar 1.2 lalu cermati konektor yang ada pada modul Flip-Flop J-K. VCC +5V 10K 4 1 16 2 J SD Q CLK 7476 K CD Q 15 14 Y1 330 Ω 330 Ω 47pf 3 Gambar 1.2 Rangkaian percobaan Flip-Flop J-K b) Berilah modul Flip-Flop J-K tegangan sebesar 5VDC dengan cara menghubungkan vcc dan ground power supply ke vcc dan ground modul Flip-Flop J-K menggunakan kabel penghubung yang sudah disediakan. c) Berilah saklar input logika dengan tegangan 5VDC dengan mnghubungkan ground dan vcc power supply pada pin paling atas sesuai gambar. d) Hubungkan kaki-kaki input J, K, SD, CD dengan Vcc atau ground sesuai dengan kombinasi pada tabel 1.1. e) Hubungkan kaki-kaki output Q dan Q dengan LED seperti pada gambar 1.3. f) Catat kondisi nyala lampu led yang terhubung dengan Q dan Q pada tabel 1.1 4

FF-JK DAN FF-D BOOST CONVERTER + 5V FF-D + 5V + 5V 4 220 10K 2 D SD Q 5 3 7474 CLK CD Q 6 47pf 1 220 GND + 5V FF-JK 330 2 10K 4 1 16 J SD Q CLK 7476 K CD Q 15 14 330 3 47pf GND Gambar 1.3 modul Flip-Flop J-K 5

E. HASIL PRAKTIKUM Tabel 1.1 Tabel Hasil Percobaan INPUT OUTPUT CLOCK SD CD J K Q Q NOT 0 1 X X 1 0 X X 0 0 X X 1 1 1 1 1 1 0 1 1 1 1 0 1 1 0 0 Keterangan : Led menyala = 1 Logika 1 = vcc (5V ) X= tidak di hiraukan Led mati = 0 Logika 0 = ground 6

F. GAMBAR PRAKTIKUM 7

8

9

Analisa Kesimpulan 10

G. GAMBAR SIMULASI SOFTWARE (PRAKTIKUM) 11

12

13

Analisa Kesimpulan 14

4. Tugas : a. Bagaimana cara membuat keadaan set dan reset pada flip-flop J-K? b. Buat rangkaian Flip-flop menggunakan gerbang NAND 3 masukan dan gerbang NAND 2 masukan (simulasikan)! Tabel Kebenaran Clock J K Q Qnot 1 0 0 1 0 1 1 1 0 1 1 1 Gambar Simulasi Software (TUGAS) 15

16

Analisa Kesimpulan Daftar Pustaka 17

18