MAKALAH SISTEM KOMPUTER

dokumen-dokumen yang mirip
SMK NEGERI 1 BAURENO

DISUSUN OLEH : WAHYU RUDI SANTOSO

RANGKAIAN MULTIPLEXER

MENGENAL MULTIPLEXER DAN DEMULTIPLEXER

DISUSUN OLEH : SHELLY PUSPITA WARDANI

Makalah Elektronika MULTIPLEXER DAN DEMULTIPLEXER

Gambar 4.1. Rangkaian Dasar MUX.

MULTIPLEXER & DEMULTIPLEXER .I.

Demultiplexer dan Multiplexer Oleh : Khany Nuristian Defi Setiawati Tugas Sistem Digital DEMULTIPLEKSER

MAKALAH MULTIPLEXER DAN DEMULTIPLEXER

BAB I MULTIPLEXER. Kompetensi Dasar 3.7 Memahami prinsip kerja multiplexer.

BAB IV : RANGKAIAN LOGIKA

SEMINAR NASIONAL PERANCANGAN MODUL PEMBELAJARAN ELEKTRONIKA DIGITAL ENCODER, DECODER, MULTIPLEXER DAN DEMULTIPLEXER.

BAB IX RANGKAIAN PEMROSES DATA

MODUL II GATE GATE LOGIKA

Gambar 1.1 Konfigurasi pin IC 74LS138

DASAR TEKNIK DIGITAL (1) GERBANG-GERBANG LOGIKA DASAR

IC atau integrated circuit adalah komponen elektronika semikonduktor yang merupakan gabungan

2. GATE GATE LOGIKA. I. Tujuan 1. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika.

PERTEMUAN 9 RANGKAIAN KOMBINASIONAL

MULTIPLEKSER DAN DEMULTIPLEKSER

Rangkaian Digital Kombinasional. S1 Informatika ST3 Telkom Purwokerto

6. Rangkaian Logika Kombinasional dan Sequensial 6.1. Rangkaian Logika Kombinasional Enkoder

MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F ANISA PRATIWI / F JUPRI SALINDING / F

RANGKAIAN LOGIKA DISKRIT

BAB III RANGKAIAN LOGIKA

MODUL 3 GERBANG LOGIKA DASAR

SILABUS MATA PELAJARAN SISTEM KOMPUTER (DASAR BIDANG KEAHLIAN TEKNOLOGI INFORMASI DAN KOMUNIKASI)

MODUL I GERBANG LOGIKA

Semarang, 10 Oktober Hormat Kami. Penulis KATA PENGANTAR

BAB VI RANGKAIAN KOMBINASI

PERANCANGAN SISTEM DIGITAL Rangkaian Logika Pernantin Tarigan Edisi ke-2 USU Press

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

[Pick the Date] OLEH : BUSTANUL ARIFIN TUGAS : SISTEM KOMPUTER

MULTIPLEXER. Pokok Bahasan : 1. Pendahuluan 2. Dasar-dasar rangkaian Multiplexer. 3. Mendesain rangkaian Multiplexer

MAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR

Gerbang Logika Dasar I

LAPORAN PENELITIAN RANCANG BANGUN ALAT PENDETEKSI KERUSAKAN IC DIGITAL GERBANG DENGAN KOMPUTER

EMULASI GERBANG LOGIKA TUNGGAL MULTIFUNGSI MENGGUNAKAN MIKROPENGENDALI ATMEGA8A

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA

BAB I : APLIKASI GERBANG LOGIKA

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

MODUL I TEGANGAN KERJA DAN LOGIKA

Prasetyo Priadi Versi Dokumen : 4.00 ISBN Lisensi Dokumen:

Lanjutan. Rangkaian Logika. Gambar Rangkaian Logika

BAB III RANGKAIAN LOGIKA

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)

PERCOBAAN 3 MULTIPLEXER/DEMULTIPLEXER UNIT 3.3. PENJELASAN SINGKAT TENTANG MODUL

KATA PENGANTAR. Segala puji bagi Allah yang telah melimpahkan rahmat dan hidayah-nya,

RENCANA PELAKSANAAN PEMBELAJARAN ( RPP )

GERBANG GERBANG LOGIKA

Tabel 4.1. Tabel Keluaran Multiplexer INPUT OUTPUT D=S W1 C=S W2 B=S W3 A=S W4 L4=Tin ggi L3=Tin ggi L2=Tin ggi L1=Tin ggi

Jurusan Teknik Elektro Fakultas Teknik Universitas Surabaya

MODUL PRAKTIKUM SISTEM DIGITAL. Oleh : Miftachul Ulum, ST., MT Riza Alfita, ST., MT

MAKALAH PERKEMBANGAN SISTEM INFORMATIKA PERAN BK TERHADAP TAWURAN PELAJAR DI INDONESIA Dosen Pengampu : Imam Azhari

Teknik MULTIPLEXING. Rijal Fadilah S.Si Program Studi Teknik Informatika STMIK Balikpapan Semester Genap 2010/2011

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

GERBANG LOGIKA DASAR

Latihan 19 Maret 2013

Percobaan 9 Gerbang Gerbang Logika

DCH1B3 Konfigurasi Perangkat Keras Komputer

Gambar 1.1 Analogi dan simbol Gerbang NAND Tabel 1.1 tabel kebenaran Gerbang NAND: A B YAND YNAND

O L E H : H I DAYAT J U R U SA N TEKNIK KO M P U TER U N I KO M 2012

Rangkaian TTL. TKC305 - Sistem Digital Lanjut. Eko Didik Widianto. Prodi Sistem Komputer - Universitas Diponegoro. Rangkaian TTL

Modul 3 Modul 4 Modul 5

LAPORAN PRAKTIKUM RANGKAIAN LOGIKA (TEGANGAN KERJA DAN LOGIKA)

Tabel 1. Karakteristik IC TTL dan CMOS

BAB IV PENGUJIAN DAN PEMBAHASAN

1. TEGANGAN KERJA DAN LOGIKA

Interfacing i8088 dengan Memori

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

Organisasi & Arsitektur Komputer

MULTIPLEKSER BERBASIS PROGRAMMABLE LOGIC DEVICE (PLD)

USER MANUAL TRAINER GERBANG DIGITAL

MANUAL BOOK MADANI CMS KOTA SERANG

Perkembangan Mikroprosesor

Encoder, Multiplexer, Demultiplexer, Shifter, PLA

Modul 3 : Rangkaian Kombinasional 1

FPGA Field Programmable Gate Array

III. METODE PENELITIAN. Penelitian ini mulai dilaksanakan pada bulan April 2015 sampai dengan Mei 2015,

MODUL I GERBANG LOGIKA DASAR

Gambar 1.1 Analogi dan simbol Gerbang NOT/INVERTER. Tabel 1.1 tabel kebenaran Gerbang NOT/INVERTER: Masukan Keluaran A

Gambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND

Transistor-Transistor Logic (TTL)

GERBANG LOGIKA. Keadaan suatu sistem Logika Lampu Switch TTL CMOS NMOS Test 1 Tinggi Nyala ON 5V 5-15V 2-2,5V TRUE 0 Rendah Mati OFF 0V 0V 0V FALSE

I. Judul Percobaan Rangkaian Gerbang Logika dan Aljabar Boolean

8.3. DASAR TEORI : KONSEP DASAR MEMORY

Kuliah#6 TSK205 Sistem Digital - TA 2013/2014. Eko Didik Widianto

Jobsheet Praktikum FLIP-FLOP D

Kuliah#7 TSK205 Sistem Digital - TA 2011/2012. Eko Didik Widianto

Y = A + B. (a) (b) Gambar 1.1 Analogi dan simbol Gerbang OR Tabel 1.1 kebenaran Gerbang OR: Masukan Keluaran A B YOR

IC (Integrated Circuits)

X = A Persamaan Fungsi Gambar 1. Operasi NOT

MODUL TRAINER DIGITAL YANG DIGUNAKAN SEBAGAI MODUL PEMBELAJARAN PENDIDIKAN VOKASI BIDANG ELEKTRONIKA

Jurnal Teknologi, Vol. 1, No. 1, 2008: 89-99

SILABUS MATA PELAJARAN SISTEM KOMPUTER (DASAR BIDANG KEAHLIAN TEKNOLOGI INFORMASI DAN KOMUNIKASI)

Antarmuka CPU. TSK304 - Teknik Interface dan Peripheral. Eko Didik Widianto. Teknik Sistem Komputer - Universitas Diponegoro.

Kuliah#13 TKC205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017

Transkripsi:

2016 MAKALAH SISTEM KOMPUTER GURU PEMBIMBIN G : PAK IVAN

KATA PENGANTAR Puji syukur kehadirat Tuhan Yang Maha Kuasa atas segala limpahan Rahmat, Inayah, Taufik dan Hinayahnya sehingga saya dapat menyelesaikan penyusunan makalah ini dalam bentuk maupun isinya yang sangat sederhana. Semoga makalah ini dapat dipergunakan sebagai salah satu acuan, petunjuk maupun pedoman bagi pembaca dalam administrasi pendidikan dalam profesi keguruan. Harapan saya semoga makalah ini membantu menambah pengetahuan dan pengalaman bagi para pembaca, sehingga saya dapat memperbaiki bentuk maupun isi makalah ini sehingga kedepannya dapat lebih baik. Makalah ini saya akui masih banyak kekurangan karena pengalaman yang saya miliki sangat kurang. Oleh kerena itu saya harapkan kepada para pembaca untuk memberikan masukan-masukan yang bersifat membangun untuk kesempurnaan makalah ini. DAFTAR ISI : Kata pengantar..... Pendahuluan...... Daftar isi..... Pengertian multiplexer..... Gambar contoh multiplexer..... Gambar contoh multiplexer dengan gerbang logika..... Pengertian demultiplexer..... Gambar contoh demultiplexer..... Gambar contoh demultiplexer dengan gerbang logika..... Biodata saya...... Daftar pusaka.....

Multiplexer Dan Demultiplexer Multiplexer atau biasa disingkat dengan Mux adalah suatu rangkaian yang mempunyai input/masukan dua atau lebih dan hanya mempunyai satu output/ keluaran (jumlah input dapat bergantung dari jumlah keluarannya), didalam multiplexer terdapat suatu pemilih, untuk memilih masukannya, maka dapat disimpulkan bahwa multiplexer merupakan rangkaian elektronika (dalam dunia Elektronika) yang dapat dipilih inputnya untuk meneruskan data/sinyal kedalam outputnya. Sebagai contoh adalah gambar ini : Multiplexer Multiplexer dari gambar diatas bisa diumpamakan sebuah saklar yang akan memindah-mindah jalur untuk memilih inputnya, dan jika diaplikasikan kedalam gerbang logika, multiplexer dapat diimplementasikan sebagai berikut : Multiplexer Dengan Gerbang Logika Dengan menggunakan gerbang logika and, not, dan or, secara sederhana multiplexer dapat diimplementasikan sebagai rangkaian pemilih input. Apabila pemilih berlogika 1 maka I1 akan menjadi input dari multiplexer tetapi bila pemilih berlogika 0 maka Io yang akan menjadi input dan meneruskan data ke Outputnya. Rangkaian multiplexer dapat menggunakan lebih dari 2 input dimana input dapat berjumlah 2 n.

Multiplexer 4 ke 1 Dalam gambar diatas multiplexer 4 masukan ini terdapat dua pemilih input dimana setiap logika pemilih mewakili setiap inputnya, lebih jelasnya dapat dilihat tabel berikut : Pemilih Input 00 I0 10 I1 01 I2 11 I3 Sehingga multiplexer 4 masukan ini akan mengeluarkan data ketika pemilih akan memilih data pada masukan yang dituju, sebagai contoh pemilih menunjuk masukan I1 dengan memasukkan logika 10 pada pemilih, sehingga keluaran hanya akan mengikuti data masukannya yaitu masukan I1, apabila I1 berlogika 1 maka keluaran juga berlogika 1 dan juga sebaliknya, walaupun masukan lainnya mencoba untuk memasukkan data tetapi keluaran tidak akan terpangaruh dan hanya akan mematuhi masukan data pada input I1. Demultiplexer Demultiplxer atau dapat disingkat Demux merupakan suatu rangkaian elektronika yang mempunyai output dua atau lebih dan hanya mempunyai satu input (jumlah input dapat bergantung dari jumlah

keluarannya), didalam multiplexer terdapat suatu pemilih keluaran/outputnya, jadi demultiplexer merupakan rangkaian yang dapat dipilih outputnya untuk meneruskan data dari inputnya. Berkebalikan dari multiplexer yang dapat dipilih intputnya, demultiplexer ini yang dipilih adalah outputnya. Untuk lebih mudahnya dapat dilihat gambar dibawah ini : Demultiplexer Dalam gambar tersebut data dimasukan dari inputnya kemudian pemilih sel akan memilih salah satu output dari Q0 dan Q1 untuk meneruskan datanya. Dan apabila diaplikasikan kedalam gerbang logika, Demultiplexer dapat diimplementasikan sebagai berikut : Demultiplexer Dengan Gerbang Logika Dengan menggunakan gerbang logika and dan not, secara sederhana Demultiplexer dapat diimplementasikan sebagai rangkaian pemilih output. Sehingga apabila pemilih berlogika 1 maka I1 akan menjadi output dari demultiplexer, tetapi bila pemilih berlogika 0 maka Io yang akan menjadi input dan meneruskan data ke Outputnya. Sama seperti multiplexer, rangkaian demultiplexer dapat digunakan untuk memilih banyak keluaran(lebih dari dua output dalam output berjumlah 2 n.)

BIODATA SAYA NAMA : FATHUR ROHMAN KELAS : X TKJ 2 ALAMAT : Dsn.BANTENG Ds.GAJAH DAFTAR PUSTAKA 1. Leonhardt, Erich. 1984.Grundlagen der Digitaltechnik. Berlin: VEB Verlag Technik, Berlin, Deutschland. 2. Marston, R.M. 1990. 110 Integrated Circuit Projects for the Home Constructor. USA: A. Newnes TechnicalBook. 3. Texas Instruments. 1973. Das TTL-Kochbuch-herausgegeben von Texas Instruments: Aplikationslabor. Deutschland: Texas Instruments Deutschland, GmbH.

4. Texas Instruments. 1985. The TTL Data Book for EngineersVolume 1. Standard TTL, Low- Power Schottky, Schottky. USA: Texas Instruments.