Jobsheet Praktikum FLIP-FLOP D

dokumen-dokumen yang mirip
Jobsheet Praktikum FLIP-FLOP J-K

Jobsheet Praktikum FLIP-FLOP S-R

Gambar 1.1 Logic diagram dan logic simbol IC 7476

Jobsheet Praktikum ENCODER

Jobsheet Praktikum DECODER

GERBANG LOGIKA LANJUTAN

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR

Gambar 1.1 Konfigurasi pin IC 74LS138

Jobsheet Praktikum PARALEL ADDER

Gambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND

Gambar 1.1 Analogi dan simbol Gerbang NAND Tabel 1.1 tabel kebenaran Gerbang NAND: A B YAND YNAND

GERBANG LOGIKA DASAR

Gambar 1.1 Analogi dan simbol Gerbang NOT/INVERTER. Tabel 1.1 tabel kebenaran Gerbang NOT/INVERTER: Masukan Keluaran A

Y = A + B. (a) (b) Gambar 1.1 Analogi dan simbol Gerbang OR Tabel 1.1 kebenaran Gerbang OR: Masukan Keluaran A B YOR

COUNTER ASYNCHRONOUS

A0 B0 Σ COut

COUNTER ASYNCHRONOUS

MEMORI. (aktif LOW). Kaki 9 A0 D A1 D A2 D A3 D A4 D A5 D A6 D A7 D7 23 A8 22 A9 19 A10 21 W 20 G 18 E 6116

Jobsheet Praktikum REGISTER

ADC-DAC 28 IN-3 IN IN-4 IN IN-5 IN IN-6 ADD-A 5 24 IN-7 ADD-B 6 22 EOC ALE msb ENABLE CLOCK

LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER)

Modul 5 : Rangkaian Sekuensial 1

PENCACAH. Gambar 7.1. Pencacah 4 bit

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)

Gambar 1.1 Rangkaian Dasar Komparator

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

Q POWER ELECTRONIC LABORATORY EVERYTHING UNDER SWITCHED

8. TRANSFER DATA. I. Tujuan

7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF.

JOBSHEET PRAKTIKUM 8 HIGH PASS FILTER

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

DASAR-DASAR RANGKAIAN SEKUENSIAL 2

MODUL DASAR TEKNIK DIGITAL

FLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop

Laboratorium Sistem Komputer dan Otomasi Departemen Teknik Elektro Otomasi Fakultas Vokasi Institut Teknologi Sepuluh November

5.1. TUJUAN 1. Mengenal, mengerti dan memahami operasi dasar rangkaian flip-flop. 2. Mengenal berbagai macam IC flip-flop.

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 2 (PENGUAT INVERTING)

LAPORAN PRAKTIKUM DIGITAL

JOBSHEET SENSOR ULTRASONIC

Modul 7 : Rangkaian Sekuensial 3

GERBANG LOGIKA DIGITAL

JOBSHEET 6 PENGUAT INSTRUMENTASI

JOBSHEET 2 PENGUAT INVERTING

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

MODIFIKASI APLIKASI RANGKAIAN LOGIKA

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

PERCOBAAN 6 RANGKAIAN PENGUAT KLAS B PUSH-PULL

MODUL II GATE GATE LOGIKA

Bab III Pelaksanaan Penelitian. III.1 Alur Pelaksanaan Penelitian Secara umum alur pelaksanaan penelitian ini disajikan dalam diagram alir berikut

GERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori

Modul 3 : Rangkaian Kombinasional 1

Modul 6 : Rangkaian Sekuensial 2

LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EK2A/04 ARIF NUR MAJID EK2A/05 AULIADI SIGIT H EK2A/06

MODUL I TEGANGAN KERJA DAN LOGIKA

BAB III PERENCANAAN. 3.1 Perencanaan kerja alat Secara Blok Diagram. Rangkaian Setting. Rangkaian Pengendali. Rangkaian Output. Elektroda. Gambar 3.

Jurnal Skripsi. Mesin Mini Voting Digital

Gerbang Logika Dasar I

BAB III PERANCANGAN DAN REALISASI. Blok diagram carrier recovery dengan metode costas loop yang

Dengan Hs = Fungsi alih Vout = tegang keluran Vin = tegangan masukan

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

BAB III PERANCANGAN ALAT

BAB IV PENGUJIAN DAN ANALISA

JOBSHEET 9 BAND PASS FILTER

PENULISAN ILMIAH LAMPU KEDIP

INSTRUMENTASI INDUSTRI (NEKA421)

R ANGKAIAN LOGIKA KOMBINASIONAL DAN SEQUENSIAL

PERCOBAAN 4 FLIP-FLOP 2

6.1. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register.

KONSEP RANGKAIAN GERBANG LOGIKA. Untuk Sekolah Menengah Kejuruan Edisi Tahun 2017

MATERI RANGKAIAN SEKUENSIAL

PRAKTIKUM 2 DECODER-ENCODER. JOBSHEET UNTUK MEMENUHI TUGAS MATA KULIAH Digital dan Mikroprosesor Yang dibina oleh Drs. Suwasono, M.T.

LAB #4 RANGKAIAN LOGIKA SEKUENSIAL

FLIP-FLOP T (Tugas Sistem Digital) Oleh Fitri Anggraini Novia Puspasari

Interface TTL dengan CMOS

BAB III PERANCANGAN DAN REALISASI ALAT. modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok Diagram Modulator 8-QAM

ABSTRAK. Kata Kunci : Counter, Counter Asinkron, Clock

Workshop Instrumentasi Industri Page 1

BAB III PERANCANGAN DAN CARA KERJA RANGKAIAN

BAB I PENDAHULUAN. Latar Belakang

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

BAB III PERENCANAAN. Pada bab ini akan dijelaskan langkah-langkah yang digunakan dalam

Tugas Mata Kuliah Pengantar Sistem Digital

I D. Gambar 1. Karakteristik Dioda

PERCOBAAN 3 FLIP FLOP 1

MAKALAH TEKNIK DIGITAL

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

1. Kompetensi : Menjelaskan karakteristik converter tegangan ke arus

MODUL 04 PENGENALAN TRANSISTOR SEBAGAI SWITCH

BAB III PERANCANGAN ALAT

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)

OPERATIONAL AMPLIFIERS (OP-AMP)

INSTRUMENTASI INDUSTRI (NEKA421)

BAB II PENDEKATAN PEMECAHAN MASALAH. Tombol kuis dengan Pengatur dan Penampil Nilai diharapkan memiliki fiturfitur

LAPORAN PRAKTIKUM. Disusun Untuk Memenuhi Salah Satu Tugas Kelompok Mata Kuliah Praktikum Teknik Digital Dosen Pengampu Dr.Enjang A.Juanda,M.pd.,M.T.

III. METODE PENELITIAN

LAB PTE - 05 (PTEL626) JOBSHEET 4 (LOW PASS FILTER )

MODUL PRAKTIKUM SISTEM DIGITAL. Oleh : Miftachul Ulum, ST., MT Riza Alfita, ST., MT

Transkripsi:

1 FLIP-FLOP D A. Tujuan Kegiatan Praktikum 11 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Menjelaskan cara kerja rangkaian FLIP FLOP D 2) Merangkai rangkaian FLIP FLOP D B. Dasar Teori Kegiatan Praktikum 11 1. Flip Flop D Selain flip-flop S-R dan J-K terdapat pula flip-flop D.Sesuai dengan namanya,input flip-flop ini adalah D.Flip-flop D dibangun dengan menggunanakan flipflop S-R seperti ditunjukan gambar di bawah ini Gambar 1.1 Flip-flop D Gambar 1.2 Konfigurasi IC 7474 Tabel 1.1 Tabel Kebenaran Flip-Flop D D 0 0 1 1 1 0

2 Dengan adanya gerbang NOT yang masuk ke input R,maka setiap input yang diumpamakan ke D akan memberikan keadaan yang berbeda pada input S dan R.Dengan demikian hanya akan terdapat dua keadaan dari S dan R yakni S= 0 dan R= 1,atau S= 1 dan R= 0 jadi,output flip-flop D juga hanya memiliki 2 keadaan yakni set atau reset Gambar 1.3 Timing Diagram Flip-Flop D D FF pada prinsipnya digunakan pada transfer data biner. SR FF dan JK FF dengan mudah dapat dimodifikasi untuk beroperasi sebagai D FF seperti ditunjukkan pada gambar D J Clock K SD CD 7476 Gambar 1.4 Rangkain Flip-Flop D berdasarkan Flip-Flop J-K D SD Clock CD Gambar 1.5 Rangkain Flip-Flop D berdasarkan Flip-Flop J-K

3 2. KARAKTERISTIK IC TTL +5V Ke Rangkaian selanjutnya E I B 4KΩ C Ke Rangkaian selanjutnya Gambar 1.6 Rangkaian ekivalen input IC TTL ( Input = 0 ) Bila masukkan IC TTL dihubungkan ground maka ada beda potensial antara basis dan emitter, sehingga arus mengalir menuju emitter, tidak ada arus yang mengalir menuju colector. Input IC TTL sama dengan nol. +5V Ke Rangkaian selanjutnya 4KΩ I B E C Ke Rangkaian selanjutnya +5V Gambar 1.7 Rangkaian ekivalen input IC TTL ( Input = 1 ) Bila masukan IC TTL dihubungkan dengan +5V, maka tidak ada beda potensial antara basis dan emiter Tr1. Sehingga arus mengalir menuju colector Tr1 dan menuju basis Tr2, tidak ada arus yang mengalir menuju emiter. Input IC TTL sama dengan 1. +5V 4KΩ I B Mengambang E C Ke Rangkaian selanjutnya Gambar 1.8 Rangkaian ekivalen input IC TTL ( Input = 1 ) Bila masukan IC TTL tidak dihubungkan dengan +5V atau ground ( mengambang ), maka tidak ada beda potensial antara basis dan emiter Tr1. Sehingga arus mengalir menuju colector Tr1 dan menuju basis Tr2, tidak ada arus yang mengalir menuju emiter. Input IC TTL sama dengan 1.

4

D. Lembar Praktikum 1. Alat dan Bahan IC 7474 Project Board Power Supply DC Pinset Push Button Capasitor 470nF Resistor 1K Ω Resistor 270 Ω Resistor 100 Ω LED Jumper 5 2 buah 2 buah secukupnya 2. Kesehatan dan Keselamatan kerja (a) Periksalah kelengkapan alat dan bahan sebelum digunakan. (b) Pelajari dan pahami petunjuk praktikum pada lembar kegiatan praktikum. (c) Pastikan tegangan keluaran catu daya sesuai yang dibutuhkan. (d) Sebelum catu daya dihidupkan hubungi dosen pendamping untuk mengecek kebenaran rangkaian. (e) Yakinkan tempat anda aman dari sengatan listrik. (f) Hati-hati dalam penggunaan peralatan praktikum!

6 3. Langkah percobaan 11 a) Rakitlah rangkaian seperti gambar 1.9 pada project board. VCC +5VDC 100 1K 470nF 2 3 4 D Clock 1 SD 7476 CD 5 6 270 270 Gambar 1.9 Rangkaian percobaan Flip-Flop J-K a) Hubungkan kaki-kaki input D, SD, CD dengan Vcc atau ground sesuai dengan kombinasi pada tabel 1.2 b) Catat keadaan output dan pada tabel 1.2 c) Buatlah analisa dan kesimpulan dari percobaan tersebut!

7 Tabel 1.2 Hasil Percobaan Input Output Clock SD CD D 0 1 1 0 1 1 1 1 0 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 1 1 1 0 Catatan : Clock akan aktif jika push button terhubung Keterangan : Led menyala = 1 Logika 1 = vcc (5V ) Led mati = 0 Logika 0 = ground Push Button ditekan / terhubung = 1 Push Button tidak ditekan / tidak terhubung = 0 Tugas : a. Bagaimana cara membuat keadaan set dan reset pada flip-flop D? b. Buatlah & simulasikan rangkaian flip-flop D menggunakan IC 74LS279 (IC flip-flop R-S)!

8 Analisa

9 Kesimpulan