Makalah Seminar Tugas Akhir Angga Teguh N

dokumen-dokumen yang mirip
BAB III PERANCANGAN DAN REALISASI ALAT. modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok Diagram Modulator 8-QAM

MODULATOR DAN DEMODULATOR. FSK (Frequency Shift Keying) Budihardja Murtianta

PERANCANGAN DEMODULATOR BPSK. Intisari

Budihardja Murtianta. Program Studi Teknik Elektro, Fakultas Teknik UKSW Jalan Diponegoro 52-60, Salatiga

MODULATOR DAN DEMODULATOR BINARY ASK. Intisari

BAB IV PENGUKURAN DAN ANALISIS

BAB III PERANCANGAN DAN REALISASI. Blok diagram carrier recovery dengan metode costas loop yang

BAB III PERANCANGAN SISTEM

Quadrature Amplitudo Modulation-16 Sigit Kusmaryanto,

Perancangan Sistem Modulator Binary Phase Shift Keying

BAB III PERANCANGAN DAN REALISASI SISTEM. Dalam tugas akhir ini dirancang sebuah modulator BPSK dengan bit rate

PERANCANGAN MODULATOR DAN DEMODULATOR QUADRATURE PHASE SHIFT KEYING (QPSK) DENGAN RANGKAIAN BALANCE MODULATOR

Dalam sistem komunikasi saat ini bila ditinjau dari jenis sinyal pemodulasinya. Modulasi terdiri dari 2 jenis, yaitu:

BAB II DASAR TEORI. Gambar 2.1 Blok Diagram Modulator 8-QAM. menjadi tiga bit (tribit) serial yang diumpankan ke pembelah bit (bit splitter)

PERANCANGAN DEMODULATOR BPSK. Intisari

Sistem Modulator dan Demodulator BPSK dengan Costas Loop

BAB IV PENGUJIAN DAN ANALISA SISTEM

BAB II LANDASAN TEORI

BAB III PERANCANGAN ALAT. Pada perancangan alat untuk sistem demodulasi yang dirancang, terdiri dari

DEMODULASI DELTA. Budihardja Murtianta

Teknik modulasi dilakukan dengan mengubah parameter-parameter gelombang pembawa yaitu : - Amplitudo - Frekuensi - Fasa

BAB II DASAR TEORI. Modulasi adalah pengaturan parameter dari sinyal pembawa (carrier) yang

BINARY PHASA SHIFT KEYING (BPSK)

MODUL MODULATOR-DEMODULATOR BINARY PHASE SHIFT KEYING (BPSK) MENGGUNAKAN METODE COSTAS LOOP

POLITEKNIK NEGERI JAKARTA

BAB II DASAR TEORI. Modulasi adalah proses yang dilakukan pada sisi pemancar untuk. memperoleh transmisi yang efisien dan handal.

PERANCANGAN MODULATOR DEMODULATOR BPSK DENGAN CARRIER RECOVERY METODE SQUARING LOOP

DAFTAR ISI. Abstrak... Abstract... Kata Pengantar... Daftar Isi... Daftar Gambar... Daftar Tabel... BAB I Pendahuluan Latar Belakang...

RANCANG BANGUN PEMBANGKIT SINGLE SIDEBAND SUPPRESSED CARRIER (SSBSC) MENGGUNAKAN PHASE SHIFT BERBASIS OP AMP

BAB I PENDAHULUAN. 500 KHz. Dalam realisasi modulator BPSK digunakan sinyal data voice dengan

APLIKASI RDS (Radio Data Sytem) PADA SIARAN FM KONVENSIONAL

MODULASI DELTA. Budihardja Murtianta. Intisari

Rangkaian Pembangkit Gelombang dengan menggunakan IC XR-2206

MODUL PRAKTIKUM RANGKAIAN ELEKRONIKA Bagian II

BAB III PERANCANGAN ALAT

Rancang Bangun Demodulator FSK 9600 Baud untuk Perangkat Transceiver Portable Satelit IiNUSAT - 1

INSTRUMEN PENGIRIM DATA DIGITAL ANTAR KOMPUTER MENGGUNAKAN MODULASI PHASE

Perancangan Modulator dan Demodulator pada DPSK

LABORATORIUM SISTEM TELEKOMUNIKASI SEMESTER III TH 2015/2016

BAB III PERANCANGAN DAN PENGUKURAN

BAB II SISTEM KOMUNIKASI

BAB II DASAR TEORI. Modulasi dapat didefinisikan sebagai proses pengubahan parameter dari

Perancangan Penerima Data EKG (Elektrokardiograf) Menggunakan Modulasi Digital FSK (Frequency Shift Keying) dan Modulasi Frekuensi (FM)

BABII TINJAUAN PUSTAKA DAN LANDASAN TEORI

Penguat Inverting dan Non Inverting

Modulasi Digital. Levy Olivia Nur, MT

Quadrature Amplitudo Modulation-8 Sigit Kusmaryanto,

FREQUENCY HOPPING SPREAD SPECTRUM RECEIVER DENGAN PSEUDO NOISE CODE

BAB II DASAR TEORI. dan carrier (gelombang pembawa) yang sesuai dengan aplikasi yang diterapkan.

PERANCANGAN TUNABLE BAND PASS FILTER AKTIF UNTUK APLIKASI ANALISIS SINYAL DENGAN DERET FOURIER

BAB IV PENGUJIAN DAN ANALISA. Bab ini membahas tentang pengujian alat yang dibuat, adapun tujuan

BAB III PERANCANGAN PEDOMAN PRAKTIKUM

Pengiriman sinyal QAM tersebut menggunakan modulasi FM.

Arie Setiawan Pembimbing : Prof. Ir. Gamantyo Hendrantoro, M. Eng, Ph.D.

BAB II LANDASAN TEORI

Pengiriman sinyal QAM tersebut menggunakan modulasi FM.

QUADRATURE AMPLITUDE MODULATION ( Q A M ) Sigit Kusmaryanto,

PETUNJUK PELAKSANAAN PRAKTIKUM PRAKTIKUM TEKNIK TELEKOMUNIKASI 4 ET 3200

PENCAMPUR AUDIO MULTI KANAL SISTEM PAM-TDM

BAB III PERANCANGAN SISTEM

FREQUENCY HOPPING SPREAD SPECTRUM TRANSMITTER DENGAN PSEUDO NOISE CODE

KATA PENGANTAR. Dalam penyusunan makalah ini kami berharap semoga makalah ini dapat bermanfaat bagi kami dan maupun kepada semua pembaca.

PERANCANGAN ALAT PEMESANAN MAKANAN DI RESTORAN SECARA WIRELESS

BAB 3 METODOLOGI PENELITIAN

PENGEMBANGAN PERANGKAT KERAS SISTEM MODULASI DIGITAL 8-QAM MENGGUNAKAN MODULASI FM

BAB IV HASIL PERCOBAAN DAN ANALISA

BAB III PERANCANGAN ALAT

Perancangan dan Realisasi Sistem Pentransmisian Short Message dan Sinyal Digital pada

No Output LM 35 (Volt) Termometer Analog ( 0 C) Error ( 0 C) 1 0, , ,27 26,5 0,5 4 0,28 27,5 0,5 5 0, ,

BAB III METODE PENELITIAN

LAMPIRAN PEDOMAN PENGGUNAAN ALAT

penulisan ini dengan Perancangan Anti-Aliasing Filter Dengan Menggunakan Metode Perhitungan Butterworth. LANDASAN TEORI 2.1 Teori Sampling Teori Sampl

BAB II DASAR TEORI. sesuai dengan sinyal pemodulasinya. Modulasi ada dua macam, yaitu modulasi

1.2 Tujuan Penelitian 1. Penelitian ini bertujuan untuk merancang bangun sirkit sebagai pembangkit gelombang sinus synthesizer berbasis mikrokontroler

Rancang Bangun Demodulator FSK pada Frekuensi 145,9 MHz untuk Perangkat Receiver Satelit ITS-SAT

RUNTUN MAKSIMAL SEBAGAI PEMBANGKIT RUNTUN SEMU PADA SISTEM SPEKTRUM TERSEBAR. Dhidik Prastiyanto 1 ABSTRACT

Oleh : Dalmasius N A P.

BAB II NOISE. Dalam sistem komunikasi, keberhasilan penyampaian informasi dari pengirim

APLIKASI RANGKAIAN TERINTEGRASI DIRECT DIGITAL SYNTHESIZER (DDS) SEBAGAI PEMBANGKIT SINYAL FREQUENCY HOPPING SPREAD SPECTRUM (FHSS)

RANCANG BANGUN ALAT PEMBANGKIT EFEK SURROUND DENGAN IC BUCKET-BRIGADE DEVICE (BBD) MN 3008

Pembuatan Modul Praktikum Teknik Modulasi Digital 8-QAM, 16-QAM, dan 64-QAM dengan Menggunakan Software

Kelebihan pada sinyal sistem digital Signal digital memiliki kelebihan dibanding signal analog; yang meliputi :

Modul 04: Op-Amp. Penguat Inverting, Non-Inverting, dan Comparator dengan Histeresis. 1 Alat dan Komponen. 2 Teori Singkat

BAB III PERANCANGAN SISTEM

III. METODE PENELITIAN. Penelitian ini mulai dilaksanakan pada bulan April 2015 sampai dengan Mei 2015,

BAB II LANDASAN TEORI. tergantung pada besarnya modulasi yang diberikan. Proses modulasi

Praktikum Sistem Komunikasi

BAB II DASAR TEORI. Dasar teori yang mendukung untuk tugas akhir ini adalah teori tentang device atau

TUGAS KOMUMIKASI DIGITAL. Modulasi Phase Shift Keying

Praktikum Rangkaian Elektronika MODUL PRAKTIKUM RANGKAIAN ELEKRONIKA

BAB II TINJAUAN TEORITIS

PERANCANGAN DAN IMPLEMENTASI TEKNIK MODULASI DIGITAL MENGGUNAKAN BINARY PHASE SHIFT KEYING (BPSK)

BAB IV PEMBAHASAN DAN HASIL PENGUJIAN

KINERJA MODULASI DIGITAL DENGAN METODE PSK (PHASE SHIFT KEYING)

1. PENGERTIAN PEMANCAR RADIO

Pemancar dan Penerima FM

BAB III PERANCANGAN. Pada perancangan perangkat keras (hardware) ini meliputi: Rangkaian

PEMODELAN SISTEM AUDIO SECARA WIRELESS TRANSMITTER MENGGUNAKAN LASER POINTER

Sistem Pendeteksi Kapasitas Tempat Sampah secara Otomatis pada Kompleks Perumahan

Penguat Oprasional FE UDINUS

Transkripsi:

Makalah Seminar Tugas Akhir Angga Teguh N Email : angga_te@student.undip.ac.id PERANCANGAN PERANGKAT KERAS SISTEM MODULASI DIGITAL UARTENARY PHASE SHIFT KEYING (PSK) Abstraksi Perkembangan teknologi telekomunilasi dan informasi berkaitan erat dengan perkembangan teknologi chip dan komputer. Modem adalah salah satu bukti perangkat yang mengalami perubahan sebagai akibat perkembangan teknologi tersebut. Lahirnya layanan dan aplikasi baru dibidang system telekomunikasi akan terus berkembang menuju peningkatan kualitas, fleksibilitas, reliabilitas termasuk tekniologi transmisinya, seperti perubahan dari teknologi analog ke teknologi digital. Phase Shift Keying (PSK) merupakan salah satu bagian dari system modulasi demodulasi (modem) digital yang mengubah fasa sinyal pembawa dengan memanfaatkan perubahan informasi digital yang terjad (antara 0 dan ). Dalam makalah ini kan dibahas salahsatu teknik PSK, yaitu uartenary Phase Shift Keying (PSK) yang meliputi Modulator dan Demodulator. Proses Fourth Power Loop digunakan pada demodulator yang terdiri dari proses pemulihan gelombang pembawa dari sinyal hasil modulasi, proses untuk modulastkan sinyal informasi digltal kembali yang sesuaian dengan sinyal informasiyang dipancarkan. Sedang pada Modulator meliputi proses pembangkitan gelombang pembawa, pembangkitan sinyal informasi digital dan proses Pendahuluan. Latar Belakang Sejalan dengan semakin populernya teknik modulasi digital saat ini,yang melakukan proses modulasi gelombang pembawa (carrier) frekuensi tinggi dengan bantuan sinyal informasi digital yang berfrekuensi lebih rendah pada blok modulator dan proses demodulasi sinyal informasi digital dari sinyal pembawa termodulasi pada penerima, maka dibutuhkan perangkat modem yang menangani proses ini dengan baik. Modem bekerja dengan cara menggabungkan sinyalsinyal informasi berbentuk sinyal pita dasar (baseband) dengan sinyal pembawa (carrier) yang berfrekuensi lebih tingg untuk menghasilkan sinyal pelewat pita (bandpass). Proses penggabungan dilakukan dengan mengubah karakteristik amplitudo, fasa atau frekuensi sinyal pembawa berfrekuensi tinggi sesuai dengan sinyal informasi yang ditransmisikan. Proses pengubahan karakterisrtik sinyal pembawa disebut proses modulasi. Salah satu teknik modulasi yang cukup banyak digunakan adalah teknik modulasi Phase Shift Keying, yang terdiri dari beberapa beberapa teknik pergeseran fasa, dari Binary PSK (BPSK), uartenary PSK (PSK), PSK dan seterusnya. Teknik modulasi PSK merupakan modulasi yang memiliki level sinyal yang mempresentasikan kode biner yaitu 00, 0, dan 0 dengan perbedaan sebesar 0 o.. Sasaran Tugas Akhir Tugas Akhir dengan judul Perancangan Perangkat Keras Sistem Modulasi Digital uartenary Phase Shift Keying dibuat dengan sasaran.. Teknik Modulasi PSK, Khususnya Modulasi PSK yang merupakan penggabungan dua BPSK.. Mempelajari proses modulasi dan demodulasi sistempsk secara nyata dengan adanya perangkat keras pendukung.. Menunjukkan prinsipprinsip dasar system modulasi demodulasi PSK.. Pembatasan Masalah Tugas akhir ini dibuat dengan batasanbatasan sebagai berikut. Perancangan yang dibuat dibatasi pada perangkat keras proses modulasi dan perangkat keras proses demodulasi.. Pengiriman sinyal modulasi PSK dari modulator ke demodulator menggunakan kabel transmisi biasa.. Perancangan tidak melibatkan variable dari luar system ( sinyal informasi dihasilkan oleh Pseudo Random Generator).. Sifat komunikasi satu arah. Sinyal infoformasi memiliki laju data 00 bps.. Frekuensi sinyal pembawa 00 Hz. II. Tinjauan Pustaka. Teknik Modulasi Pelewat Pita (Bandpass) Digital Modulasi dalam telekomunikasi berarti mengatur suatu parameter sinyal pembawa berfrekuensi tinggi dengan sinyal informasi yang berfrekuensi yang lebih rendah. Modulasi pelewat pita dapat didefinisikan sebagai proses pengubahan amplitudo, frekuensi atau fasa dari pembawa R f atau kombinasi dari ketiganya, diubah sesuai dengan informasi yang dipancarkan. [] Bentuk umum dari gelombang pembawa adalah: s(t) A(t). sin ω c t φ(t) Parameterparameter dari gelombang yang dapat dimodulasikan adalah: A(t) untuk modulasi amplitudo, f c

atau c untuk modulasi frekuensi, dan (t) untuk modulasi fasa.. Penguncian Geser Fasa (Phase Shift Keying) Penguncian geser fasa merupakan teknik modulasi digital dengan amplitudo tetap dan merupakan salah satu bentuk modulasi sudut. Pengunci geser fasa serupa dengan modulasi fasa konvensional kecuali pengunci geser fasa mempunyai masukan sinyal digital biner dan menghasilkan fasa yang berbeda sesuai dengan sinyal masukan. [] Bentuk umum analisa sinyal PSK adalah sebagai berikut [] : E T S i t sin c t i t dan dua kemungkinan fasa pada keluaran modulator 0 t T ; i =,, M (.) balans ( cos c t dan cos (.) c t ). Ketika sebuah dimana E adalah energi persimbol, T adalah selang penjumlah linier menjumlahkan keluaran dari modulator waktu. Untuk i (t) akan memiliki nilai diskrit yang balans I dan, maka terdapat empat resultan fasa yang secara khusus diberikan oleh : mungkin. i i i =,,M (.) M. Penguncian Geser Fasa Empat (uartenary Phase Shift Keying). uartenary Phase Shift Keying (PSK) adalah salah satu modulasi digital amplitudo tetap termodulasi sudut. Dengan PSK memungkinkan empat keluaran fasa untuk frekuensi pembawa tunggal, karena terdapat empat fasa keluaran yang berbeda untuk empat kondisi input yang berbeda pula, yaitu 00, 0, dan 0. Masingmasing level sinyal disimbolkan pada perbedaan fasa sebesar 0 o. Sinyal PSK dipresentasikan dalam persamaan matematis adalah : S PSK = A sin( c t ) ; untuk binary 00 A sin( t ) ; untuk binary 0 A A c sin( c t ) ; untuk binary 0 sin( t ) ; untuk binary c. Modulator PSK Diagram blok modulator PSK ditunjukkan pada Gambar.. DATA SERI Pembangkit Gelombang Acak Serial to Paralel Converter DATA I DATA Oscilator Balance Modulator Penggeser Fasa Balance Modulator Gambar. Modulator PSK Rangkaian Penjumlah PSK Dua bit (dibit) serial yang diumpankan ke pembelah bit (bit splitter) secara simultan keluar menjadi data paralel. Satu bit diarahkan ke saluran I dan yang lainnya menuju ke saluran. Bit I memodulasi sinyal pembawa yang sefase dengan sinyal pembawa referensi dan bit memodulasi sinyal pembawa yang telah digeser fasanya sebesar 0 dari sinyal pembawa referensi. Blok modulator balans (balance modulator) merupakan saklar pembalikan fasa yang tergantung kondisi logika sinyal informasi biner. Modulator balans ini menggabungkan dua buah sinyal yang masuk pada blok ini, yaitu dari sinyal pembawa dengan sinyal informasi biner. Sebuah modulator PSK merupakan dua buah modulator BPSK yang disusun paralel. Untuk logika = V dan logika 0 = V, maka dua fasa dimungkinkan pada keluaran modulator balans I ( sin c t dan sin c t ). Demodulator PSK Blok digram demodulator PSK ditunjukkan pada Gambar. Sinyal PSK Channel I Carrier Recovery Balance Modulator Penggeser Fasa Balance Modulator Channel LPF LPF Bit Regenerator Clock Recovery Bit Regenerator Gambar. Demodulator PSK Paralel to Serial Converter Data Seri Sinyal PSK yang masuk diarahkan menuju produk detektor I dan serta ke rangkaian pemulih sinyal pembawa (carier recovery). Rangkaian pemulih sinyal pembawa mendeteksi dan membangkitkan sinyal pembawa sehingga baik frekuensi dan fasa akan koheren dengan sinyal pembawa asli dari pemancar. Blok produk detector (balanced modulator) I dan akan melakukan proses demodulasi sinyal PSK yaitu mengalikan sinyal termodulasi yang diterima dengan sinyal pembawa []. Proses demodulasi secara matematis adalah sebagai berikut. Terdapat empat kemungkinan sinyal PSK yang masuk ke produk detektor. Untuk sinyal PSK sin c t cos c t, maka pada produk detektor I sinyal tersebut akan dikalikan dengan sinyal pembawa sin c t. Keluaran dari produk detektor I adalah: I = (sin c t).(sin c t cos c t) = sin c t (sin c t).(cos c t) = ½ ½ cos c t ½ sin c t (ditapislpf) = ½ V dc (logika ) (.)

Pada produk detektor, sinyal yang dikalikan adalah sinyal masukan PSK (sin c t cos c t) dengan sinyal pembawa yang telah digeser fasanya 0 (cos c t). Keluaran produk detektor adalah: = (cos c t).(sin c t cos c t) = cos c t (sin c t).(cos c t) = ½ ½ cos c t ½ sin c t (di tapis LPF) = ½ V dc (logika 0) (.) LPF akan menghilangkan unsur frekunsi sinyal pembawa dengan cara menghilangkan unsur sinyal pembawa yang lebih tinggi dari c dan hanya melewatkan komponen dc. Keluaran tapis lolos bawah bagian demodulator merupakan sinyal informasi (data serial), namun masih berupa sinyal analog dengan amplitudo yang bervariasi sesuai dengan sinyal yang diterima. Untuk mendapatkan kembali sinyal informasi berbentuk bit diperlukan rangkaian putusan (decision circuit) atau sering dinamakan bit regenerator. Sebagaimana sistem digital lainnya, radio digital memerlukan sinkronisasi detak antara pemancar dan penerima. Dalam proses konversi data paralel ke data serial, di bagian penerima dibutuhkan suatu rangkaian clock recovery untuk menghasilkan detak yang sinkron antara pemancar dan penerima. Rangkaian pengkonversi data paralel menjadi data seri merupakan akhir dari sistem demodulator. Rangkaian ini akan membangkitkan data informasi serial yang sama dengan data informasi sebelum dimodulasi. III. Perancangan Sistem Modulasi Digital PSK. Modulator.. Generator Pulsa Detak dan Sinyal Pembawa Generotor pulsa detak merupakan sumber pulsa detak yang menghasilkan berbagai pulsa detak yang diperlukan pada modulator sedang generator sinyal pembawa (carrier) akan menghasilkan gelombang sinusoidal yang diperlukan sebagai sinyal pembawa referensi. Generator pulsa detak dan osilator sinyal pembawa dapat direalisasikan dengan menggunakan IC monolith function generator XR 0. IC ini dapat menghasilkan gelombang sinus, persegi, segitiga pada frekuensi yang sama, dengan kualitas yang baik, kestabilan yang tinggi dan frekuensi kerjanya hingga melebihi MHz. Frekuensi keluaran XR 0 yang diinginkan adalah 00 Hz 0 uf uf k k 0 k k 00 n XR0 0 k 00 n k V 00 n DETAK 00 Hz SINUS 00 Hz Gambar. Rangkaian generator pulsa detak dan sinyal pembawa.. Pembagi Frekuensi Untuk mendapatkan pulsa detak 00 Hz sebagai pewaktu kecepatan simbol maka keluaran detak dari XR 0 yang berfrekuensi 00 Hz harus dibagi empat sehingga diperoleh detak dengan frekuensi yang diinginkan. Untuk merealisasikannya digunakan sebuah IC LS yang berisi dua buah pencacah biner tingkat. Rangkain selengkapnya ditunjukkan pada Gambar.. DETAK 00 Hz LS A A B C D CLR Gambar. Pembagi frekuensi DETAK 00 Hz.. Pembangkit Data Acak Kebutuhan data biner dipenuhi oleh rangkaian pembangkit data acak (Pseudo Random Generator). Generator ini akan menghasilkan deretan bit acak yang akan berulang setiap periode tertentu. Dalam perancangan ini pembangkit data acak direaliasikan menggunakan buah register geser tingkat yaitu menggunakan ICTTL dan gerbang EXOR sebagai penjumlah modulo, seperti ditunjukkan pada Gambar.. DETAK 00 Hz START LSA V Pre serial A A B B C C D D E E Clr 0 DATA ACAK 00 bps Pre serial A A B B C C D D E E Clr Gambar. Pembangkit Data Acak 0 LSA.. Rangkaian Pembelah Data (Serial to Paralel Converter) Rangkaian ini akan membagi data input menjadi data I dan data. Untuk merealisasikannya digunakan dua buah IC TTL LS yang berisi dua buah D Flip Flop di setiep kemasannya. Rangkaian pembelah data dari susunan empat buah D FlipFlop ditunjukkan pada Gambar.

DETAK 00 Hz D DATA ACAK 00 bps LSA D D LSA D LSA LSA DATA INVERS DATA Gambar. Rangkaian pembelah data DATA I INVERS DATA I.. Rangkaian Penggeser Fasa Untuk mendapatkan gelombang pembawa yang saling berbeda fasa 0º antara keduanya digunakan rangkaian penggeser fasa sinyal sinusoidal. Rangkaian penggeser fasa ditunjukkan pada Gambar. berikut. IC terdiri dari empat saklar mandiri. Logika tinggi pada masukan kendali akan mengakibatkan keluaran terhubung dengan impedansi rendah. Sebaliknya jika logika rendah pada masukan kendali maka saklar akan terputus []. Penggunaan saklar analog MC0 sebagai modulator balans adalah ditunjukkan seperti Gambar.. Terdapat dua modulator pada sistem PSK, yaitu modulator I dan modulator. Pada modulator I sinyal pembawa sinus dikendalikan oleh data I dan sinyal pembawa invert sinus dikendalikan oleh data Ī. Sedang pada modulator sinyal pembawa cosinus dikendalikan oleh data dan sinyal pembawa invert cosinus dikendalikan oleh data. SINUS/COSINUS 0 INPUT k 0 n LF OUTPUT DATA I/ SINUS/COSINUS 0 BPSK I/ Gambar. Rangkaian penggeser fasa... Rangkaian Pembalik Fasa dan Offset (level shifter) Rangkaian ini berfungsi untuk membalikkan fasa sinyal pembawa sinus dan cosinus keluaran dari rangkaian penggeser fasa serta menaikkan level tegangannya sehingga dapat dilewatkan pada saklar bilateral. Rangkaian ini menggunakan OpAmp yang bekerja sebagai pengguat penjumlah membalik (inverting) seperti ditunjukkan pada Gambar. berikut. INPUT V 0 k 0k LF OUTPUT INVERS DATA I/ Gambar. Modulator I/... Rangkaian Penjumlah Untuk menjumlahkan sinyal BPSK keluaran dari modulator I dan modulator dipergunakan rangkaian penjumlah, sehingga didapatkan sinyal PSK.Dalam perancangan ini rangkaian penjumlah direalisasikan menggunakan OpAmp yang bekerja sebagai penjumlah noninverting seperi ditunjukkan pada Gambar.. BPSK I BPSK LF PSK Gambar. Rangkaian dc offset inverting. Sedang untuk memperoleh sinyal sinus dan cosinus dengan dc offset tanpa membalikkan fasa, maka digunakan OpAmp yang bekerja sebagai penguat penjumlah tidak membalik (noninverting) seperti ditunjukkan pada Gambar.0 berikut INPUT V 0 k LF Gambar.0 Rangkaian dc offset non inverting. OUTPUT.. Saklar Analog Pada perancanagan tugas akhir ini saklar analog yang didigunakan adalah IC MC0 yang dapat menangani sinyal digital maupun analog. Satu kemasan Gambar. Rangkaian penjumlah... Rangkaian Pemulih Sinyal Pembawa (Carrier Recovery). Pada demodulator rangkaian carrier recovery berfungsi sebagai pembangkit sinyal pembawa seperti osilator membangkitkan sinyal pembawa pada modulator. Pada perancangan ini digunakan metode Fourth Power Loop. Pada metode ini sinyal PSK yang masuk dipangkatkan empat untuk menghilangkan pengaruh sinyal modulasi sebelum diumpankan ke PLL dan pembagi empat sehingga diperoleh sinyal dengan frekuensi dan fasa yang singkron dengan sinyal pembawa pada modulator. A. Pemangkat Empat. Dalam Tugas Akhir ini, rangkaian pemangkat empat direalisasikan dengan mengkaskadekan dua buah rangkaian pengkuadrat sehingga diperoleh sinyal dengan frekuensi f c. Pada perancanan, digunakan IC Balance

Modulator MC sebagai pengali sinyal antara dua frekuensi. MC akan berfungsi sebagai pengganda frekuensi ketika suatu sinyal yang sama dimasukkan pada kedua port masukannya (pin dan 0). [] Suatu penyangga (buffer) antara rangkaian pengkuadrat satu dengan lain dibutuhkan agar sinyal yang dihasilkan rangkaian sebelumnya tidak cacat atau rusak akibat efek pembebanan, diwujudkan dengan menggunakan penguat operasional. Sinyal PSK 0 k 0 uf 00 0k 00 uf 00 uf.k 00 00 k 00 V 0 LM k SIGIN SIGIN CIN CIN BIAS GADJ GADJ V OUT OUT. k V 00 n. k LF 0 uf 0 k 00 0k 00 uf 00 uf V 00 00.k k 00 0 SIGIN SIGIN CIN CIN BIAS GADJ GADJ V LM Gambar. Rangkaian pengkuadrat. B. Ikal Terkunci Fasa (Phase Locked Loop) Sinyal keluaran dari pemangkat empat diumpankan ke ikal terkunci fasa agar keluarannya terkunci dengan frekuensi dan fasa yang sama dengan sinyal keluaran rangkaian pemangkat. Rangkaian ikal terkunci fasa diwujudkan dengan rangkaian terintegrasi MC0. Perancangan ikal terkunci fasa pada rangkaian pemulihan sinyal pembawa. KHz ditunjukkan pada Gambar.. k V OUT OUT. k V. k Fc lolos bawah. Tapis akan menahan harmonisaharmonisa pembentuk sinyak kotak dan melewatkan sinyal fundamentalnya yang berbentuk sinyal sinusoidal dengan frekuensi yang sama. Rangkaian LPF pembentuk sinusoidal dapat dilihat pada Gambar.. Input. k 0k 00 n 0k 00 n 0 LF Gambar. LPF pembentuk sinussoida. Carrier I/.. Rangkaian Pengali (Balanced Modulator) Rangkaian pengali sinyal berfungsi untuk mengalikan sinyal PSK dengan sinyal pembawa yang dihasilkan oleh carrier recovery, sehingga diperoleh sinyal yang mengandung komponen base band. Sinyal keluaran rangkaian pengali merupakan bakal sinyal informasi yang masih bercampur dengan sinyal frekuensi tinggi. Rangkaian ini dapat direalisasikan dengan menggunakan IC Balance Modulator MC seperti ditunjukkan pada Gambar.0 yang diperoleh dari data aplikasiic. Sebuah penguat selisih tegangan (differential amplifier) dapat digunakan untuk menyelisihkan kedua sinyal, seperti ditunjukkan pada Gambar.. Rangkaian ini menggunakan OpAmp LF dan resistor sebagai komponen pendukung. Input 00 n R k R k CIN VCOUT SIN CX CX INH R R 0 PP P P VCOIN DEMO ZEN 0 R k Output R k 00 n V 00 nf k. k. k k Sinyal PSK 0 uf 0k 0k SIGIN OUT Sinyal baseband 0 SIGIN OUT 00 nf CIN CIN LF Carrier I/ 0k 0k BIAS GADJ.k GADJ 0k k V LM 0 k V Gambar. Rangkaian ikal terkunci fasa IC MC0. C Pembagi Empat. Untuk mendapatkan kembali sinyal dengan frekuensi f c setelah dipangkatkan empat, maka sinyal keluaran PLL harus dilewatkan dahulu pada rangkaian pembagi empat. Rangkaian ini dapat direalisasikan dengan menggunakan tiga buah D FlipFlop seperti ditunjukkan pada Gambar.. Fc D SN D D SN SN Gambar. Rangkaian pembagi empat. fc (carrier ) Fc (carrier I) Untuk mendapatkan sinyal sinusoidal, maka detak keluaran pembagi empat harus dilewatkan pada tapis Gambar.0 Rangkaian pengali sinyal... Tapis Lolos Bawah Sinyal keluaran rangkaian pengali terdiri dari sinyal frekuensi rendah yang merupakan bakal sinyal informasi dan sinyal frekuensi tinggi. Untuk meloloskan sinyal informasi dan menekan sinyal frekuensi tinggi maka sinyal hasil perkalian harus ditapis dengan tapis lolos bawah. Dalam perancangan Tugas Akhir ini digunakan LPF jenis Bessel, yang diharapkan distorsi amplitudo maupun fasa sinyal informasi keluaran tapis dapat ditekan sekacil mungkin seperti ditunjukkan oleh Gambar.. Input 00 n 0k 00 n LF 00 n 0k 00 n LF 00 n 0k 00 n LF Output

Gambar. Filter Bessel orde... Bit Regenerator Keluaran tapis diatas merupakan sinyal informasi (data paralel), namun masih berupa sinyal analog yang amplitudonya bercariasi sesuai dengan sinyal yang diterimanya. Untuk mendapatkan kembali sinyal informasi yang berbentuk bitbit diperlukam rangkaian desisi yang sering dinamakan bit regenerator. Dalam perancangan bit regenerator ini digunakan Op Amp LF sebagai komparator. rangkaian selengkapnya dapat dilihat pada Gambar... Modulator.. Pengamatan Sinyal Pembawa Acuan dan Pulsa Detak Sinyal pembawa acuan adalah sinyal sinus 00 Hz seperti ditunjukkan pada Gambar.. Gambar atas merupakan sinyal pembawa acuan 00 Hz dan dibawahnya adalah sinyal detak 00 Hz. Sinyal detak 00 Hz diperoleh dari sinyal detak 00 Hz keluaran IC generator fungsi XR 0 yang telah dibagi empat oleh pencacah biner LS V 0k V DATA I/ (analog) 0k LF 0 DATA I/ (digital) 00 k. k V Gambar. Rangkaian bit regenerator... Pemulih Detak (Clock Recovery) Pada demodulator untuk menghasilkan detak yang singkron dibutuhkan suatu rangkaian clok recovery (pemulih detak) yang dihasilkan dari data parallel. Clock recovery direalisasikan dengan beberapa rangkaian, yaitu rangkaian delay, PLL dan D FlipFlop adapun diagram blok dan rangkaian lengkap dapat dilihat pada Gambar. DATA I/ 0 k 00 n 0 00 n R k R U 0 k CIN VCOUT SIN CX CX INH R R 0 PP P P VCOIN DEMO ZEN 0 R k 0 n D DETAK DETAK I Gambar. Keluaran sinyal pembawa 00 Hz dan detak 00Hz... Pengamatan Keluaran Pembangkit Data Acak dan Rangkaian Pembelah Data (Bit Splitter). Dari Gambar. dan Gambar. keluaran rangkaian pembangkit data acak dapat diamati (gambar atas) dengan laju bit (bit rate) 00 bps Dengan menggunakan register geser sebanyak 0 tingkat maka akan diperoleh data acak dengan pengulangan sebesar ( 0 ) = 0 bit. Gambar. Rangkaian pemulih detak... Paralel to Serial Converter Rangkaian pengkonversi data paralel menjadi data seri merupakan akhir dari sistem demodulator. Dalam perancangan konversi data paralel ke seri dapat direalisasikan dengan beberapa komponen digital yang dapat dijelaskan pada Gambar.. Adapun D FlipFlop yang dipakai adalah jenis IC LS, buah gerbang AND (IC LS0) dan OR (IC ). Gambar. Data acak dan data I DATA DETAK DATA I DETAK I D SN D SN SNLS0 SNLS0 UA SNLS DATA SERI Gambar. Data acak dan data Gambar. menunjukkan hasil pembelahan data di lengan I yang berupa bitbit ganjil. Sedangkan Gambar. menunjukkan hasil pembelahan data di lengan yang berupa bitbit genap. Gambar. Rangkaian Paralel To Serial Converter... Pengamatan Sinyal Pembawa dan Pergeseran Fasa

Gambar atas menunjukkan sinyal sinus acuan 00 Hz dan di bawahnya adalah sinyal cosinus 00 Hz. Gambar. Sinyal OPSK untuk data. Gambar. Pergeseran fasa sinyal sinus dan cosinus. Gambar.0 menunjukkan bahwa saat data informasi 0 (data I = 0 dan data = ) modulator PSK akan mengeluarkan sinyal sin (ω c t º)... Pengamatan Keluaran Balanced Modulator Unjuk kerja modulator dapat dilihat dari Gambar.. Sinyal pertama adalah sinyal informasi untuk data masukan modulator, sedang sinyal kedua adalah sinyal keluaran modulator. Pada saat data input berlogika maka modulator akan mengeluarkan sinyal cosinus 00 Hz dan jika data input berlogika 0 maka modulator akan mengeluarkan sinyal cosinus 00 Hz. Gambar.0 Sinyal OPSK untuk data 0. Saat data informasi 00 (data I = 0 dan data = 0) modulator PSK akan mengeluarkan sinyal sin (ω c t º) seperti ditunjukkanpada Gambar.. Gambar. Keluaran modulator dan modulator I. Sinyal ketiga dari Gambar. adalah sinyal data untuk modulator I, dan keluaran modulator I ditunjukkan sinyal keempat. Saat data input berlogika maka modulator akan mengeluarkan sinyal sinus 00 Hz dan jika data input berlogika 0 maka modulator akan mengeluarkan sinyal sinus 00 Hz. Keluaran modulator dan modulator I merupakan sinyal BPSK karena menghasilkan sinyal berbeda fasa 0 untuk dua sinyal input yang berbeda... Pengamatan Keluaran Modulator PSK Sinyal PSK dihasilkan dari penjumlahan dua sinyal BPSK I dan BPSK. Sinyal keluaran rangkaian penjumlah dapat ditunjukkan gambargambar dibawah. sebagai berikut. Dari gambargambar dibawah ditunjukka perbandingan antara data informasi yang masuk dengan sinyal PSK yang dihasilkan modulator. Saat data informasi (data I = dan data = ) modulator PSK akan mengeluarkan sinyal sin (ω c t º) seperti ditunjukkan pada Gambar.. Gambar. Sinyal OPSK untuk data 00. Sedang saat data informasi 0 (data I = dan data = 0) modulator PSK akan mengeluarkan sinyal sin (ω c t º) seperti ditunjukkan pada Gambar.. Gambar. Sinyal OPSK untuk data 0.

Dari gambar dapat ditunjukkan bahwa sinyal keluaran dari penjumlahan merupakan sinyal yang fasanya berubahubah tergantung dari susunan bit yang masuk. Dari keempat gambar diatas terlihat bahwa terdapat tundaan antara data informasi dengan sinyal PSK yang dihasilkan rangkaian penjumlah. Hal tersebut terjadi pada proses pengubahan dari data serial ke data pararel.. Pengamatan Bentuk Sinyal dan Unjuk Kerja Demodulator Pengamatan terhadap bentuk sinyal dan unjuk kerja Demodulator PSK dilakukan terhadap semua bagian pada rangkaian demodulator, meliputi Blok carrier recovery, balanced modulator, LPF rekonstruksi, bit regenerator, clock recovery, dan konverter parelel ke serial. Sedang pengukuran dilakukan pada keluaran VCO dari PLL, respon frekuensi tapis pembentuk gelombang sinusoida dan respon frekuensi pada LPF rekonstruksi... Pengamatan Rangkaian Carrier Recovery... Rangkaian Pemangkat Empat Rangkaian pemangkat empat yang dirancang terdiri dari dua buah rangkaian pemangkat dua yang disusun seri. Gambar. menunjukkan sinyal PSK dan sinyal hasil pemangkatan. Dari gambar tersebut terlihat bahwa pada sinyal hasil pemangkatan masih terdapat pengaruh sinyal modulasi. Gambar. Sinyal hasil pemangkatan dua. Pada Gambar. ditunjukkan sinyal PSK dan sinyal yang telah dipangkatkan empat. Pada sinyal hasil pemangkatan empat sudah tidak terdapat pengaruh sinyal modulasi. Sinyal ini memiliki frekuensi f c. ditangani PLL sesuai dengan rangkaian RC pada masukan VCO. Pengujian VCO dilakukan dengan mengukur perubahan frekuensi keluaran VCO terhadap perubahan tegangan masukan. Pencatatan frekuensi dilakukan setiap perubahan masukan 0. V. Grafik hasil pengujian VCO diperlihatkan pada Gambar.. Dari grafik terlihat bahwa kenaikan frekuensi keluaran VCO proporsional terhadap perubahan tegangan input VCO untuk range tegangan antara. V. V. Diluar rang tersebut keluaran VCO mengalami saturasi. Hal ini tidak mempengaruhi kerja PLL karena VCO bekerja pada daerah pada proporsional. Gambar. Grafik frekuensi keluaran VCO terhadap tegangan masukan.... Pengamatan Sinyal Keluaran PLL Sinyal hasil pemangkatan empat diumpankan ke PLL. Jika frekuensi sinyal masukan tersebut berada pada jangkauan frekuensi yang dapat ditangani PLL dan memiliki level tengangan yang cukup maka PLL akan menghasilkan sinyal yang terkunci fasa maupun frekuensinya. Unjuk kerja PLL ditunjukkan pada Gambar.. Gambar pertama adalah sinyal hasil pemangkatan empat, dibawahnya adalah sinyal keluaran PLL dan sinyal LD (Lock Detector) dari MC0 yang menunjukkan apakah sinyal keluaran terkunci fasa terhadap masukan atau tidak. Dari Gambar. terlihat bahwa pada sinyal LD terdapat celah, yang menunjukkan terdapat pergeseran fasa antara sinyal masulan dan sinyal keluaran. Gambar. Detak keluran PLL dan LD. Gambar. Sinyal hasil pemangkatan empat.... Pengujian Osilator Terkendali Tegangan (VCO) Pengujian dilakukan untuk mengetahui batas atas dan batas bawah dari frekuensi masukan yang dapat... Pengamatan Rangkaian Pembagi Empat dan Penggeser Fasa Untuk mendapatkan sinyal dengan frekuensi fc, maka detak keluaran PLL harus dibagi empat, yang kemudian digeser untuk menghasilkan dua buah detak yang berbeda fasa 0. Bentuk sinyal dari hasil pembagi

empat dan pergeseran fasa dapat dilihat pada Gambar.... Sinyal pertama adalah sinus 00 Hz sinyal dibawahnya adalah sinyal cosinus 00 Hz. Gambar. Sinyal keluaran PLL dan pembagi empat. Sinyal pertama adalah sinyal keluaran PLL yang mempunyai frekuensi fc dengan fasa terkunci. Selanjutnya pada sinyal kedua dan ketiga ditampilkan sinyal pembagi empat yang mana merupakan sinyal persegi dengan frekuensi fc, yang satu dengan lainnya berbeda fasa sebesar 0.... Pengujian Tapis Lolos Bawah Pembentuk Sinusoida Pengujian dilakukan dengan menggunakan osiloscope digital 0 MHz sebagai alat ukur dan generator fungsi sebagai sumber masukan. Tegangan yang digunakn sebagai masukan adalah Vpp dengan rentang frekuensi dari 0. f c sampai 0 f c. Filter yang dirancang menghasilkan landaian sebesar 0 db/dekade. Hal ini berarti besarnya penguatan loop tertutup Acl untuk frekuensi diatas f c akan turun sebesar 0 db bersamaan dengan naiknya frekuensi dari ω ke 0ω. Nilai landaian yang diperoleh dari pengukuran mendekati dengan nilai landaian yang diharapkan yaitu sebesar 0 db seperti ditunjukkan pada grafik dari Gambar. dibawah. Gambar. Sinyal pembawa sin 00 dan cos 00 keluaran carrier recovery.. Pengamatan Sinyal Hasil Perkalian (Balanced Modulator) Sinyal keluaran dari balanced modulator merupakan hasil perkalian antara sinyal PSK dengan sinyal gelombang pembawa keluaran carrier recovery. Hasilnya adalah sinyal bakal informasi (base band) yang bercampur dengan sinyal frekuensi tinggi. Hasil perkalian antara sinyal PSK dan sinyal pembawa untuk modulator I dan modulator selengkapnya dapat dilihat di Tabel. pada Bab II. Dari Gambar.0 dapat diamati sinyal hasil perkalian antara sinyal PSK dan sinyal sinus 00 Hz pada kanal I. Sedang pada Gambar. dapat diamati sinyal hasil perkalian antara sinyal PSK dengan sinyal cosinus 00 Hz pada kanal. Sinyal pertama adalah sinyal pembawa dengan frekuensi 00 Hz. Sinyal kedua adalah sinyal hasil perkalian yang memiliki frekuensi dua kali frekuensi sinyal pembawa. Dari Gambar.0 juga dapat diamati bahwa sinyal hasil perkaian mengandung sinyal bakal informasi yaitu komponen dc (±½ dc V). Gambar. Grafik respon frekuensi tapis pembentuk sinyal sinusoida.... Pengamatan Pembentukan Sinyal Pembawa Untuk menjadi sinyal pembawa (carrier), sinyal dari pembagi empat harus dilewatkan ke sebuah tapis lolos bawah sehingga berbentuk sinusoida. Sinyal pembawa yang dihasilkan oleh carrier recovery adalah sinus 00 Hz untuk diumpankan ke modulator I dan cosinus 00 Hz untuk modulator. Sinyal gelombang pembawa untuk kedua kanal dapat dilihat pada Gambar Gambar.0 Sinyal hasil perkalian sinyal PSK dan sinyal sinus 00 Hz. Gambar. Sinyal hasil perkalian sinyal PSK dan sinyal cosinus 00 Hz.

.. Pengujian Tapis Lolos Bawah (LPF) Rekontruksi Pada pengujian tapis ini juga dilakukan dengan menggunakan osiloscope digital 0 MHz sebagai alat ukur dan generator fungsi sebagai sumber masukan. Tegangan yang digunakan sebagai masukan adalah 0. Vpp dengan rentang frekuensi dari 0 Hz sampai 0 Hz. Tapis yang dirancang menghasilkan landaian sebesar 0dB/decade seperti ditunjukkan pada Gambar.. Hal ini berarti besarnya penguatan ikal tertutup Acl untuk frekuensi diatas frekuensi cut off akan turun sebesar 0 db bersamaan dengan naiknya frekuensi dari ω ke 0ω. Nilai landaian yang diperoleh dari pengukuran tidas sama dengan nilai landaian yang diharapkan yaitu sebesar 0 db. Hal ini karena nilai tahanan dan kapasitor yang digunakan dalam rangkaian tapis tidak sesuai dengan nilai yang tertunjuk. Namun hal ini tidak mempengaruhi aksi tapis untuk menghilangkan pengaruh frekuensi tinggi (f c ) sehingga keluaran tapis hanya terdapat sinyal bakal informasi. Rangkaian bit regenerator akan mendapatkan sinyal informasi yang berbentuk bitbit data dari sinyal keluaran LPF yang masih berupa sinyal analog. Sinyal keluaran bit regenerator adalah sinyal data yang sesuai dengan data yang diterima untuk data paralel. Pengamatan unjuk kerja bit regenerator dilakukan pada Gambar.. Sinyal pertama dan ketiga adalah sinyal keluaran LPF kanal I dan, dibawahnya adalah sinyal keluaran bit regenerator yang merupakan data paralel dengan level tegangan Volt untuk keadaan tinggi dan 0 Volt untuk keadaan rendah. Level tegangan Volt saat kedaan tinggi diperoleh karena keluaran bit regenerator adalah juga keluaran gerbang EXNOR. Gambar. Respon frekuensi LPF Rekontruksi... Pengamatan Sinyal Keluaran LPF Rekonstruksi. Pengamatan sinyal keluaran tapis dilakukan pada Gambar., yaitu berupa sinyal keluaran modulator dan sinyal keluatan tapis. Untuk sinyal pertama dan kedua adalah untuk kanal I sedang sinyal ketiga dan keempat untuk kanal. Sinyal keluaran tapis merupakan sinyal data yang sesuai dengan data yang dikirimkan oleh modulator, tetapi masih berupa sinyal analog. Gambar. Sinyal keluaran LPF Rekontruksi kanal I dan kanal. Gambar. Sinyal keluaran Bit Regenerator kanal I dan kanal. Lebar bit keluaran bit regenerator tergantung dari level tegangan sinyal yang masuk dan pengaturan tegangan ambang (Treshold Voltage). Sehingga bila terdapat kesalahan pada lebar bit, maka hal tersebut dapat disebabkan oleh beberapa kemungkinan. Kesalahan biasanya terjadi pada bagian pengali sinyal, bagian penapisan atau pada penetapan tegangan ambang yang tidak sesuai... Pengamatan Unjuk Kerja Clock Recovery. Rangkaian clock recovery berfungsi untuk menghasilkan sinyal clock yang singkron dengan data paralel yang akan diubah menjadi data seri pada P/S converter Pengamatan untuk kerja clock recovery meliputi pengamatan terhadap sinyal pada rangkaian tunda ½ bit, rangkaian pengali (EXNOR), PLL dan pembagi dua.... Rangkaian Tunda Setengah Bit Dari Gambar. dapat dilihat unjuk kerja rangkaian penunda ½ bit. Sinyal atas adalah sinyal keluaran bit regenerator yang merupakan data informasi paralel dari kanal I, sedang sinyal di bawahnya adalah sinyal hasil tundaan. Rangkaian tunda yang digunakan adalah rangkaian RC sehingga sinyal yang masuk secara berangsur mengisi kapasitor hingga penuh. Lama waktu pengisian tergantung pada nilai R dan C yang digunakan. Dengan menggunakan R variable maka besarnya waktu pegisian dapat diatur sedemikian sehingga diperoleh tundaan waktu sebesar ½ bit... Pengamatan Sinyal Keluaran Bit Regenerator

Gambar. Penundaan ½ bit.... Rangkaian Pengali (EXNOR) Sinyal hasil pengalian antara sinyal data informasi dengan sinyal pergeserannya dapat diamati pada Gambar.. Sinyal sebelah atas merupakan sinyal data informasi dari kanal I dan sinyal dibawahnya adalah sinyal hasil perkalian. Sinyal hasil perkalian akan memiliki laju bit dua kali laju bit data I yang diumpankan. Sinyal ini selanjutnya diumpankan ke rangkaian PLL untuk mendapatkan detak 00 Hz.. Konverter Paralel ke Serial Untuk mendapatkan sinyal keluaran demodulator perlu dilakukan suatu proses dari datadata yang dihasilkan oleh bit regenerator dengan mengkonversikan data paralel dari kanal I dan kanal menjadi data seri dengan sebuah rangkaian converter. Masukan dari rangkaian P/S converter adalah data paralel dan detak dari tiap kanal. Konverter yang dirancang menggunakan dua buah gerbang AND dua masukan LS0 dan sebuah gerbang OR dua masukan LS. Setiap kanal data beserta detak kendalinya dimasukan ke gerbang AND.Karena detak pengendali data I dan data mempunyai logika yang berlawanan maka keluaran gerbang AND untuk data I dan akan bergantian. Operasi AND antara data I dan detak pengendalinya dapat dilihat pada Gambar.. Gambar. Sinyal hasil perkalian bit data dengan tundaanya.... PLL dan Pembagi Dua Sinyal detak keluaran PLL dan pembagi dua dapat diamati dari Gambar.. Gambar. Operasi AND antara data I dan detak pengendalinya. Untuk mendapatkan data serial maka dilakukan operasi OR pada data hasil operasi AND dari kanal I dan kanal. Keluaran dari gerbang OR ini adalah data yang sama dengan data yang dimasukan pada modulator. Gambar. menampilkan sinyal data seri yang diambil pada rangkaian PRG dari modulator yang akan dibandingkan dengan data seri hasil dari pendeteksian demodulator. Dari gambar. dapat dilihat terdapat tundaan waktu sebesar. ms antara data dari PRG dengan data keluaran demodulator.hal ini di sebabkan karena proses pengubahan dari data serial ke pararel pada modulator, tundaan tapis rekonstruksi, serta proses pengubahan data peralel ke serial disamping akumulasi penundaan dari tiaptiap komponen yang digunakan. Gambar. Detak keluaran clock recovery. Sinyal detak pertama merupakan sinyal keluaran PLL yang berfrekuensi 00 Hz, sedangkan sinyal kedua dan ketiga adalah sinyal detak yang telah dibagi dua dengan frekuensi ½ dari detak pertama dan mempunyai polaritas yang berlawanan. Kedua sinyal detak yang dihasilkan digunakan untuk mengontrol rangkaian P/S converter tiaptiap kanal. Detak kedua digunakan untuk mengkontrol data I sedang detak ketiga untuk mengendalikan data. Gambar. Data masukan dari PRG dan data keluaran demodulator.. Kesimpulan

. Dengan menggunakan sinyal carrier acuan dan sumber detak yang berasal dari satu sumber maka diperoleh sinyal yang singkron antara keduanya dengan delay minimal sehingga diperoleh sinyal PSK yang dapat diamati dengan jelas pergeseran fasanya... Dalam perancangan, hasil pengubahan data seri ke data pararel oleh Bit Splitter diperoleh Data I sebagai data ganjil untuk dikalikan dengan sinyal carrier sin c t dan Data sebagai data genap untuk carrier cos c t.. Dari Bit Splitter, Data parallel yang dihasilkan akan tertunda sebesar dua bit terhadap data input serial.. VCO yang dirancang mempunyai rentang frekuensi kerja antara khz sampai, khz untuk tegangan kendali masukan antara. V. V. Pengujian LPF Recontruction menghasilkan landaian sebesar 0 db/decade dengan frekuensi cut off 0 Hz. Terjadinya tundaan waktu antara data input modulator dengan data keluara demodulator sebesar. ms sebabkan karena proses pengubahan dari data serial ke pararel pada modulator, tundaan tapis rekonstruksi, disamping akumulasi penundaan dari tiaptiap komponen yang digunakan.. Saran. Format pengiriman pesan PONDASI belum menggunakan format data standar, diperlukan standarisasi format pengiriman pesan ke terminal penerima.. PONDASI sebagai penerima pesan hanya berfungsi pada sentral tertentu yang memiliki layanan CID, agar wilayah cakupannya semakin luas hendaknya PT TELKOM menyediakan layanan CID sebagai layanan standar telekomunikasinya.. PONDASI masih memerlukan pengembangan lebih lanjut agar pengiriman pesan dapat dilakukan dengan prosedur yang lebih mudah dan sederhana. DAFTAR PUSTAKA [] Munandar, Arief, Perancangan Perangkat Keras Sistem Modulasi Digital Binary Phase Shift Keying, Tugas Akhir, Universitas Diponegoro, Semarang, 00. [] Sharawi, Mohammad, Husam AbuAjwah, Digital Communication Training Kit, Electronics Engineering, Princess Sumaya University College for Technology, Jordan,. [] Haykin, Simon, Digital Communication, McGrawHill, Series in Electrical Engeneering, USA,. [] Tomas, Wayne, Advanced Electronic Communication System, rd Edition, Prentice Hall International, USA,. [] H.L Krauss ; C.W Bostian ; F.H Raab, Teknik Radio Benda Padat, Universitas Indonesia, Jakarta, 0. [] H. Young, Paul, Electronic Communication Technique, Fourth Edition, Prentice Hall International, USA,. [] Muflih, Muhamad ; Pengacak Suara dengan Menggunakan Pola Urutan Biner Acak Semu, Tugas Akhir, Jurusan Teknik Elektro Fakultas Teknik Universitas Diponegoro, Semarang, 00. [] Roddy, Dennis; Coolen, John., Electronic Communications, fourth edition, Prentice Hall, Englewood Cliffs New Jersey, [] J.Tocci, Ronald, Digital System, Principles Application, Fifth Edition, Prentice Hall, USA,. [0] A Gayakwad, Ramakant, OpAmps and Linier Integrated Circuits, th Edition, Prentice Hall International Inc, New Jersey, 000. [] Franco, Sergio, Design with Operational Amplifiers and Analog Integrated Circuits, nd, Mc GrawHill Book Company, Singapore,. [] F Coughlin, Robert and Frederick F Driscoll, Ir. Herman Widodo Soemitro, Penguat Operasional dan Rangkaian Terpadu Linier, PT. Erlangga, Jakarta,. [] Barker, Forrest, Communications Electronics: Systems, Circuits, and Devices, Prentice Hall International [] W Hughes Frederick, Panduan OpAmp, edisi kedua, Elex media Komputindo, Jakarta [] Sklar, Bernard, Digital Communication Fundament and Application, Prentice Hall, New Jersey,. [] Roody, Dennis; Coolen, John, Elektronic Communication, th Edition, Printice Hall, New Jersey, 0. [] [] Paul Malvino, Albert, PhD, PrinsipPrinsip Elektronik, Edisi ketiga Jilid, Erlangga, Jakarta,. [] Malvino, Jacob, Phd, Elektronika Terpadu, Jilid, Erlangga, Jakarta,. [0] [] Tischler, Morris, Telecommunication A Text Lab Manual, Second Edition, McGraw Hill, New York, 0. [] Robert, F.F Driscoll Frederick, Penguat Operational dan Rangkaian terpadu Linier, Elex Media Komputindo, Jakarta, 0. [] TobeyGraemeHudsman, Operation Amplifier and Application, McGraw Hill USA,. [] W Hughes Frederick, Panduan OpAmp, edisi kedua, Elex media Komputindo, Jakarta [] Arianto Rachmat Pembangkit UHF,Tugas Akhit, TE UNDIP Transmisi Tu

Penulis Ariyono Hidayat F LF0 Mahasiswa Teknik Elektro Universitas Diponegoro, Konsentrasi Telekomunikasi,, angkatan. Penyusunan Tugas Akhir Dilaksanakan di Div RisTI dan Lab. Dasar Universitas Diponegoro.