Karakteristik Cache Memory (Pertemuan ke-13)

dokumen-dokumen yang mirip
CACHE MEMORI (BAGIAN 3)

Cache Memori (bagian 3)

Mempercepat kerja memori sehingga mendekati kecepatan prosesor. Memori utama lebih besar kapasitasnya namun lambat operasinya, sedangkan cache memori

Cache Memori (bagian 1)

Soal Tugas 9: PBL (PR)

Cache Memory Direct Mapping (Pertemuan ke-11)

Pertemuan Ke-10 Cache Memory

DCH1B3 Konfigurasi Perangkat Keras Komputer

Pertemuan ke 9 Memori

Sistem Bus (Pertemuan ke-10)

Aditya Wikan Mahastama

Pertemuan ke 5 Cache Memory. Computer Organization Dosen : Eko Budi Setiawan

Pertemuan 8 : Sistem Memory

Hanif Fakhrurroja, MT

Disusun oleh: Endro Ariyanto. Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom

Cache Memori (bagian 2)

TUGAS ARSITEKTUR DAN ORGANISASI KOMPUTER PERKEMBANGAN MEMORY PADA PROSESOR INTEL

VIRTUAL MEMORY. Gambar 1. Struktur Umum Overlay

BUS, Cache & Shared Memory. Team Dosen Telkom University 2016

Memori Utama. (Pertemuan ke-5) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom

Chapter 4 Internal Memory

Performance. Team Dosen Telkom University 2016

Algoritma Pergantian Halaman

Algoritma Pergantian Page (Page Replacement) Heri Kurniawan OS-Gasal 2009/2010

3. Apa kekurangan paging sederhana dibandingkan dengan paging pada virtual memory?

Sekolah Tinggi Teknologi Adisutjipto Yogyakarta

Operating System: An Overview. Ch. 8: Virtual Memory. Page Replacement Algorithms. Chapter Objectives. Agenda. Page Replacement Algorithms

RENCANA PEMBELAJARAN SEMESTER (RPS)

Konsep Organisasi dan Arsitektur Komputer (Pertemuan ke-2)

Nama : Damas Fahmi Assena NIM : Prodi : Teknik Informatika R2

Alamat Logika dan Fisik

RENCANA PEMBELAJARAN SEMESTER (RPS)

Konsep dasar memori virtual

PROGRAM STUDI S1 SISTEM KOMPUTER UNIVERSITAS DIPONEGORO. Oky Dwi Nurhayati, ST, MT

Soal-jawab Quiz 1. Oleh: Endro Ariyanto (END) Oktober 2008

Pengertian Sistem Bus, Cache Memory, Memory Internal Dan Memory Eksternal

MEMORI VIRTUAL. Sistem Operasi TIKB1023 Munengsih Sari Bunga. Politeknik Indramayu. TIKB1023/Sistem Operasi/MSB 1

RENCANA PEMBELAJARAN SEMESTER. No.RPS/PTE/PTI6208 Revisi/Tgl : 00/18 Agustus 2015 Semester 2 Hal 1 dari 7

PERKEMBANGAN MEMORY PROCESSOR INTEL

Understanding Operating Systems Fifth Edition

ORGANISASI KOMPUTER SISTEM MEMORI MATA KULIAH: MEMORI CHACE, MEMORI VIRTUAL, PENYIMPANAN SEKUNDER

Disk & Memory Semester Ganjil 2014 Fak. Teknik Jurusan Teknik Informatika.

Sistem Bus. (Pertemuan ke-10) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom. (INTERKONEKSI antar BAGIAN UTAMA KOMPUTER)

MEMORI. Secara garis besar, memori dapat diklasifikasikan menjadi dua bagian yaitu memori utama dan memori pembantu.

Eksekusi instruksi Tipe R, LW-SW, Beq, dan Jump (Pertemuan ke-24)

EVALUASI PENGARUH FUNGSI PEMETAAN TERHADAP KINERJA DAN KONSUMSI DAYA CACHE MEMORY

Pertemuan ke 5 BAB IV Sintesis Rangkaian Sekuensial (2) Deskripsi Manfaat Relevansi Learning Outcome Materi I. Rangkaian Memori Terbatas RAM dinamik

Virtual Memory. Latar Belakang Demand Paging Pembuatan Proses Page Replacement Alokasi Frame Thrashing Contoh Sistem Operasi

Memori Utama. (Pertemuan ke-4) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom. Diedit ulang oleh: Endro Ariyanto

DCH1B3 Konfigurasi Perangkat Keras Komputer

CARA KERJA CACHE MEMORY

Simple As Posible - 1

DASKOM & PEMROGRAMAN. Dani Usman

1. Jelaskan karakteristik memori lengkap beserta contohnya

GARIS-GARIS BESAR PROGRAM PERKULIAHAN (GBPP)

BAB V VIRTUAL MEMORY. Tujuan: 1. Menggetahui penggunaan virtual memori dalam komputer 2. Mengetahui peran virtual memori dalam sistem operasi

Virtual Memory Ch. 9. Virtual Memory. SISTIM OPERASI (Operating System) IKI Johny Moningka

Input/Output. (Pertemuan ke-9) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom. Diedit ulang oleh: Endro Ariyanto

Organisasi & Arsitektur Komputer

Disain Cache pada Sistem Komputer

Bab 8. Memori Virtual POKOK BAHASAN: TUJUAN BELAJAR: 8.1 LATAR BELAKANG

Konsep Dasar Struktur Data. Struktur Data

Manajemen Memori Virtual

Pengelolaan Keterbatasan dan Pencirian

Eksekusi instruksi Tipe R, LW-SW, Beq, Jump, dan Model Pengalamatan (Pertemuan ke-24)

Sistem Operasi Komputer

Algoritma Penggantian Cache Sebagai Optimalisasi Kinerja pada Proxy Server

Nama : Muhammad Fadlan NIM : Kelas : 21 Prodi : Teknik Informatika Universitas Mercu Buana Yogyakarta

Organisasi & Arsitektur Komputer

PENGANTAR ORGANISASI DAN ARSITEKTUR KOMPUTER ARSITEKTUR SISTEM MEMORI

Sistem Operasi Pertemuan 1 Arsitektur Komputer. (Penyegaran) H u s n i Lab. Sistem Komputer & Jaringan Teknik Informatika Univ.

::

Pertemuan #5: Memori dan Memori Virtual

Aditya Wikan Mahastama

Sistem Operasi 9. Virtual Memory. Antonius Rachmat C, S.Kom, M.Cs

Virtual Memory. Latar Belakang. Latar Belakang (cont.) Virtual Memori

Pertemuan 10 MEMORI INTERNAL

PERKEMBANGAN MEMORI DI PROSESOR INTEL ARSITEKTUR KOMPUTER & ORGANISASI

- Istilah-istilah RAM : 1. Speed 2. Megahertz 3. PC Rating 4. CAS Latency Penjelasan lebih lengkap disini

1. PENDAHULUAN 1.1. LATAR BELAKANG MASALAH

PERKEMBANGAN MEMORY PROCESSOR AMD

Bab 9: Virtual Memory. Latar Belakang

JENIS JENIS RAM. Eky Windriya Syafitri TI Sore

IKI20210 Pengantar Organisasi Komputer Kuliah no. 6c:Cache Memory. Bobby Nazief Johny Moningka

MEMORI INTERNAL Minggu 9

In te rn al Me m ori

Struktur Sistem Komputer

Tujuan Pembelajaran. Memahami pengalamatan dengan menggunakan paging

Tempat Penyimpanan dan Struktur File. by: Ahmad Syauqi Ahsan

Disusun oleh: Endro Ariyanto (END) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom

Arsitektur dan Organisasi Komputer { Cache Memory }

Memori Linux. Anggota Kelompok : Jani RR Siregar Martin Leonard T Y Muhamad Mulki A

Organisasi dan Arsitektur Komputer

PENDAHULUAN Apa Arti Istilah-istilah pada RAM?

Keuntungan Virtual Memory

ARSITEKTUR ORGANISASI KOMPUTER MEMORY

Dalam bahasan instruksi telah dipahami cara bekerjanya ALU, register, dan Memori dalam mengeksekusi sebuah instruksi.

Rencana Perkuliahan Sistem Operasi CSG3E3 2015/2016

Organisasi dan Arsitektur Komputer : Perancangan Kinerja. Chapter 4 Memori Internal. (William Stallings) Abdul Rouf - 1

Arsitektur Prosesor MIPS Multi Siklus (Pertemuan ke-27)

Transkripsi:

Soal Tugas 10: PBL (PR) Karakteristik Cache Memory (Pertemuan ke-13) Disusun oleh: Endro Ariyanto Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom Maret 2015

1. Yang tidak termasuk dalam jenis replacement algorithms pada associative dan set associative adalah.. (nilai 5) A. H/W transparancy B. Random C. Least Recently used (LRU) D. First in first out (FIFO) E. Least frequently used 2. Algoritma Penggantian yang paling cocok untuk direct mapping adalah? (nilai 5) A. LFU B. FIFO C. LRU D. random E. salah semua 3. Pada metode LFU, jika frekuensi pengaksesan setiap data nilainya sama, maka data yang diganti adalah. (nilai 5) Organisasi dan Arsitektur Komputer CSG2G3/2015 #1

4. Misal sebuah cache memory hanya terdiri dari 5 baris saja. Mula mula cache belum ada isinya. Berikut ini urutan pengaksesan data yang berada di cache memory : a b e c d a - b c e d b b c a e (next). Jika algoritma penggantian yang digunakan adalah LFU dan setelah data e (next) datang data f, maka data yang diganti adalah... (nilai 5) 5. Misal sebuah cache memory hanya terdiri dari 5 baris saja. Mula-mula cache memory belum ada isinya. Berikut ini urut-urutan pengaksesan data yang berada di cache memory: (start) p q t r s p u q v r t s w... Jika algoritma penggantian yang digunakan adalah FIFO dan setelah data terakhir (w) diakses kemudian datang data x, maka data yang diganti adalah... (nilai 5) A. p B. s C. q D. t E. r Organisasi dan Arsitektur Komputer CSG2G3/2015 #2

6. Misal sebuah cache memory hanya mampu menampung 5 data saja. Mulamula cache memory belum ada isinya. Berikut ini urut-urutan pengaksesan data yang berada di cache memory: (start) p-q-t-r-s-p-u-q-v-r-t-s-w-s-t-r-u-... Jika masuk data x, maka nama algoritma penggantian dan data yang diganti masing-masing adalah... (nilai 10) A. FIFO data r B. LFU + FIFO data w C. LRU data u D. LFU data q E. tidak ada jawaban yang benar 7. Misal sebuah cache memory terdiri dari 6 baris saja. Mula-mula cache belum ada isinya. Berikut urutan-urutan pengaksesan data yang berada di cache memory : a b e c d a b c e d b b c a e (next). Jika algoritma penggantian yang digunakan adalah LRU dan setelah data e (next) datang data p, maka data yang diganti adalah. (nilai 5) Organisasi dan Arsitektur Komputer CSG2G3/2015 #3

8. Misal sebuah cache memory hanya terdiri dari 5 baris saja. Mula-mula cache memory belum ada isinya. Berikut ini urut-urutan pengaksesan data yang berada di cache memory: a b c p d q a b c e d b b c e (next). Jika algoritma penggantian yang digunakan adalah LRU dan setelah data e (next) datang data f, maka data yang diganti adalah... (nilai 5) A. a B. b C. c D. d E. e 9. Update data hanya dilakukan di cache memory. Ketika baris di cache memory akan ditempati oleh data lain maka data lama di-copy-kan ke memori hanya jika data tersebut telah mengalami perubahan. Pernyataan tersebut merupakan ciri dari... (nilai 5) A. Penulisan cache secara write through B. Penulisan cache secara write back C. Penulisan cache coherency D. Penulisan cache bus watching with write through E. Penulisan non cacheable memory Organisasi dan Arsitektur Komputer CSG2G3/2015 #4

10. Jika Replacement Algorithm mempunyai empat jenis algoritma, maka Write Policy mempunyai dua jenis penulisan yaitu Write Through dan Write Back. Sebutkan kelebihan dan kekurangan dari metode penulisan Write Through! (nilai 10) 11. Berdasarkan nilai hit ratio, tuliskan urut-urutan 3 metode mapping dimulai dari yang mempunyai hit ratio paling tinggi. Lengkapi jawaban dengan alasannya! (nilai 10) 12. Manakah pernyataan yang salah mengenai cache memory di bawah ini? (nilai 5) A. Pada metode set associative mapping, jika jumlah baris dalam satu set sama dengan jumlah baris dalam cache memory tersebut, maka karakteristiknya sama dengan metode associative mapping B. Pada metode set associative mapping, jika dalam satu set hanya terdiri dari satu baris, maka karakteristiknya sama dengan metode direct mapping C. Prosesor Intel menggunakan metode set associative mapping karena metode tersebut merupakan metode paling cepat ketika dilakukan pencarian data di cache memory D. Karakteristik metode direct mapping berlawanan dengan metode associative mapping E. Implementasi metode associative mapping membutuhkan jumlah hardware lebih banyak Organisasi dan Arsitektur Komputer CSG2G3/2015 #5

13. Buatlah kesimpulan berdasarkan grafik hasil simulasi yang membandingkan pengaruh ukuran cache memory L1 dan L2 terhadap hit ratio di bawah ini! (nilai 15) Organisasi dan Arsitektur Komputer CSG2G3/2015 #6

14. Sebuah prosesor Intel Core Duo keluaran 2005 memiliki frekuensi 1500-2160 MHz, cache level 1 data sebesar 32 kb/inti, cache level 1 instruksi sebesar 32 kb/inti, cache level 2 di chip sebesar 2 MB. Prosesor tersebut tergolong jenis... (nilai 5) A. Off-chip, one-level, unified cache B. Off-chip, one-level, split cache C. On-chip, one-level, unified cache D. Off-chip, multilevel, unified cache E. On-chip, multilevel, split cache 15. Yang bukan karakteristik Split cache adalah. (nilai 5) A. Mendukung eksekusi instruksi secara paralel B. Dapat mencegah contention cache C. Data dan instruksi disimpan pada cache yang sama D. Hit rate lebih rendah daripada unified cache Organisasi dan Arsitektur Komputer CSG2G3/2015 #7

Catatan: 1. PBL (PR) dikerjakan sesuai dengan kelompok kecil (3-4 mhs) 2. Jawaban PR ditulis dengan tangan 3. Harus dituliskan nomor kelompok, nama, NIM, persentase keterlibatan setiap anggota kelompok dalam mengerjakan PR (0-100) 4. Harus ada tanda tangan anggota tim yang ikut mengerjakan 5. Dikumpulkan paling lambat Rabu 18 Maret 2015 pukul 17.00 di LC lantai 5 (ruang BPP) 6. Tiga kelompok yang mengumpulkan pertama kali (dibuktikan dengan mengisi tabel yang telah disediakan) akan mendapatkan bonus masing-masing 10. Organisasi dan Arsitektur Komputer CSG2G3/2015 #8