LAPORAN PRAKTIKUM RANGKAIAN LOGIKA (TEGANGAN KERJA DAN LOGIKA)

dokumen-dokumen yang mirip
1. TEGANGAN KERJA DAN LOGIKA

MODUL I TEGANGAN KERJA DAN LOGIKA

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

IC (Integrated Circuits)

Jurusan Teknik Elektro Fakultas Teknik Universitas Surabaya

MODUL II GATE GATE LOGIKA

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

2. GATE GATE LOGIKA. I. Tujuan 1. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika.

PARAMETER GERBANG LOGIKA

GERBANG LOGIKA DIGITAL

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang

BAB III RANGKAIAN LOGIKA

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

RANGKAIAN LOGIKA DISKRIT

Gambar 1.1 Konfigurasi pin IC 74LS138

LAPORAN PRAKTIKUM DIGITAL

LAPORAN PRAKTIKUM PERANCANGAN SISTEM DIGITAL PARAMETER GERBANG LOGIKA. Kelas : TEK A2-P2 Nama : Bayyu Putra Hadhiana P.

Gambar 1.1 Logic diagram dan logic simbol IC 7476

BAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang

MODUL 04 PENGENALAN TRANSISTOR SEBAGAI SWITCH

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR

DIODE TRANSISTOR LOGIC (DTL)

Jobsheet Praktikum ENCODER

LAPORAN PRAKTIKUM DIGITAL

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)

Transistor-Transistor Logic (TTL)

Jobsheet Praktikum FLIP-FLOP J-K

Jobsheet Praktikum FLIP-FLOP S-R

Gambar 1.1 Analogi dan simbol Gerbang NAND Tabel 1.1 tabel kebenaran Gerbang NAND: A B YAND YNAND

X = A Persamaan Fungsi Gambar 1. Operasi NOT

Tabel 1. Karakteristik IC TTL dan CMOS

BAB III RANGKAIAN LOGIKA

BAB III. Perencanaan Alat

GERBANG LOGIKA LANJUTAN

BAB II ALJABAR BOOLEAN DAN GERBANG LOGIKA

PERANCANGAN SISTEM DIGITAL Rangkaian Logika Pernantin Tarigan Edisi ke-2 USU Press

ANALISA ADC 0804 dan DAC 0808 MENGGUNAKAN MODUL SISTEM AKUISISI DATA PADA PRAKTIKUM INSTRUMENTASI ELEKTRONIKA

8. TRANSFER DATA. I. Tujuan

Prototipe Alat Pengontrol Lampu Rumah Berbasis Android Dan Arduino UNO

Gambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND

GERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori

BAB III GERBANG LOGIKA BINER

Modul 5 : Rangkaian Sekuensial 1

EMS. 2 A Dual H-Bridge

LAB #1 DASAR RANGKAIAN DIGITAL

MODUL I GERBANG LOGIKA

PERCOBAAN 3 RANGKAIAN OP AMP

Workshop Instrumentasi Industri Page 1

LAPORAN PRAKTIKUM LABORATORIUM DIGITAL

EMULASI GERBANG LOGIKA TUNGGAL MULTIFUNGSI MENGGUNAKAN MIKROPENGENDALI ATMEGA8A

Gerbang Logika Dasar I

Jobsheet Praktikum DECODER

GERBANG LOGIKA. Percobaan 1. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Tujuan :

Teknologi Implementasi: CMOS dan Tinjauan Praktikal

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 2 (PENGUAT INVERTING)

I. Tujuan Praktikum. Mampu menganalisa rangkaian sederhana transistor bipolar.

Jobsheet Praktikum FLIP-FLOP D

Gambar 1.1 Analogi dan simbol Gerbang NOT/INVERTER. Tabel 1.1 tabel kebenaran Gerbang NOT/INVERTER: Masukan Keluaran A

MODUL 3 GERBANG LOGIKA DASAR

1 DC SWITCH 1.1 TUJUAN

LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER)

Rangkaian TTL. TKC305 - Sistem Digital Lanjut. Eko Didik Widianto. Prodi Sistem Komputer - Universitas Diponegoro. Rangkaian TTL

BAB III PERANCANGAN ALAT. Dalam perancangan dan realisasi alat pengontrol lampu ini diharapkan

Simulasi Rancangan Gerbang Logika 3 Wide - 3 Input AND-Or-Inverter teknologi ECL

LAPORAN LABORATORIUM ELEKTRONIKA ANALOG

BAB III PERANCANGAN. Microcontroller Arduino Uno. Power Supply. Gambar 3.1 Blok Rangkaian Lampu LED Otomatis

BAB III PERENCANAAN. Pada bab ini akan dijelaskan langkah-langkah yang digunakan dalam

ELEKTRONIKA DIGITAL DASAR

EMS. 1 A Dual H-Bridge

MODUL PRAKTIKUM RANGKAIAN ELEKTRONIKA DASAR

Perancangan dan Integrasi Sistem

BAB III PERANCANGAN ALAT

LAPORAN PRAKTIKUM. Disusun Untuk Memenuhi Salah Satu Tugas Kelompok Mata Kuliah Praktikum Teknik Digital Dosen Pengampu Dr.Enjang A.Juanda,M.pd.,M.T.

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

BAB IV : RANGKAIAN LOGIKA

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)

PERCOBAAN DIGITAL 01 GERBANG LOGIKA DAN RANGKAIAN LOGIKA

Praktikum Rangkaian Elektronika MODUL PRAKTIKUM RANGKAIAN ELEKRONIKA

JOBSHEET 2 PENGUAT INVERTING

MEMORI. (aktif LOW). Kaki 9 A0 D A1 D A2 D A3 D A4 D A5 D A6 D A7 D7 23 A8 22 A9 19 A10 21 W 20 G 18 E 6116

Percobaan 9 Gerbang Gerbang Logika

RENCANA PELAKSANAAN PEMBELAJARAN ( RPP )

GERBANG LOGIKA DASAR

BAB II PENDEKATAN PEMECAHAN MASALAH. Tombol kuis dengan Pengatur dan Penampil Nilai diharapkan memiliki fiturfitur

Jobsheet Praktikum REGISTER

MODUL DASAR TEKNIK DIGITAL

KONSEP RANGKAIAN GERBANG LOGIKA. Untuk Sekolah Menengah Kejuruan Edisi Tahun 2017

Modul 3. Asisten : Catra Novendia Utama ( ) : Derina Adriani ( )

Dari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1.

JOBSHEET PRAKTIKUM 8 HIGH PASS FILTER

RANCANG BANGUN ALAT PENGAMANAN PERLINTASAN KERETA API MENGGUNAKAN SENSOR INFRAMERAH

BAB IV PENGUJIAN DAN ANALISA

IC atau integrated circuit adalah komponen elektronika semikonduktor yang merupakan gabungan

LAPORAN PRAKTIKUM PERCOBAAN 4 DIODA ZENER KELOMPOK 6 : 1. Setya Arief Pambudi (21) 2. Suci Indah Asmarani (22) 3. Syahadah Rizka Anefi (23)

Kuliah#7 TSK205 Sistem Digital - TA 2013/2014. Eko Didik Widianto. 21 Maret 2014

BAB IV PENGUJIAN ALAT DAN ANALISA HASIL PENGUJIAN

Praktikum Rangkaian Elektronika MODUL PRAKTIKUM RANGKAIAN ELEKRONIKA

Transkripsi:

LAPORAN PRAKTIKUM RANGKAIAN LOGIKA (TEGANGAN KERJA DAN LOGIKA) DISUSUN OLEH : NAMA : SALAHUDDIN NIM : 7034007 KELAS : E1 KEMENTERIAN PENDIDIKAN DAN KEBUDAYAAN POLITEKNIK NEGERI LHOKSEUMAWE JURUSAN TEKNIK ELEKTRO PROGRAM STUDI TEKNIK ELEKTRONIKA 2012

LEMBARAN PENGESAHAN Nomor Praktikum Nama Praktikan : I/E1/SMT3/2012 : Salahuddin Nim : 7034007 Nama Partner Kerja : 1. S. Munazzar 2. S.M. Assegaf 3. M. Nasir Judul Praktikum : Tegangan Kerja dan Logika Tanggal Praktikum : 19 Maret 2012 Tanggal Selesai : 26 Maret 2012 Tanggal Penyerahan Laporan : 2 April 2012 Dosen Pembimbing : Salahuddin, SST Sayed Munazzar, ST Nilai : Buketrata,..April 2012 Dosen Pembimbing Praktikan Salahuddin, SST Sayed Munazzar, ST Salahuddin NIP. 197405 200012 1 001 NIP. NIM. 7034007

1. TEGANGAN KERJA DAN LOGIKA I. Tujuan 1. Menyelidiki Tegangan Kerja dari Integrated Cicuit (IC) Digital keluarga TTL. 2. Membuktikan Tegangan Logika IC Digital keluarga TTL II. Dasar Teori Texas Instrument memperkenalkan standar pertama dari rangkaian Transistor Transistor Logic (TTL) seri 5400/7400 telah menjadi salah satu keluarga TTL yang paling luas penggunaannya. Seri 7400 lebih umum digunakan karena seri 5400 khusus dipergunakan untuk keperluan militer dan dapat bekerja pada rentang temperatur dan catu daya dalam range yang lebih besar. Seri 7400 bekerja pada rentangan temperatur 0 o C 70 o C dengan catu daya (Vcc) dari 4,75 volt sampai 5,25 volt. Seri 5400 lebih fleksibel karena dapat bekerja pada temperatur 55 o C sampai +125 o C dengan catu daya dari 4,5 volt sampai 5,5 volt. Kedua seri ini umumnya memiliki kemampuan untuk mengendalikan atau mengumpan inputinput yang lain. Tabel berikut menunjukkan tingkattingkat (levels) tegangan input dan output untuk seri 7400. Hargaharga minimum dan maksimum yang ditunjukkan adalah keadaan yang paling buruk dari catu daya, temperatur dan keadaan pembebanan. Minimal Nominal Maksimal VOL (v) 0,2 0,4 VOH (v) 2,4 3,6 VIL (v) 0,8 VIH (v) 2,0 dimana : V IH = Tegangan masukan (input) untuk logika 1 V IL = Tegangan masukan untuk logika 0 V OH = Tegangan keluaran (output) untuk logika 1 V OL = Tegangan keluaran untuk logika 1 Dari tabel dapat dimengerti bahwa pada logika 0 (LOW) tegangan noise margin yang dijamin adalah: V NL = V IL (max) V IH (max) = 400 mv Sedangkan pada logika 1 (HIGH) tegangan noise margin juga 400 mv, yaitu V NH = V OH (min) V IH (min) = 400 mv Jadi kasus terburuk yang dijamin noise margin untuk seri 7400 adalah 400 mv. Pada operasi yang sesungguhnya tegangan dc noise margin lebih besar, yaitu : V NL = 1V dan V NH = 1,6 V

Rangkaian logika TTL dasar adalah NAND gate yang dalam keadaan umum mengambil arus supply Icc = 2 ma, maka daya yang diserap (power dissipation) adalah : 2mA*5V = mw. Sedangkan waktu perambatan (propagation delay) ratarata rangkaian ini adalah : 9 ns. Untuk seri TTL yang lain dapat dilihat dari Tabel berikut : Seri Waktu Perambatan (ns) Daya (mw) FanOut 74L00 33 1 74H00 6 23 74S00 3 23 74LS00 9,5 2 III. Tugas Pendahuluan Gambarkan blok diagram dan susunan pin (kaki) dari IC di bawah ini berdasarkan referensi yang ada : a. SN 7400 e. SN 7432 b. SN 7402 f. SN 7476 c. SN 7404 g. SN 7486 d. SN 7408 Buatlah salinan tugas ini untuk anda sendiri, karena data IC ini sangat dibutuhkan selama anda mengikuti mata kuliah Praktikum Rangkaian Logika. IV. Diagram Rangkaian Gambar 1

Gambar 2 V. Peralatan dan Komponen 1. Catu daya variabel 0 15 V DC : 1 buah 2. Catu daya 5V DC : 1 buah 3. Voltmeter : 2 buah 4. Modul soket IC : 1 buah 5. Modul LED : 1 buah 6. Rangkaian terpadu (IC) 7400 : 1 buah 7402 : 1 buah 7404 : 1 buah 7408 : 1 buah 7432 : 1 buah 7. Kabel penghubung secukupnya. VI. Langkah Kerja A. Tegangan kerja 1. Buatlah rangkaian seperti gambar 1 dengan menggunakan IC 7400. 2. Bila telah benar laporkan kepada instruktur. 3. Hidupkan catu daya. 4. Ubahlah tegangan Vcc sesuai dengan tabel pengamatan 1. 5. Amati tegangan output Vo dan indikator LED serta catat pada tabel pengamatan 1. 6. Ulangi prosedur (1) s/d (5) untuk NOT gate dan NOR gate. 7. Ulangi prosedur (6) untuk OR gate. B. Tegangan logika 1. Buatlah rangkaian seperti diagram rangkaian pada gambar 2. 2. Hidupkan catu daya. 3. Ubahlah tegangan input Vin sesuai tabel pengamatan 2. 4. Untuk setiap pengubahan amati tegangan output Vo dan indikator LED serta catat pada tabel. 5. Ulangi prosedur (1) s/d (4) untuk gate NOT, NOR, AND dan OR. 6. Buka rangkaian dan kembalikan peralatan dan komponen serta buat laporan sementara. Catatan : Indikator LED, Mati = M Redup = R Terang = T

VII. Tabel Hasil Percobaan Tabel 1. Tegangan kerja IC TTL Vcc NAND Gate OR Gate AND Gate NOR Gate NOT Gate Vo (Volt) LED 0 0,5 1,0 1,5 2,0 2,5 3,0 3,5 4,0 4,5 5,0 Tabel 2. Tegangan logika IC TTL Vi NAND Gate OR Gate AND Gate NOR Gate NOT Gate Vo (Volt) LED 0 0,5 1,0 1,5 2,0 2,5 3,0 3,5 4,0 4,5 5,0

VIII. Analisa IX. Kesimpulan X. Daftar Pustaka