Cache, Memori Virtual, Dasar - Dasar I/O
|
|
- Veronika Kusuma
- 7 tahun lalu
- Tontonan:
Transkripsi
1 Cache, Memori Virtual, Dasar - Dasar I/O Topik Hari Ini: Hirarki cache Memori virtual Overview I/O Dasar - dasar disk RAID 1
2 Hirarki Cache Data dan instruksi disimpan dalam chip DRAM - DRAM adalah teknologi dengan densitas bit yang tinggi, tapi buruk di latensi - sebuah akses data ke memori membutuhkan 300 siklus! Maka, sebagian data disimpan di dalam prosesor dalam struktur yang dinamakan cache - cache menggunakan teknologi SRAM, yang lebih cepat, tapi densitas bitnya lebih rendah Browser Internet juga me-cache halaman web - konsep yang sama 2
3 Hirarki Memori Semakin jauh, kapasitas dan latensi bertambah Register 1KB 1 siklus Cache L1 data atau instruksi 32KB 2 siklus Cache L2 2MB 15 siklus Memori 1GB 300 siklus Disk 80 GB 10M siklus 3
4 Lokalitas Mengapa cache berfungsi? Lokalitas temporal: jika anda akhir - akhir ini menggunakan beberapa data, anda sangat mungkin akan menggunakan lagi Lokalitas spasial: jika anda akhir - akhir ini menggunakan beberapa data, anda sangat mungkin akan mengakses data di sekitarnya Tanpa hirarki: rata - rata waktu akses untuk data: 300 siklus 32 KB 1-siklus cache L1 yang memiliki laju hit 95%: rata - rata waktu akses = 0.95 x x (301) = 16 siklus 4
5 Mengakses Cache Byte address Offset 8-byte words 8 words: 3 index bits Direct-mapped cache: setiap address dipetakan ke sebuah alamat yg unik Data array Sets 5
6 Array dari Tag Byte address Tag 8-byte words Compare Direct-mapped cache: setiap address dipetakan ke sebuah alamat yg unik Tag array Data array 6
7 Contoh Pola Akses Byte address Tag Asumsi addressnya memiliki lebar 8 bit Berapakah yang meminta address berikut yang hit / miss? 4, 7, 10, 13, 16, 68, 73, 78, 83, 88, 4, 7, 10 8-byte words Compare Direct-mapped cache: setiap address dipetakan ke sebuah alamat yg unik Tag array Data array 7
8 Meningkatkan Ukuran Line Byte address Tag Offset Ukuran line cache yg lebih besar array tag yg lebih kecil, miss yg lebih sedikit krn lokalitas spasial 32-byte cache line size or block size Array tag Array data 8
9 Associativity Byte address Associativity set konflik yg lbh sedikit; power banyak terbuang karena pembacaan data dan tag yang ganda Tag Way-1 Way-2 Tag array Perbandingan Array Data 9
10 Associativity Byte address Berapa banyak hit offset/indeks/tag jika sebuah cache memiliki 64 set, setiap set memiliki 64 byte, 4 way? Tag Way-1 Way-2 Array tag Perbandingan Array Data 10
11 Contoh Data cache sebesar 32 KB 4-way set-associative dengan 32 byte ukuran line Berapa set? Berapa bit indeks, bit offset, bit tag? Berapa besar array tagnya? 11
12 Miss dari Cache Saat miss menulis, anda bisa punya pilihan antara membawa blok ke cache (write-allocate) atau tidak (write-no-allocate) Saat miss membaca, anda selalu membawa blok ke cache (lokalitas spasial atau temporal) - blok mana yang diganti? tidak ada pilihan untuk direct-mapped cache memilih secara acak way yang akan diganti mengganti way yang paling jarang dipakai (LRU) penggantian FIFO (round-robin) 12
13 Menulis / Write Ketika kita menulis ke sebuah blok, apakah juga membaharui kopi di L2? write-through: setiap menulis di L1 -> menulis di L2 write-back: tandai blok sebagai kotor, kemudian blok diganti dari L1, ditulis ke L2 Writeback menggabungkan menulis ganda dalam sebuah blok L1 menjadi menulis tunggal di L2 Writethough menyederhanakan koherensi protokol dalam sistem multiprosesor dimana L2 selalu memiliki kopi data yang terbaru 13
14 Tipe dari Miss di Cache Miss wajib: terjadi saat pertama kali word memori diakses - miss untuk cache yang infinit Miss kapasitas: terjadi karena program menyentuh banyak word yang lain sebelum menyentuh ulang word yang sama - miss untuk cache fully-associative Miss konflik: terjadi karena dua work dipetakan ke lokasi yg sama di cache - miss yang terjadi ketika berganti dari cache fully-associative ke direct-mapped 14
15 Memori Virtual Proses - proses berhubugan dengan memori virtual - terdapat ilusi bahwa tersedia ruang alamat / address yang sangat besar Terdapat memori fisik yang terbatas yang dibagi oleh semua proses - sebuah proses menempatkan sebagian dari memori virtualnya di memori fisik dan sisanya disim pan di disk (disebut swap space) Berkat lokalitas, akses ke disk kemungkinan sangat jarang Perangkat keras memastikan bahwa satu proses tidak dpt mengakses memori dari proses yang lainnya 15
16 Terjemahan Alamat / Address Memori virtual dan fisik dipecah menjadi halaman / pages ukuran halaman 8KB Alamat virtual nomor halaman virtual 13 offset halaman Diterjemahkan ke nomor halaman fisik Alamat fisik 16
17 Karakteristik Hirarki Memori Sebuah halaman memori virtual dapat ditempatkan dimana pun di memori fisk (fully-associative) Penggantian biasanya LRU (karena penalti krn miss besar, kita bisa investasi usaha disini untuk meminalisir miss) Sebuah tabel halaman (di-indeks oleh nomor halaman virtual dipergunakan untuk menterjemahkan nomor halaman virtual ke fisik Tabel halaman sendiri terdapat di memori 17
18 TLB Karena jumlah halaman sangat besar, kapasitas tabel halaman terlalu banyak utk dimasukkan dalam chip Sebuah translation lookaside buffer (TLB) meng-cache terjemahan nomor halaman virtual ke fisik untuk akses yang terkini Sebuah miss TLB membutuhkan sebuah akses ke tabel halaman, yg mungkin tdk ditemukan di cache - akses memori look-ups yang mahal 2 kali untuk mengambil satu word data! Sebuah ukuran halaman yg besar dpt meningkatkan kisaran TLB dan mengurangin kapasitas dari tabel halaman, tapi juga meningkatkan pemborosan memori 18
19 TLB dan Cache Apakah cache perlu di-indeks dengan alamat virtual atau fisik? Untuk meng-indeks dgn alamat fisik, kita pertama harus melihat TLB, baru cache -> waktu akses lbh lama Alamat - alamat virtual yg ganda dapat memetakan ke alamat fisik yg sama - harus memastikan bahwa alamat virtual yg berbeda ini akan memetakan ke lokasi yg sama di cache - kalau tdk, akan terdapat dua kopi yg berbeda untuk word di memori fisik yg sama. Apakah array tag menyimpan alamat virtual atau fisik? Karena alamat virtual ganda dapat memetakan alamat fisik yg sama, sebuah perbandingan tag virtual dapat menandakan sebuah miss meskipun terdapat word di 19 memori fisik yg benar
20 Cache dan Pipeline TLB No. halaman virtual No. halaman fisik TLB Alamat virtual indeks Virtual Tag array Offset Data array Perbandingan tag fisik Tag fisik Di-indeks secara virtual; Cache di-tag secara fisik 20
21 Kejadian - kejadian buruk Pertimbangkan latency terlama yg mungkin utk instruksi load: miss TLB: harus lihat table halaman ukt mencari terjemahn v.page P Menghitung alamat memori virtual untuk entri tabel halaman yg mempunyai terjemahan utk page P - misalnya disebut v.page Q miss TLB untuk v.page Q: membutuhkan navigasi dari hirarki tabel halaman (utk sementara diabaikan, anggap berhasil dapat lokasi memori (R) utk halaman Q) Mengakses lokasi memori R (terlekat mungkin di L1, L2, atau memori) Sekarang kita dapat terjemahan utk v.page P - dimasukkan ke TLB Sekarang mendapat hit TLB dan mengetahui nomor halaman fisik - ini memungkinkan kita untuk perbandingan tag dan cek cache L1 utk hit Jika terjadi miss di L1, cek L2 - jika miss juga, cek di memori Di kejadian manapun, jika entri di tabel halaman mengklaim bahwa halaman ada di disk, diindikasikan page fault - kemudian OS mengkopi halaman dari disk ke memori dan perangkat keras kembali ke pekerjaan sebelumnya... (panjang bgt!) 21
22 Input/Output CPU Cache Bus Memory Disk Network USB DVD 22
23 Hirarki I/O CPU Cache Memory Bus Disk Memory I/O Controller I/O Bus Network USB DVD 23
24 Contoh di Intel P4 Processor System bus 800 MHz, 604 GB/sec Main Memory DDR GB/sec Memory Controller Hub (North Bridge) 2.1 GB/sec 266 MB/sec Graphics output 1 Gb Ethernet Disk Serial ATA 150 MB/s 266 MB/sec 100 MB/s CD/DVD USB MB/s I/O Controller Hub (South Bridge) 100 MB/s Tape 24
25 Desain Bus Bus adalah sumberdaya yg di-share - semua perangkat dapat mengirim data ke bus (setelah sebelumnya mengumumkannya) dan perangkat yg lain akan membaca data ini dari bus Signal - signal alamat / kontrol pada bus menyatakan siapakah penerima yg dituju dari pesan ini. Panjang dari bus menentukan kecepatannya (maka, sebuah hirarki sangat masuk akal) Bus - bus dapat synchronous (sebuah clock menentukan kapan operasi harus dilakukan) atau asynchronous (sebuah protokol handshaking dipergunakan untuk koordinasi operasi 25
26 Memory-Mapped I/O Setiap perangkat I/O memiliki kisaran alamatnya sendiri CPU akan mengeluarkan perintah seperti ini: sw [bbrp data][bbrp alamat] Biasanya, memori melayani permintaan ini... jika alamat di kisaran I/O, memori akan mengabaikan Data ditulis dalam beberapa register di perangkat I/O yg sesuai - ini berfungsi sebagai perintah ke perangkat tersebut 26
27 Polling Vs. Interrupt-Driven Ketika sebuah perangkat I/O siap untuk merespon, ia dapat mengirimkan sebuah interrupt ke CPI; CPU menghentikan kegiatannya; OS memeriksa interrupt dan membaca data yg dihasilkan perangkat I/O (dan biasanya disimpan di memori) Di pendekatan secara polling, CPU (OS) secara periodik mengecek status perangkat I/O dan jika perangkatnya siap dengan data, maka OS akan membacanya 27
28 Direct Memory Access (DMA) Pertimbangkan contoh pembacaan disk: sebuah blok di disk dibaca ke memori Untuk setiap word, CPU melakukan lw [register tujuan][alamat perangkat I/O] dan sw[data di register diatas][alamat memori] Tugas ini membutuhkan CPU time yg terlalu lama - maka, tugas ini dilimpahkan ke kontroler DMA - CPU memberitahu DMA kisaran alamat yg perlu dikopi dan DMA akan memberitahu CPU apabila sudah selesai membaca 28
29 Peran dari I/O Aktifitas ke luar CPU biasanya jauh lebih lambat Contoh: ketika kinerja CPU bertambah 50% per tahun, latensi disk hanya bertambah 10% per tahun Strategi yg biasa di I/O: pindah konteks dan bekerja ke hal yg lainnya Metriks yang lainnya, seperti lebar pita, kehandalan, ketersediaan, dan kapasitas, sering menerima pertian yang lebih daripada kinerja 29
30 Disk Magnetik Sebuah disk magnetik terdiri dari 1-12 plat (disk logam atau kaca yang dibungkus oleh material penyimpan magnetik pada kedua sisi), dgn diameter inchi Setiap plat terdiri dari jalur (track) konsentris (5-30K) dan setiap jalur dibagi menjadi sektor ( setiap jalur, masing - masing sekitar 512 bytes) Lengan bergerak membawa head untuk baca / tulis di setiap permukaan dan menggerakkan semuanya secara bersamaan (tandem) - sebuah silinder dari data dapat diakses pada suatu waktu. 30
31 Latensi dari Disk Untuk baca / tulis data, lengan harus ditempatkan pada jalur yg tepat - waktu cari (seek time) ini biasanya 5-12 ms rata - rata - dapat lebih pendek apabila ada lokalitas spasial. Latensi rotasional adalah waktu yang dibutuhkan untuk berotasi di sektor yang tepat dibawah head - rata-ratanya secara tipikal lebih dari 2 ms (15,000 rpm) Waktu transfer (transfer time) adalah waktu untuk mentransfer blok dari bits keluar dari disk dan biasanya 3-65 MB / detik. Sebuah kontroler disk memelihara sebuah cache disk (lokalitas spasial dapat dieksplorasi) dan menyusun transfer ke bus (overhead dari kontroler). 31
32 Mendefinisikan Kehandalan dan Ketersediaan Sebuah sistem akan berganti diantara Pemenuhan layanan: layanan yang memenuhi spesifikasi Interupsi layanan: layanan yang diluar spesifikasi Pergantian ini disebabkan karena kegagalan dan restorasi Kehandalan (reliability) mengukur keberlanjutan pemenuhan layanan dan biasanya dinyatakan sebagai mean time to failur (MTTF) Ketersediaan (availability) mengukur pecahan waktu dimana layanan sesuai dgn spesifikasi, dinyatakan dlm MTTF / (MTTF + MTTR) 32
33 Kinerja I/O Throughput (lebar pita) dan waktu respon (latensi) adalah metrik kinerja kunci untuk I/O Deskripsi dari perangkat lunak menjelaskan karakteristik dari throughput maksimum dan rata-rata waktu respon (biasanya tanpa delay krn queue). Deskripsi dari workload menjelaskan karakteristik dari throughput sebenarnya - bersamaan dengan sebiah rata - rata waktu respon 33
34 Throughput Vs. Waktu Respon Saat load meningkat, throughput meningkat (tingkat utilisasi tinggi) - secara bersamaan, waktu respon juga meningkat karena probabilititas untuk menunggu layanan juga meningkat: imbal-balik antara throughput dan waktu respon. Dalam sistem yang menyertakan interaksi manusia, terdapat tiga delay relevan: waktu entri data, waktu respon sistem, dan waktu berpikir - studi menunjukkan bahwa peningkatan waktu respon menghasilkan peningkatan waktu berpikir waktu respon dan throughput yg lebih baik Kebanyakan kumpulan benchmark mencoba menentukan throughput ketika menempatkan batasan untuk waktu respon 34
35 RAID 0 dan RAID 1 RAID 0 tidak memiliki redundansi tambahan (misnomer) - menggunakan rangkaian disk dan men-strip (menggabungkan) data sepanjang rangkaian untuk meningkatkan paralelitas dan throughput RAID 1 me-mirror dan me-shadow setiap disk - setiap tulis terjadi di dua disk. Baca ke mirror mungkin terjadi hanya ketika disk primer gagal - atau, anda mencoba membaca keduanya bersamaan dan respon yg lebih cepat yang diterima. Solusi mahal: kehandalan tinggi dengan biaya 2 kali lipat 35
36 RAID 3 Data di interleaved secara bit sepanjang beberapa disk dan disk yg berbeda akan memelihara informasi parity dari bit set. Sebagai contoh: dgn 8 disk, bit 0 di disk-0, bit 1 di disk-1,..., bit 7 di disk-7; disk-8 memelihara parity dari semua 8 bits Untuk setiap baca, ke-8 disk harus diakses (kita biasanya membaca lebih dari satu byte sekali waktu) dan untuk setiap tulis, 9 disk harus diakses karena parity harus dihitung ulang Throughput yg tinggi untuk permintaan (request) tunggal, biaya rendah utk redundansi (overhead: 12.5%), paralelisme tingkat tugas rendah (low task-level) 36
37 RAID 4 dan RAID 5 Data di interleaved dalam blok - ini mengijikan kita untuk mendapatkan data dalam disk tunggal saat baca - jika error, membaca dari semua 9 disk. Interleaving dalam blok mengurangi throughput untuk request tunggal (karena disk tunggal melayani request), tapi meningkatkan paralelisme task-level karena disk yg lain bebas utk melayani request yg lainnya. Saat nulis, kita mengakses disk yg menyimpan data dan disk parity - informasi parity dapat diperbarui hanya dengan mencheck apakah data baru berbeda dari data lama 37
38 RAID 5 Jika kita memiliki disk tunggal utk parity, menulis secara multipel tidak dapat terjadi secara paralel (karena semua nulis harus memperbarui informasi parity) RAID 5 mendistribusikan blok parity untuk mengijinkan penulisan secara simultan (bersamaan). 38
39 Ringkasan RAID RAID 1-5 mentoleransi sebuah fault tunggal - mirroring (RAID 1) memiliki overhead 100%, namun parity (RAID 3,4,5) memiliki overhead yg minim RAID 6 dan RAID 2 (memory-style ECC) tidak diaplikasikan secara komersial 39
MEDIA PENYIMPANAN. Alif Finandhita, S.Kom
MEDIA PENYIMPANAN Gambaran Umum Bentuk Fisik Jenis jenis Media Penyimpanan Cache Memory Main Memory Flash Memory Magnetic Disc Storage Optical Storage Tape Storage Hierarki Media Penyimpanan Data RAID
Lebih terperinciChapter 6 Input/Output
Chapter 6 Input/Output Masalah-masalah Input/Output Periferal yang bervariasi Pengiriman jumlah data yang berbeda Dengan kecepatan yang berbeda Dalam format yang berbeda Semua periferal I/O berkecepatan
Lebih terperinciDCH1B3 Konfigurasi Perangkat Keras Komputer
DCH1B3 Konfigurasi Perangkat Keras Komputer Cache Memory (Direct Mapping) 1 9/24/2016 1 Hirarki Memori Registers L1 Cache L2 Cache Main memory (RAM) Disk cache Disk (Harddisk) Biaya per bit makin murah
Lebih terperinciOrganisasi Sistem Komputer. Virtual Memory. Sekolah Teknik Elektro dan Informatika ITB
Organisasi Sistem Komputer Bagian 11 Virtual Memory Sekolah Teknik Elektro dan Informatika ITB 2009 1 Pembahasan Fungsi virtual memory Penerjemah (translasi) alamat pada virtual memory Mempercepat translasi
Lebih terperinciIKI20210 Pengantar Organisasi Komputer Kuliah no. 6c:Cache Memory. Bobby Nazief Johny Moningka
IKI20210 Pengantar Organisasi Komputer Kuliah no. 6c:Cache Memory diadaptasikan dari materi kuliah CS61C/2000 & CS152/1997 2000/1997 UCB Bobby Nazief (nazief@cs.ui.ac.id) Johny Moningka (moningka@cs.ui.ac.id)
Lebih terperinciStruktur Sistem Komputer. Abdullah Sistem Informasi Universitas Binadarma
Struktur Sistem Komputer Abdullah Sistem Informasi Universitas Binadarma Pembahasan Operasi Sistem Komputer Struktur I/O Struktur Storage Hirarki Storage Proteksi Perangkat Keras Sistem Arsitektur Umum
Lebih terperinciStruktur Sistem Komputer
Struktur Sistem Komputer ARSITEKTUR UMUM SISTEM KOMPUTER Sistem Komputer Sistem komputer terdiri atas CPU dan sejumlah perangkat pengendali yang terhubung melalui sebuah bus yang menyediakan akses ke memori
Lebih terperinciCache Memori (bagian 1)
Cache Memori (bagian 1) (Pertemuan ke-11) Diedit ulang oleh: Endro Ariyanto Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom Februari 2016 Hirarki Memori Registers L1 Cache L2 Cache
Lebih terperinciArsitektur Komputer dan Sistem Operasi. Hirarki Memori. Sekolah Teknik Elektro dan Informatika - ITB
Arsitektur Komputer dan Sistem Operasi Hirarki Memori Sekolah Teknik Elektro dan Informatika - ITB 2009 1 Pembahasan Referensi locality Cache pada hirarki memori 2 Locality Prinsip locality : Program cenderung
Lebih terperinciDCH1B3 Konfigurasi Perangkat Keras Komputer. Input/Output
DCH1B3 Konfigurasi Perangkat Keras Komputer Input/Output 1 9/13/2016 Masalah Input/Output Berbagai macam periferal yang begitu luas Mengirimkan sejumlah data yang berbeda Pada kecepatan berbeda-beda Dalam
Lebih terperinciStruktur Sistem Komputer
Struktur Sistem Komputer Pengampu Mata Kuliah Casi Setianingsih (CSI) Hp : 081320001220 (WA Only) Email Tugas : casie.sn@gmail.com Email Tel-U : setiacasie@telkomuniversity.ac.id Komposisi Penilaian Quiz
Lebih terperinciStruktur Sistem Komputer
2 Struktur Sistem Komputer Review: Struktur Sistem Komputer Operasi Sistem Komputer Struktur I/O Struktur Storage Proteksi Hardware 2 Arsitektur Sistem Komputer 3 Operasi Sistem Komputer CPU devices dan
Lebih terperinciDisain Cache pada Sistem Komputer
Disain Cache pada Sistem Komputer Pada rancangan prosesor modern dengan beberapa tingkat pipeline, upaya untuk mengisi penuh seluruh pipeline dengan instruksi dan data perlu dilakukan agar operasi sistem
Lebih terperinciORGANISASI KOMPUTER 1
ORGANISASI KOMPUTER 1 STMIK AUB SURAKARTA Latar Belakang: tentang I/ O Input / Output: bagaimana menangani komunikasi dan transfer data antara periferal dengan CPU dan memory Periferal? Apakah itu periferal?
Lebih terperinciPertemuan 4. Memori Internal
Arsitektur Komputer Pertemuan 4 Memori Internal 2 Hirarki Memori Register Cache Main Memory Disc Cache Magnetic Disc Magnetic Tape Optical Disc 3 Karakteristik Hirarki Memori Semakin Kebawah maka segitiga
Lebih terperinciAditya Wikan Mahastama
ARSITEKTUR DAN ORGANISASI KOMPUTER Aditya Wikan Mahastama mahas@ukdw.ac.id Memori dalam CPU: Register dan Cache 5 UNIV KRISTEN DUTA WACANA GENAP 1213 REGISTER A processor register is a small amount of
Lebih terperinciCACHE MEMORI (BAGIAN 3)
CACHE MEMORI (BAGIAN 3) Cache Memori (bagian 3) (Pertemuan ke-13) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom Endro Ariyanto Maret 2015 Elemen Perancangan Cache Ukuran (Size) cache
Lebih terperinciPengantar Memori dan Memori Internal
Arus Data dalam Komputer Pengantar Memori dan Media Penyimpan DMA Modul I/O Perangkat Eksternal Bagaimana program dijalankan Bagaimana program dijalankan Sistem Operasi - instruksi bhs assembly (mesin)
Lebih terperinciPertemuan Ke-10 Cache Memory
Pertemuan Ke-10 Cache Memory Kapasitas relatif lebih kecil dari main memory, tetapi memiliki kecepatan yang relativ lebih tinggi dibanding main memory Cache memory merupakan suatu memori buffer (salinan
Lebih terperinciMEMORI. Secara garis besar, memori dapat diklasifikasikan menjadi dua bagian yaitu memori utama dan memori pembantu.
MEMORI I. Karakteristik Memori : 1. Kapasitas 2. Satuan transfer 3. Metode Akses 4. Kinerja 5. Tipe Fisik 6. Karakteristik Fisik Secara garis besar, memori dapat diklasifikasikan menjadi dua bagian yaitu
Lebih terperinciPertemuan 8 : Sistem Memory
Pertemuan 8 : Sistem Memory Kapasitas : ukuran word, banyaknya word Satuan Transfer : word,block Metode Akses : sequential, langsung, acak, associative Kinerja : waktu akses, waktu siklus, transfer rate
Lebih terperinciPertemuan Ke-3 Struktur Interkonesi (Bus System)
Pertemuan Ke-3 Struktur Interkonesi (Bus System) Sebuah komputer terdiri dari sekumpulan komponen komponen dasar seperti : CPU, memori dan I/O, yang saling berinteraksi satu dengan yang lainnya. Kumpulan
Lebih terperinciMemori Internal. Pertemuan 4. Hirarki Memori 4/2/2014. ArsitekturKomputer DisusunOleh: Rini Agustina,S.Kom,M.Pd Dariberbagaisumber.
Pertemuan 4 ArsitekturKomputer DisusunOleh: Rini Agustina,S.Kom,M.Pd Dariberbagaisumber Hirarki Memori R e g i s t e r C a c h e M a i n M e m o r y D i s c C a c h e M a g n e t i c D i s c M a g n e
Lebih terperinciChapter 4 Internal Memory
Chapter 4 Internal Memory Karakteristik Lokasi Kapasitas Satuan transfer Metode akses Kinerja Tipe p fisik Karakteristik fisik Organisasi Oga a Lokasi CPU/Prosesor Internal/utama External/tambahan Kapasitas
Lebih terperinciVIRTUAL MEMORY. Gambar 1. Struktur Umum Overlay
VIRTUAL MEMORY Overlay : Program dipecah menjadi bagian-bagian yang dapat dimuat memori, jika memori terlalu kecil untuk menampung seluruhnya sekaligus. Overlay disimpan pada disk dan dikeluar-masukkan
Lebih terperinciPerangkat Keras Masukan/Keluaran. Kelompok : Intan Sari H. H. Z Verra Mukty
Perangkat Keras Masukan/Keluaran Kelompok 118-43: Intan Sari H. H. Z 1204000459 Verra Mukty 1204000874 Sekilas Contoh perangkat M/K Pembagian perangkat M/K secara umum Komponen-komponen M/K Penanganan
Lebih terperinciKomponen-komponen Komputer
PERTEMUAN II Komponen-komponen Komputer Komponen CPU Register Register yang terdapat dalam CPU, yaitu : MAR (Memory Address Register) Menentukan alamat di dalam memori yang akan diakses untuk operasi Read/Write
Lebih terperinciCache Memori (bagian 3)
Cache Memori (bagian 3) (Pertemuan ke-13) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom Endro Ariyanto Maret 2015 Elemen Perancangan Cache Ukuran (Size) cache Mapping Cache-Main memory
Lebih terperinciMeningkatkan Kinerja dengan Pipelining
Meningkatkan Kinerja dengan Pipelining Topik hari ini: Pipeline 5-tahap Hazard dan penjadwalan instruksi Prediksi branch Eksekusi out-of-order 1 Prosesor Siklus Ganda Unit memori tunggal di-share oleh
Lebih terperinciPENGANTAR ORGANISASI DAN ARSITEKTUR KOMPUTER ARSITEKTUR SISTEM MEMORI
PENGANTAR ORGANISASI DAN ARSITEKTUR KOMPUTER ARSITEKTUR SISTEM MEMORI KARAKTERISTIK MEMORI KAPASITAS SATUAN TRANSFER METODE AKSES KINERJA TIPE FISIK KARAKTERISTIK FISIK 2 KAPASITAS Kapasitas dinyatakan
Lebih terperinciArsitektur Sistem Komputer. Operasi Sistem Komputer. Struktur Sistem Komputer. Review:
Mata Kuliah : Sistem Operasi Kode MK : IT-012336 2 Struktur Sistem Komputer Tim Teaching Grant Mata Kuliah Sistem Operasi Review: Struktur Sistem Komputer Operasi Sistem Komputer Struktur I/O Struktur
Lebih terperinciBAB 03 Bus & Sistem Interkoneksi
BAB 03 Bus & Sistem Interkoneksi BUS SISTEM Definisi: BUS adalah sarana pengangkut / saluran yang terdapat didalam suatu microprocessor (CPU) yang menghubungkan antara Microprocessor tersebut dengan dunia
Lebih terperinciHanif Fakhrurroja, MT
Pertemuan 7 Memori Internal Hanif Fakhrurroja, MT PIKSI GANESHA, 2013 Hanif Fakhrurroja @hanifoza hanifoza@gmail.com Pengemasan (Packging) Pengemasan (Packging) Gambar (a) EPROM yang merupakan keping 8
Lebih terperinciBUS, Cache & Shared Memory. Team Dosen Telkom University 2016
BUS, Cache & Shared Memory Team Dosen Telkom University 2016 Bus? v? u? Jalur komunikasi antar devais Bersifat broadcast Hanya satu divais yang bisa mengirim data pada satu saat Biasanya merupakan kelompok
Lebih terperinciMEMORI VIRTUAL. Sistem Operasi TIKB1023 Munengsih Sari Bunga. Politeknik Indramayu. TIKB1023/Sistem Operasi/MSB 1
MEMORI VIRTUAL Sistem Operasi TIKB1023 Munengsih Sari Bunga Politeknik Indramayu TIKB1023/Sistem Operasi/MSB 1 Materi: 1. Konsep dasar memori virtual 2. Demand Paging 3. Unjuk Kerja Demand Paging 4. Page
Lebih terperinci1 Tinjau Ulang Sistem Komputer
1 Tinjau Ulang Sistem Komputer Overview Sebelum memulai mempelajari sistem operasi penting bagi kita untuk mengetahui komponen-komponen yang menjadi bagian dari sebuah sistem komputer disertai cara kerjanya.
Lebih terperinciMEMORI. Memori. Memori Pembantu. Eksternal - ROM - PROM - EPROM - EEPROM - Cache. Kategori Penghapusan Mekanisme penulisan. Electrically Readonly
MEMORI Utama Pembantu Internal - RAM - DRAM - SDRAM Eksternal - ROM - PROM - EPROM - EEPROM - Cache - Disk Magnetik - Pita Magnetik - Floppy Disk - Drum Magnetik - Optical Disk Tipe RAM ROM PROM EPROM
Lebih terperinciManajemen Disk II. Kelompok : Aditya Nugraha Dani Supriyadi Wahyu Sulistio
1 Manajemen Disk II Kelompok 119-46: Aditya Nugraha 1204000033 Dani Supriyadi 1204000211 Wahyu Sulistio 1204000912 2 Komponen Disk (1) Disk formatting: Dilakukan oleh software (low level formatting). Pembagian
Lebih terperinciPengelolaan Keterbatasan dan Pencirian
Pengelolaan Keterbatasan dan Pencirian Pokok Bahasan: 1. Kinerja CPU dan Konsumsi Daya 2. Pengelolaan Caches dan Memori 3. Bus dan Memory 4. Perangkat I/O Baku Tujuan Belajar: Setelah mempelajari dalam
Lebih terperinciSistem Operasi. Divais Input/Output 2016
Sistem Operasi Divais Input/Output 2016 Kata Pengantar Salah satu fungsi OS adalah mengendalikan divais Merupakan sebagian besar code (80-90% pada Linux) Diinginkan semua divais digunakan nyaman misal:
Lebih terperinci1. Disk Schedulling 2. Buffering
1. Disk Schedulling Biasanya prosesor jauh lebih cepat daripada disk, sehingga sangat mungkin bahwa akan ada beberapa permintaan Disk yang harusnya diproses namun disk tersebut belum siap memprosesnya.
Lebih terperinciPERTEMUAN. Karakteristik-karakteristik penting sistem memori. D. Metode akses. E. Kinerja
PERTEMUAN Karakteristik memori yang jelas adalah kapasitasnya Kapasitas ini dinyatakan dalam byte (1 byte = 8 bit) atau word. Panjang word yang umum adalah 8, 16 dan 32 bit Kapasitas eksternal memory biasanya
Lebih terperinciMEMORI INTERNAL Minggu 9
Penyusun : 1. Imam Purwanto, S.Kom, MMSI 2. Ega Hegarini, S.Kom., MM 3. Rifki Amalia, S.Kom., MMSI 4. Arie Kusumawati, S.Kom ebook MEMORI INTERNAL Minggu 9 Fakultas Teknologi Industri Universitas Gunadarma
Lebih terperinciAditya Wikan Mahastama
ARSITEKTUR DAN ORGANISASI KOMPUTER Aditya Wikan Mahastama mahas@ukdw.ac.id Pengaturan Transfer Data dan Modul Input-Output 2 UNIV KRISTEN DUTA WACANA GENAP 1213 v2 Komunikasi Antar Komponen Komputer Siapa,
Lebih terperinciPERTEMUAN 10 KULIAH SISTEM OPERASI I/O dan DISK. Dahlan Abdullah d m
PERTEMUAN 10 KULIAH SISTEM OPERASI I/O dan DISK Dahlan Abdullah http://dahlan.unimal.ac.i d Email : dahlan.unimal@gmail.co m TUJUAN INSTRUKSIONAL TINJAUAN INSTRUKSIONAL UMUM / TIU Mahasiswa mampu untuk
Lebih terperinciPENGANTAR ORGANISASI DAN ARSITEKTUR KOMPUTER SISTEM INPUT OUTPUT
PENGANTAR ORGANISASI DAN ARSITEKTUR KOMPUTER SISTEM INPUT OUTPUT EXTERNAL DEVICE Pembacaan di sisi manusia (screen, printer, keyboard) Pembacaan disisi mesin (monitoring, control) Komunikasi (modem, NIC)
Lebih terperinciMempercepat kerja memori sehingga mendekati kecepatan prosesor. Memori utama lebih besar kapasitasnya namun lambat operasinya, sedangkan cache memori
Mempercepat kerja memori sehingga mendekati kecepatan prosesor. Memori utama lebih besar kapasitasnya namun lambat operasinya, sedangkan cache memori berukuran kecil namun lebih cepat. Cache memori berisi
Lebih terperinciTujuan Pembelajaran. Memahami pengalamatan dengan menggunakan paging
Tujuan Pembelajaran Memahami pengalamatan dengan menggunakan paging Paging Paging mekanisme yang memungkinkan proses user ditempatkan pada memori secara tidak berurutan. Paging diimplementasikan dengan
Lebih terperinciINPUT / OUTPUT. Fungsi : Memindahkan informasi antara CPU atau memori utama dengan dunia luar
INPUT / OUTPUT Fungsi : Memindahkan informasi antara CPU atau memori utama dengan dunia luar I/O terdiri : - Piranti l/o (peripheral) - Pengendali I/O (device controller) - Perangkat lunak Proses transfer
Lebih terperinciOrganisasi Sistem Komputer. Hirarki Memori. Sekolah Teknik Elektro dan Informatika ITB
Organisasi Sistem Komputer Bagian 9 Hirarki Memori Sekolah Teknik Elektro dan Informatika ITB 2009 1 Pembahasan Trend teknologi oog penyimpanan pa a Referensi locality Cache pada hirarki memori 2 Random
Lebih terperinciPengantar Hardware: Sistem Bus pada Komputer. Hanif Fakhrurroja, MT
Pengantar Hardware: Sistem Bus pada Komputer Hanif Fakhrurroja, MT PIKSI GANESHA, 2012 Hanif Fakhrurroja @hanifoza hanifoza@gmail.com Sistem Bus Penghubung bagi keseluruhan komponen komputer dalam menjalankan
Lebih terperinciEC Sistem Komputer. Bagian 10 Cache Memory
EC33 - Sistem Komputer Bagian 1 Cache Memory Departemen Teknik Elektro Institut Teknologi Bandung 25 Pembahasan Organisasi cache memory Direct mapped cache Set associative cache Pengaruh cache pada kinerja
Lebih terperinciPerformance. Team Dosen Telkom University 2016
Performance Team Dosen Telkom University 2016 Definisi Performa Pesawat Kapasitas (orang) Jarak Tempuh (mil) Kecepatan (mil/jam) Berat (kg) Boeing 777 375 4630 610 228.750 Boeing 747 470 4150 610 268.700
Lebih terperinciTugas Arsitektur & Organisasi Komputer RAID (Redundancy Array of Independent Disk) Oleh : Atika Juliana
Tugas Arsitektur & Organisasi Komputer RAID (Redundancy Array of Independent Disk) Oleh : Atika Juliana 421031053 PROGRAM STUDI TEKNIK INFORMATIKA SEKOLAH TINGGI TEKNOLOGI INFORMASI I-Tech JAKARTA 2012
Lebih terperinciSistem komputer. Tiga komponen utama :
Sistem komputer Tiga komponen utama : CPU, Memori (primer dan sekunder) Peralatan masukan/keluaran (I/O devices) seperti printer, monitor, keyboard, mouse, dan modem Latar Belakang I/O Input / Output:
Lebih terperinciMemori? menunjuk ke penyimpanan disket. Tempat informasi, dibaca dan ditulis
Memori? Memori adalah bagian dari komputer tempat program program dan data data disimpan. Istilah store atau storage digunakan untuk memori, meskipun kata storage sering digunakan untuk menunjuk ke penyimpanan
Lebih terperinciINPUT/OUTPUT. Fungsi : Memindahkan informasi antara CPU atau memori utama dengan dunia luar
INPUT/OUTPUT Fungsi : Memindahkan informasi antara CPU atau memori utama dengan dunia luar I/O terdiri : - Piranti l/o (peripheral) - Pengendali I/O (device controller) - Perangkat lunak Proses transfer
Lebih terperinciWilliam Stallings Computer Organization and Architecture
William Stallings Computer Organization and Architecture Chapter 3 Sistem Bus (sistem dan struktur interkoneksi komputer) Konsep Program Sistem Hardware-nya tidak dapat diubah-ubah Fungsi kerja hardware
Lebih terperinciINPUT/OUTPUT. Fungsi : Memindahkan informasi antara CPU atau memori utama dengan dunia luar
INPUT/OUTPUT Fungsi : Memindahkan informasi antara CPU atau memori utama dengan dunia luar I/O terdiri : - Piranti l/o (peripheral) - Pengendali I/O (device controller) - Perangkat lunak Proses transfer
Lebih terperinciPertemuan ke 5 Cache Memory. Computer Organization Dosen : Eko Budi Setiawan
Pertemuan ke 5 Cache Memory Computer Organization Dosen : Eko Budi Setiawan Tujuan Menjelaskan tentang memori utama komputer Menjelaskan tipe dari memori, waktu dan pengontrolan Menjelaskan pembetulan
Lebih terperinciMANAJEMEN MEMORI SISTEM OPERASI
MANAJEMEN MEMORI SISTEM OPERASI Manajemen Memori Memori adalah pusat dari operasi pada sistem komputer modern, berfungsi sebagai tempat penyimpanan informasi yang harus diatur dan dijaga sebaik baiknya.
Lebih terperinciSistem Operasi TIKB1023 Munengsih Sari Bunga Politeknik Indramayu. TIKB1023/Minggu 2/SO/MSB
Sistem Operasi TIKB1023 Munengsih Sari Bunga Politeknik Indramayu 1 1. Operasi Sistem Komputer Sistem komputer modern berisi CPU dan sejumlah device controller yg dihubungkan melalui bus yg menyediakan
Lebih terperinciRangkuman Materi Presentasi AOK. Input/Output Terprogram, Intterupt Driven dan DMA. (Direct Memory Access)
Rangkuman Materi Presentasi AOK Input/Output Terprogram, Intterupt Driven dan DMA (Direct Memory Access) I/O Terprogram Pada I/O terprogam adalah adanya data yang saling ditukar antara CPU dan modul I/O.
Lebih terperinciBAB I PENDAHULUAN 1.1 Latar Belakang
BAB I PENDAHULUAN 1.1 Latar Belakang Komputer tersusun atas beberapa komponen penting seperti CPU, memori, perangkat I/O. Direct memory access (DMA) adalah suatu alat pengendali khusus disediakan untuk
Lebih terperinciDisk & Memory Semester Ganjil 2014 Fak. Teknik Jurusan Teknik Informatika.
Disk & Memory Semester Ganjil 2014 Fak. Teknik Jurusan Teknik Informatika Universitas i Pasundan Caca E Supriana S Si MT Caca E. Supriana, S.Si.,MT. caca.e.supriana@unpas.ac.id Pengelolaan Record dalam
Lebih terperinciPengantar Memori dan Memori Internal
Arus Data dalam Komputer Pengantar Memori dan Media Penyimpan DMA Modul I/O Perangkat Eksternal Bagaimana program dijalankan Bagaimana program dijalankan Sistem Operasi - instruksi bhs assembly (mesin)
Lebih terperinci12 Input / Output. Sistem I/O. Hardware I/O. Struktur PC Bus
Mata Kuliah : Sistem Operasi Kode MK : IT-012336 12 Input / Output Tim Teaching Grant Mata Kuliah Sistem Operasi Sistem I/O Hardware I/O Interface Aplikasi I/O Subsystem Kernel I/O Transformasi Permintaan
Lebih terperinciRENCANA PEMBELAJARAN SEMESTER. No.RPS/PTE/PTI6208 Revisi/Tgl : 00/18 Agustus 2015 Semester 2 Hal 1 dari 7
KEMENTERIAN RISET, TEKNOLOGI DAN PENDIDIKAN TINGGI FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA PROGRAM STUDI PENDIDIKAN TEKNIK ELEKTRONIKA RENCANA PEMBELAJARAN SEMESTER No.RPS/PTE/PTI6208 Revisi/Tgl
Lebih terperinciDASAR KOMPUTER. Pandangan Umum Komputer
DASAR KOMPUTER Pandangan Umum Komputer Overview Komponen Komputer Hardware vs Software Siklus Eksekusi Instruksi Interkoneksi Komponen Komputer CPU Memproses data Memory Tempat penyimpanan data. I/O Tempat
Lebih terperinciInput : Memasukkan data dari luar kedalam mikroprosesor Contoh: Keyboard, mouse
Input Output Input : Memasukkan data dari luar kedalam mikroprosesor Contoh: Keyboard, mouse Output: Menampilkan data Contoh: Monitor, printer Unit Input/Output dalam bekerja memerlukan sinyal kontrol
Lebih terperinciSekolah Tinggi Teknologi Adisutjipto Yogyakarta
Sekolah Tinggi Teknologi Adisutjipto Yogyakarta Materi Kuliah : Sistem Operasi / OS Semester Genap E.N. Tamatjita 1 Pertemuan Ke-9 & 10 Memory Management : a. Main Memory b. Virtual Memory a. Main Memory
Lebih terperinciSistem Operasi Pertemuan 1 Arsitektur Komputer. (Penyegaran) H u s n i Lab. Sistem Komputer & Jaringan Teknik Informatika Univ.
Sistem Operasi 2009 Pertemuan 1 Arsitektur Komputer (Penyegaran) H u s n i Lab. Sistem Komputer & Jaringan Teknik Informatika Univ. Trunojoyo Ikhtisar Elemen Utama dari Komputer Processor Main Memory Input/Output
Lebih terperinciPertemuan ke 5 BAB IV Sintesis Rangkaian Sekuensial (2) Deskripsi Manfaat Relevansi Learning Outcome Materi I. Rangkaian Memori Terbatas RAM dinamik
Pertemuan ke 5 1 BAB IV Sintesis Rangkaian Sekuensial (2) Deskripsi Pada bab ini akan dibahas tentang proses Rangkaian memori terbatas, dan penentuan kelas yang berbeda Manfaat Memberikan kompetensi untuk
Lebih terperinciArsitektur Komputer II AUB SURAKARTA
Arsitektur Komputer II STMIK AUB SURAKARTA Tiga komponen utama dalam sistem komputer: CPU, Memori (primer dan sekunder) Peralatan masukan/keluaran (I/O devices) seperti printer, monitor, keyboard, mouse,
Lebih terperinciBab 8. Memori Virtual POKOK BAHASAN: TUJUAN BELAJAR: 8.1 LATAR BELAKANG
Bab 8 Memori Virtual POKOK BAHASAN: Latar Belakang Demand Paging Page Replacement Alokasi Frame Thrashing Contoh Sistem Operasi TUJUAN BELAJAR: Setelah mempelajari materi dalam bab ini, mahasiswa diharapkan
Lebih terperinciPraktikum 13. Manajemen Memori 1 ALOKASI MEMORI POKOK BAHASAN: TUJUAN BELAJAR: DASAR TEORI:
Praktikum 13 Manajemen Memori POKOK BAHASAN: ü Ruang Alamat Logika dan Ruang Alamat Fisik ü Alokasi berurutan ü Paging ü Segmentasi TUJUAN BELAJAR: Setelah mempelajari materi dalam bab ini, mahasiswa diharapkan
Lebih terperinciDCH1B3 Konfigurasi Perangkat Keras Komputer
DCH1B3 Konfigurasi Perangkat Keras Komputer Cache Memory (Associative Mapping) 1 9/29/2016 1 Associative Mapping Format alamat memori: (dari sisi cache) Tag Word (w) Alamat memori diinterpretasikan sebagai
Lebih terperinciInput/Output. (Pertemuan ke-9) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom. Diedit ulang oleh: Endro Ariyanto
Input/Output (Pertemuan ke-9) Diedit ulang oleh: Endro Ariyanto Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom Februari 2016 Struktur Komputer Input/Output Peripherals Computer Central
Lebih terperinciStruktur Komputer KOMPUTER. Central Processing Unit System Interconnection. Main Memory I/O
BUS SISTEM Struktur Komputer KOMPUTER Central Processing Unit System Interconnection Main Memory I/O 2 Struktur Interkoneksi Adalah kumpulan lintasan yang menghubungkan komponen/ modul dasar komputer (CPU,
Lebih terperinciSistem Operasi. Struktur Sistem Komputer. Adhitya Nugraha. Fasilkom 10/6/2014
Sistem Operasi Struktur Sistem Komputer Adhitya Nugraha 2014 adhitya@dsn.dinus.ac.id Fasilkom 10/6/2014 Objectives Mahasiswa mengetahui komponen-komponen yang membangun sebuah sistem komputer. Mahasiswa
Lebih terperinciOrganisasi & Arsitektur. Komputer. Org & Ars komp Klasifikasi Ars Komp Repr Data
Organisasi & Arsitektur Komputer Org & Ars komp Klasifikasi Ars Komp Repr Data Organisasi berkaitan dengan fungsi dan desain bagianbagian sistem komputer digital yang menerima, menyimpan dan mengolah informasi.
Lebih terperinciSistem Komputer. Tiga komponen utama : CPU
PERTEMUAN Tiga komponen utama : CPU Sistem Komputer Memori (primer dan sekunder) Peralatan masukan/keluaran (I/O devices) seperti printer, monitor, keyboard, mouse, dan modem 1 Modul I/O Merupakan peralatan
Lebih terperinciOperating System. I/O System. Fak. Teknik Jurusan Teknik Informatika Universitas Pasundan. Dosen : Caca E. Supriana, S.Si
Operating System I/O System Fak. Teknik Jurusan Teknik Informatika Universitas Pasundan Dosen : Caca E. Supriana, S.Si caca_emile@yahoo.co.id Input / Output System Perangkat Keras I/O Aplikasi Antarmuka
Lebih terperinciAplikasi Kombinatorial untuk Menentukan Arah Perkembangan Cache
Aplikasi Kombinatorial untuk Menentukan Arah Perkembangan Cache Jonathan Sudibya (13512093) Program Studi Teknik Informatika Sekolah Teknik Elektro dan Informatika Institut Teknologi Bandung, Jl. Ganesha
Lebih terperinci1. Jelaskan karakteristik memori lengkap beserta contohnya
Nama : DIYANAH AFIFAH NIM : 11018094 Tugas : Tugas3 ORKOM 1. Jelaskan karakteristik memori lengkap beserta contohnya a. Location Ada tiga lokasi keberadaan memori di dalam sistem komputer, yaitu: Memory
Lebih terperinciPertemuan ke 14 Sistem Bus Riyanto Sigit, ST. Nur Rosyid, S.kom Setiawardhana, ST Hero Yudo M, ST
Pertemuan ke 14 Sistem Bus Riyanto Sigit, ST. Nur Rosyid, S.kom Setiawardhana, ST Hero Yudo M, ST Politeknik Elektronika Negeri Surabaya Tujuan Menjelaskan struktur antar hubungan Menjelaskan bus antar
Lebih terperinciOrganisasi & Arsitektur Komputer
Organisasi & Arsitektur Komputer 1 Memori Eko Budi Setiawan, S.Kom., M.T. Eko Budi Setiawan mail@ekobudisetiawan.com www.ekobudisetiawan.com Teknik Informatika - UNIKOM 2013 Memori 2 Pengertian Memori
Lebih terperinciTempat Penyimpanan dan Struktur File. by: Ahmad Syauqi Ahsan
07 Tempat Penyimpanan dan Struktur File by: Ahmad Syauqi Ahsan 2 Hirarki Struktur Penyimpanan Hirarki Struktur Penyimpanan (2) 3 Primary Storage: Media tercepat tetapi datanya tidak permanen (volatile).
Lebih terperinciCache Memory Direct Mapping (Pertemuan ke-11)
Soal Tugas 8: PBL (PR) Cache Memory Direct Mapping (Pertemuan ke-11) Disusun oleh: Endro Ariyanto Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom Maret 2015 1. Istilah miss-ratio dalam
Lebih terperinciSistem Operasi 9. Virtual Memory. Antonius Rachmat C, S.Kom, M.Cs
Sistem Operasi 9 Virtual Memory Antonius Rachmat C, S.Kom, M.Cs Virtual Memory Tidak bisa semua memory logik dipetakan semuanya ke memory fisik, walau dynamic loading bs melakukannya Memori virtual merupakan
Lebih terperinciSistem Bus. (Pertemuan ke-10) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom. (INTERKONEKSI antar BAGIAN UTAMA KOMPUTER)
Sistem Bus (INTERKONEKSI antar BAGIAN UTAMA KOMPUTER) (Pertemuan ke-10) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom Endro Ariyanto Maret 2015 Struktur Komputer Interkoneksi Sistem
Lebih terperinciTI2043 Organisasi dan Arsitektur Komputer Tugas 2 Interrupt Driven I/O
TI2043 Organisasi dan Arsitektur Komputer Tugas 2 Interrupt Driven I/O Aditya Legowo Pra Utomo 2B 08501039 Tugas ini disusun untuk memenuhi salah satu tugas Mata Kuliah Organisasi dan Arsitektur Komputer
Lebih terperinciInput : Memasukkan data dari luar kedalam mikroprosesor Contoh: Keyboard, mouse
Input Output Input : Memasukkan data dari luar kedalam mikroprosesor Contoh: Keyboard, mouse Output: Menampilkan data Contoh: Monitor, printer Unit Input/Output dalam bekerja memerlukan sinyal kontrol
Lebih terperinciPROGRAM STUDI S1 SISTEM KOMPUTER UNIVERSITAS DIPONEGORO. Oky Dwi Nurhayati, ST, MT
PROGRAM STUDI S1 SISTEM KOMPUTER UNIVERSITAS DIPONEGORO Oky Dwi Nurhayati, ST, MT email: okydn@undip.ac.id MEMORY HIERARCHY 2 Memory Hierarchy (1/4) Prosesor menjalankan program sangat cepat waktu eksekusi
Lebih terperinciSINYAL INTERUPSI. 1. Latar Belakang
SINYAL INTERUPSI 1. Latar Belakang Sistem komputer tidak akan berguna tanpa adanya peralatan input dan output. Operasioperasi I/O diperoleh melalui sejumlah perangkat eksternal yang menyediakan alat untuk
Lebih terperinciREVISI PENILAIAN MATAKULIAH ORGANISASI DAN ARSITEKTUR KOMPUTER. BOBOT PERSENTASE NILAI Kehadiran 10 % Tugas & Quiz 20 % UTS 30 % Tugas Besar 40 %
REVISI PENILAIAN MATAKULIAH ORGANISASI DAN ARSITEKTUR KOMPUTER BOBOT NILAI TUGAS BESAR TERHADAP NILAI AKHIR MATAKULIAH ADALAH = 40 % NILAI AKHIR = 10 % Kehadiran + 20 % Tugas & Quiz + 30 % UTS + 40 % Tugas
Lebih terperinciPertemuan ke 9 Memori
Pertemuan ke 9 Memori Riyanto Sigit, ST. Nur Rosyid, S.kom Setiawardhana, ST Hero Yudo M, ST Politeknik Elektronika Negeri Surabaya Tujuan 1. Menjelaskan tentang memori utama komputer 2. Menjelaskan tipe
Lebih terperinciPengantar Teknologi Informasi PERANGKAT KERAS. Santika WP. Departemen Teknik Informatika Institut Teknologi Bandung
Pengantar Teknologi Informasi PERANGKAT KERAS Santika WP Departemen Teknik Informatika Institut Teknologi Bandung Page 1 Perangkat Keras Review Sistem komputer Cara Kerja Sub Sistem CPU Sub Sistem Memori
Lebih terperinciDASKOM & PEMROGRAMAN. Dani Usman
DASKOM & PEMROGRAMAN Dani Usman Latar Belakang Memory merupakan tempat menampung data dan kode instruksi program Memori adalah pusat kegiatan pada sebuah komputer, karena setiap proses yang akan dijalankan,
Lebih terperinciARSITEKTUR SISTEM MEMORI
ARSITEKTUR SISTEM MEMORI I. TEKNOLOGI DAN BIAYA SISTEM MEMORI Ada 2 teknologi yang mendominasi industri memori sentral dan memori utama, yaitu : a. Memori Magnetic Core (tahun 1960) Sel penyimpanan yang
Lebih terperinci