ARSITEKTUR ORGANISASI KOMPUTER MEMORY

dokumen-dokumen yang mirip
MEMORI INTERNAL Minggu 9

Organisasi dan Arsitektur Komputer

Organisasi dan Arsitektur Komputer : Perancangan Kinerja. Chapter 4 Memori Internal - RAM. (William Stallings) Abdul Rouf - 1

Organisasi dan Arsitektur Komputer : Perancangan Kinerja. Chapter 4 Memori Internal. (William Stallings) Abdul Rouf - 1

4/1/2014 ARSITEKTUR ORGANISASI KOMPUTER MEMORY

Chapter 4 Internal Memory

Pertemuan 4. Memori Internal

Memori Internal. Pertemuan 4. Hirarki Memori 4/2/2014. ArsitekturKomputer DisusunOleh: Rini Agustina,S.Kom,M.Pd Dariberbagaisumber.

Pertemuan Ke-4. Internal Memory

Pertemuan 8 : Sistem Memory

Aditya Wikan Mahastama

DCH1B3 Konfigurasi Perangkat Keras Komputer

Cache Memori (bagian 1)

Pertemuan 10 MEMORI INTERNAL

Memori Utama. (Pertemuan ke-4) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom. Diedit ulang oleh: Endro Ariyanto

Mata Kuliah Arsitektur Komputer Program Studi Sistem Informasi 2013/2014 STMIK Dumai -- Materi 04 --

DASAR KOMPUTER. Memory

Organisasi & Arsitektur Komputer

1. Jelaskan karakteristik memori lengkap beserta contohnya

PENGANTAR ORGANISASI DAN ARSITEKTUR KOMPUTER ARSITEKTUR SISTEM MEMORI

Pengantar Memori dan Memori Internal

DCH1B3 Konfigurasi Perangkat Keras Komputer. Memori Internal

P6 Memori Universitas Mercu Buana Yogyakarta

CACHE MEMORI (BAGIAN 3)

Pertemuan ke 5 Cache Memory. Computer Organization Dosen : Eko Budi Setiawan

Memori? menunjuk ke penyimpanan disket. Tempat informasi, dibaca dan ditulis

In te rn al Me m ori

Cache Memori (bagian 3)

MEMORY. Materi : -Konsep Memory -Konstruksi Dasar Memory -Kapasitas Memory -Jenis Memory -Operasi Read/Write -Ekspansi Memory -Integrasi Memory

Pertemuan ke 7 Memori

Hanif Fakhrurroja, MT

Pengantar Memori dan Memori Internal

START FROM HERE: 4-2. PTKI A Week 04 - Memory.

LOGO. Mengenal Memory

PERTEMUAN. Karakteristik-karakteristik penting sistem memori. D. Metode akses. E. Kinerja

MEMORI. Memori. Memori Pembantu. Eksternal - ROM - PROM - EPROM - EEPROM - Cache. Kategori Penghapusan Mekanisme penulisan. Electrically Readonly

BAB X MEMORY. RAM (Random Access Memory) DRAM (Dynamic RAM) SRAM (Static RAM) MOS. Kementerian Pendidikan dan Kebudayaan Politeknik Negeri Malang

Pertemuan Ke-10 Cache Memory

Mempercepat kerja memori sehingga mendekati kecepatan prosesor. Memori utama lebih besar kapasitasnya namun lambat operasinya, sedangkan cache memori

Tahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer

Sistem Memori. Flip-flop: memori 1-bit Register: memori n-bit, satu lokasi Memori: penyimpan data n-bit, m-lokasi MSB. 4-bit LSB. Flip-flop.

Memory. Memori berperan sebagai tempat penyimpanan data sementara sebelum data diproses.

Pertemuan ke 9 Memori

IKI20210 Pengantar Organisasi Komputer Kuliah no. 6c:Cache Memory. Bobby Nazief Johny Moningka

PROGRAM STUDI S1 SISTEM KOMPUTER UNIVERSITAS DIPONEGORO. Oky Dwi Nurhayati, ST, MT

HUBUNGAN PIN MEMORI Hubungan Pin yang umum untuk semua peranti memori adalah :

PENDAHULUAN Apa Arti Istilah-istilah pada RAM?

IKI20210 Pengantar Organisasi Komputer Kuliah no. 6b: Memori. Bobby Nazief Johny Moningka

JNT-ITTELKOM. Antarmuka Memori. Jumlah bit Memori disebut Kapasitas Chip (chip capacity) yang mempunyai satuan Kbits, Mbits.

Memory. Klasifikasi. Hirarki Memory

IKI20210 Pengantar Organisasi Komputer Kuliah no. 6b: Memori. Bobby Nazief Johny Moningka

PENGANTAR MIKROKOMPUTER PAPAN TUNGGAL (SINGLE CHIP) Oleh : Sumarna, Jurdik Fisika, FMIPA UNY

IT233-Organisasi dan Arsitektur Komputer Pertemuan 4

ORGANISASI KOMPUTER SISTEM MEMORI MATA KULIAH:

MEDIA PENYIMPANAN. Alif Finandhita, S.Kom

MACAM - MACAM MEMORI Yoyo somantri Dosen Jurusan Pendidikan Teknik Elektro FPTK Universitas Pendidikan Indonesia

MEMORI UTAMA ( MAIN MEMORY )

DCH1B3 Konfigurasi Perangkat Keras Komputer

Perbedaan RAM dan ROM

Cache Memori (bagian 2)

5. Kinerja. 6. Tipe Fisik. 7. Karakteristik Fisik. 8. Organisasi

Virtual Memory Ch. 9. Virtual Memory. SISTIM OPERASI (Operating System) IKI Johny Moningka

Karakteristik Cache Memory (Pertemuan ke-13)

Memory. Guna. Macam. Penyimpan Program Penyimpan Data. Semiconductor memory Magnetic/Optical Storage

MEDIA PENYIMPANAN BERKAS

PENGANTAR TEKNOLOGI INFORMASI

Arranged by : Muharriana PROGRAM STUDY TEKNIK INFORMATIKA POLITEKNIK NEGERI LHOKSEUMAWE 2013

MEDIA PENYIMPANAN BERKAS STRUKTUR & ORGANISASI DATA 1

Struktur Sistem Komputer

BAB 2 MEDIA PENYIMPANAN BERKAS

Aditya Wikan Mahastama

Memori Utama. (Pertemuan ke-5) Prodi S1 Teknik Informatika Fakultas Informatika Universitas Telkom

Pengertian Dasar MEDIA PENYIMPAN DAN ORGANISASI FILE. Internal Memory

sistem komputer Komponen Sistem Komputer

8/4/2011. Read Only Memory (ROM) Microprocessor & Microcontroller Programming. Random Access Memory (RAM) Serial/Sequential Access Memory (SAM)

Arsitektur Komputer dan Sistem Operasi. Hirarki Memori. Sekolah Teknik Elektro dan Informatika - ITB

Chapter 6 Input/Output

RAID 0 (1) No redundancy Data striped across all disks Round Robin striping Increase speed

RENCANA PEMBELAJARAN SEMESTER. No.RPS/PTE/PTI6208 Revisi/Tgl : 00/18 Agustus 2015 Semester 2 Hal 1 dari 7

Aplikasi Kombinatorial untuk Menentukan Arah Perkembangan Cache

MIKROPENGENDALI TEMU 1 INTRODUCTION TO COMPUTING. Sub-Tema : 1. Numbering and Coding System 2. Semiconductor Memory 3.

Pengenalan & Konsep Dasar FPGA. Veronica Ernita Kristianti

Cache Memory Direct Mapping (Pertemuan ke-11)

PENGERTIAN DAN JENIS - JENIS RAM

Interfacing i8088 dengan Memori

Memori. Memori. Kartika Firdausy - UAD blog.uad.ac.id/kartikaf. Dasar Komputer dan Pemrograman. Dasar Komputer dan Pemrograman

Struktur Sistem Komputer

PERTEMUAN 2 APLIKASI KOMPUTER. Sistem Operasi. Rangga Rinaldi, S.Kom, MM. Modul ke: Fakultas Desain dan Seni Kreatif. Program Studi Desain Produk

BUS, Cache & Shared Memory. Team Dosen Telkom University 2016

Pertemuan ke 5 BAB IV Sintesis Rangkaian Sekuensial (2) Deskripsi Manfaat Relevansi Learning Outcome Materi I. Rangkaian Memori Terbatas RAM dinamik

ARSITEKTUR DAN ORGANISASI KOMPUTER

ORGANISASI KOMPUTER Memori

PENGANTAR TEKNOLOGI KOMPUTER DAN INFORMASI

UNIT MEMORI DALAM SISTEM MIKROPROSESOR

ARSITEKTUR SISTEM MEMORI

Organisasi Sistem Komputer. Virtual Memory. Sekolah Teknik Elektro dan Informatika ITB

Perangkat Keras Komputer

Storage P g eripherals

Struktur Sistem Komputer

MEDIA PENYIMPANAN SISTEM BERKAS

Transkripsi:

3/25/2015 ARSITEKTUR ORGANISASI KOMPUTER MEMORY 1

Memory TIK : Memahami memori yang ada di komputer 2

Type Memory Memory Type Category Erasure Write Mechanism Volatility Random-access memory (RAM) Read-write memory Electrically, byte-level Electrically Volatile Read-only memory (ROM) Programmable ROM (PROM) Read-only memory Not possible Masks Erasable PROM (EPROM) UV light, chip-level Nonvolatile Electrically Electrically Erasable PROM (EEPROM) Read-mostly memory Electrically, byte-level Flash memory Electrically, block-level

Lokasi Kapasitas Unit transfer Metode Akses Kinerja Jenis fisik Sifat-sifat fisik Organisasi Karakteristik Memori Gembong Edhi Setyawan 4

Lokasi CPU (register) Internal (main memori) External (secondary memori) Gembong Edhi Setyawan 5

Kapasitas Ukuran Word Satuan alami organisasi memori Banyaknya words atau Bytes Gembong Edhi Setyawan 6

Satuan Transfer Internal Jumlah bit dalam sekali akses Sama dengan jumlah saluran data (= ukuran word) External Dalam satuan block yg merupakan kelipatan word Addressable unit Lokasi terkecil yang dpt dialamati secara uniq Secara internal biasanya sama dengan Word Untuk disk digunakan satuan Cluster Gembong Edhi Setyawan 7

Sekuensial Metode Akses Mulai dari awal sampai lokasi yang dituju Waktu akses tergantung pada lokasi data dan lokasi sebelumnya Contoh tape Direct Setiap blocks memilki address yg unique Pengaksesan dengan cara lompat ke kisaran umum (general vicinity) ditambah pencarian sekuensial Waktu akses tdk tergantung pada lokasi dan lokasi sebelumnya contoh disk Gembong Edhi Setyawan 8

Metode Akses Random Setiap lokasi memiliki alamat tertentu Waktu akses tdk tergantung pada urutan akses sebelumnya Contoh RAM Associative Data dicarai berdasarkan isinya bukan berdasarkan alamatnya Waktu akses tdk tergantung terhadap lokasi atau pola akses sebelumnya Contoh: cache Gembong Edhi Setyawan 9

Hierarki Memori Register Dalam CPU Internal/Main memory Bisa lebih dari satu level dengan adanya cache RAM External memory Penyimpan cadangan Gembong Edhi Setyawan 10

Performance Access time Waktu untuk melakukan operasi baca-tulis Memory Cycle time Diperlukan waktu tambahan untuk recovery sebelum akses berikutnya Access time + recovery Transfer Rate Kecepatan transfer data ke/dari unit memori Gembong Edhi Setyawan 11

Jenis Fisik Semiconductor RAM Magnetic Disk & Tape Optical CD & DVD Others Hologram Gembong Edhi Setyawan 12

Karakteristik Volatility Erasable Power consumption Organisasi Susunan fisik bit-bit untuk membentuk word Gembong Edhi Setyawan 13

Kendala Rancangan Berapa banyak? Capacity Seberapa cepat? Time is money Berapa mahal? Gembong Edhi Setyawan 14

Hierarki Registers L1 Cache L2 Cache Main memory Disk cache Disk Optical Tape Gembong Edhi Setyawan 15

Locality of Reference Selama berlangsungnya eksekusi suatu program, referensi memori cenderung untuk mengelompok (cluster) Contoh: loops Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 16

Memori Semiconductor RAM semua memori semiconductor adalah random access (termasuk ROM) Read/Write Volatile Penyimpan sementara Static atau dynamic Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 17

Dynamic RAM Bit tersimpan berupa muatan dalam capacitor Muatan dapat bocor Perlu di-refresh Konstruksi sederhana Ukuran per bit nya kecil Murah Perlu refresh-circuits Lambat Main memory Gembong Edhi Setyawan 18

Static RAM Bit disimpan sebagai switches on/off Tidk ada kebocoran Tdk perlu refreshing Konstruksi lebih complex Ukuran per bit lebih besar Lebih mahal Tidak memerlukan refresh-circuits Lebih cepat Cache Gembong Edhi Setyawan 19

Read Only Memory (ROM) Menyimpan secara permanen Untuk Microprogramming Library subroutines Systems programs (BIOS) Function tables Gembong Edhi Setyawan 20

Jenis ROM Ditulisi pada saat dibuat Sangat mahal Programmable (once) PROM Diperlukan peralatan khusus untuk memprogram Read mostly Erasable Programmable (EPROM) Dihapus dg sinar UV Electrically Erasable (EEPROM) Perlu waktu lebih lama untuk menulisi Flash memory Menghapus seleuruh memori secara electris Gembong Edhi Setyawan 21

Organisasi 16Mbit chip dapat disusun dari 1M x 16 bit word 1 bit/chip memiliki 16 lots dengan bit ke 1 dari setiap word berada pada chip 1 16Mbit chip dapat disusun dari array: 2048 x 2048 x 4bit Mengurangi jumlah addres pins Multiplex row address dg column address 11 pins untuk address (2 11 =2048) Menambah 1 pin kapasitas menjadi 4x Gembong Edhi Setyawan 22

Refreshing Rangkaian Refresh dimasukkan dalam chip Disable chip Pencacahan melalui baris Read & Write back Perlu waktu Menurunkan kinerja Gembong Edhi Setyawan 23

Packaging Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 24

Koreksi kesalahan Rusak berat Cacat/rusak Permanent Rusak ringan Random, non-destructive Rusak non permanent Dideteksi menggunakan Hamming code Gembong Edhi Setyawan 27

Cache Memori cepat dg kapasitas yg sedikit Terletak antara main memory dengan CPU Bisa saja diletakkan dalam chip CPU atau module tersendiri Gembong Edhi Setyawan 29

Operasi pada Cache CPU meminta isi data dari lokasi memori tertentu Periksa data tersebut di cache Jika ada ambil dari cache (cepat) Jika tidak ada, baca 1 block data dari main memory ke cache Ambil dari cache ke CPU Cache bersisi tags untuk identitas block dari main memory yang berada di cache Gembong Edhi Setyawan 30

Desain Cache Ukuran (size) Fungsi Mapping Algoritma penggantian (replacement algrthm) Cara penulisan (write policy) Ukuran Block Jumlah Cache Gembong Edhi Setyawan 31

Size Cost Semakin besar semakin mahal Speed Semakin besar semakin cepat Check data di cache perlu waktu Gembong Edhi Setyawan 32

Organisasi Cache Gembong Edhi Setyawan 33

Fungsi Mapping Ukuran Cache 64kByte Ukuran block 4 bytes diperlukan 16k (2 14 ) alamat per alamat 4 bytes Jumlah jalur alamat cache 14 Main memory 16MBytes Jalur alamat perlu 24 bit (2 24 =16M) Gembong Edhi Setyawan 34

Direct Mapping Setiap block main memory dipetakan hanya ke satu jalur cache Jika suatu block ada di cache, maka tempatnya sudah tertentu Address terbagi dalam 2 bagian LS-w-bit menunjukkan word tertentu MS-s-bit menentukan 1 blok memori MSB terbagi menjadi field jalur cache r dan tag sebesar s-r (most significant) Gembong Edhi Setyawan 35

36 Gembong Edhi Setyawan Struktur Alamat Direct Mapping Tag s-r Line or Slot r Word w 8 14 2 24 bit address 2 bit : word identifier (4 byte block) 22 bit: block identifier 8 bit tag (=22-14) 14 bit slot atau line 2 blocks pada line yg sama tidak boleh memiliki tag yg sama Cek isi cache dengan mencari line dan Tag

Organisai Cache Direct Mapping Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 37

Contoh Direct Mapping Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 38

Keuntungan & Kerugian Direct Sederhana Murah Mapping Suatu blok memiliki lokasi yang tetap Jika program mengakses 2 block yang di map ke line yang sama secara berulang-ulang, maka cache-miss sangat tinggi Gembong Edhi Setyawan 39

Associative Mapping Blok main memori dpt di simpan ke cache line mana saja Alamat Memori di interpresi sbg tag dan word Tag menunjukan identitas block memori Setiap baris tag dicari kecocokannya Pencarian data di Cache menjadi lama Gembong Edhi Setyawan 40

Organisasi Cache Fully Associative Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 41

Contoh Associative Mapping Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 42

Struktur Address Associative Mapping Tag 22 bit 22 bit tag disimpan untuk blok data 32 bit tag field dibandingkan dg tag entry dalam cache untuk pengecekan data LS 2 bits dari address menunjukkan 16 bit word yang diperlukan dari 32 bit data block contoh Address Tag Data Cache line FFFFFC FFFFFC 24682468 3FFF Word 2 bit Gembong Edhi Setyawan 43

Set Associative Mapping Cache dibagi dalam sejumlah sets Setiap set berisi sejumlah line Suatu blok di maps ke line mana saja dalam set misalkan Block B dapat berada pada line mana saja dari set i Contoh: per set ada 2 line 2 way associative mapping Suatu block dpt berada pada satu dari 2 lines dan hanya dalam 1 set Gembong Edhi Setyawan 44

Contoh Set Associative Mapping Nomor set 13 bit Nomor Block dlm main memori adl modulo 2 13 000000, 00A000, 00B000, 00C000 map ke set yang sama Gembong Edhi Setyawan 45

Organisasi Cache: Two Way Set Associative Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 46

Struktur Address: Set Associative Mapping Tag 9 bit Set 13 bit Word 2 bit set field untuk menentukan set cache set yg dicari Bandingkan tag field untuk mencari datanya Contoh: Address Tag Data Set number 1FF 7FFC 1FF 12345678 1FFF 001 7FFC 001 11223344 1FFF Gembong Edhi Setyawan 47

Contoh Two Way Set Associative Mapping Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 48

Replacement Algorithms (1) Direct mapping Tidak ada pilihan Setiap block hanya di map ke 1 line Ganti line tersebut Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 49

Replacement Algorithms (2) Associative & Set Associative Hardware implemented algorithm (speed) Least Recently used (LRU) e.g. in 2 way set associative Which of the 2 block is lru? First in first out (FIFO) replace block that has been in cache longest Least frequently used replace block which has had fewest hits Random Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 50

Write Policy Must not overwrite a cache block unless main memory is up to date Multiple CPUs may have individual caches I/O may address main memory directly Gembong Edhi Setyawan 51

Write through All writes go to main memory as well as cache Multiple CPUs can monitor main memory traffic to keep local (to CPU) cache up to date Lots of traffic Slows down writes Remember bogus write through caches! Gembong Edhi Setyawan 52

Write back Updates initially made in cache only Update bit for cache slot is set when update occurs If block is to be replaced, write to main memory only if update bit is set Other caches get out of sync I/O must access main memory through cache N.B. 15% of memory references are writes Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 53

Pentium Cache Foreground reading Find out detail of Pentium II cache systems NOT just from Stallings! Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 54

Newer RAM Technology (1) Basic DRAM same since first RAM chips Enhanced DRAM Contains small SRAM as well SRAM holds last line read (c.f. Cache!) Cache DRAM Larger SRAM component Use as cache or serial buffer Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 55

Newer RAM Technology (2) Synchronous DRAM (SDRAM) currently on DIMMs Access is synchronized with an external clock Address is presented to RAM RAM finds data (CPU waits in conventional DRAM) Since SDRAM moves data in time with system clock, CPU knows when data will be ready CPU does not have to wait, it can do something else Burst mode allows SDRAM to set up stream of data and fire it out in block Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 56

SDRAM Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 57

Newer RAM Technology (3) Foreground reading Check out any other RAM you can find See Web site: The RAM Guide Gembong Edhi Setyawan s1 / TI / semester 3 / 3 sks / reguler 58