Front Side Bus {FSB} QuickPath Interconnect {QPI} Oleh : Ludy Herdina Y ( ) Andi Gustanto M ( )

dokumen-dokumen yang mirip
prosesor berarsitektur "Core 2" dengan 4 inti

Komponen Sistem Informasi. Hardware Software Data User Komunikasi Prosedur

SEJARAH MIKROPROSESOR

Secara fisik, chipset berupa sekumpulan IC kecil atau chips yang dirancang untuk bekerjasama dan memiliki fungsi-fungsi tertentu. Chipset sebenarnya

MODUL I PENGENALAN KOMPUTER DAN KOMPONENNYA

Modul 4 BUS BUS DALAM PC

Arsitektur dan Organisasi Komputer Perkembangan Memory Di Processor Intel. Nama : IBNU FAJAR SHIDDIQ NIM : Kelas : 21

1.Proses Komputer CPU

TUGAS ARSITEKTUR DAN ORGANISASI KOMPUTER PERKEMBANGAN MEMORY PADA PROSESOR INTEL

KOMPONEN PC MODERN. Tulisan ini disusun untuk memenuhi tugas mata kuliah Praktikum Organisasi & Arsitektur Komputer

PERKEMBANGAN INTEL DARI MASA KE MASA

Performance. Team Dosen Telkom University 2016

Pengelolaan Keterbatasan dan Pencirian

ORGANISASI KOMPUTER SISTEM BUS MATA KULIAH:

Sejarah Microprocessor

Modul 4 BUS BUS DALAM PC

CPU-Z. Nama : Diemas Egy P. Sekolah : SMKN 5 Malang

Tugas presentasi Pengantar Sistem Komputer

PERKEMBANGAN MEMORI DI PROSESOR INTEL ARSITEKTUR KOMPUTER & ORGANISASI

Perkembangan Memory di Processor Intel O L E H. NAMA : Adrianus Nama Sada NIM : PRODI : Teknik Informatika

Pengantar Organisasi Komputer

Makalah. Perkembangan Memory Processor INTEL. NIM : Nama : Choirul Mustopa Kelas : 21 (Pagi)

SISTEM BUS. Oleh : 1. Sena Bagus Riswaya / Miftah Rajunda / Mujianto / Ahmad Budi Santoso /

Chipset Motherboard. Leo kumoro sakti. Abstrak. Pendahuluan

MENGENAL PERKEMBANGAN INTEL DARI AWAL HINGGA SAAT INI

Universitas Gunadarma Magister Sistem Informasi ARSITEKTUR PROCESSOR QUAD-CORE

PERKEMBANGAN MEMORY PROCESSOR INTEL

INTEL CORE i7 965 XE PROSESOR HIGH END INTEL TERBARU. Dida Tuhu Putranto, Fakultas Elektro dan Komunikasi Institut Teknologi Telkom

KOMPUTER. Arsitektur dan Organisasi Komputer. Organisasi. Arsitektur. Struktur. Struktur Komputer 23/06/2015. Gambaran Arsitektur Komputer

2-1. Apa itu Komputer?? HARDWARE 1 PERANGKAT SISTEM KOMPUTER. Erwin Harahap

Pengantar Hardware: Perkembangan Processor Komputer. Hanif Fakhrurroja, MT

TUGAS MATA KULIAH ARSITEKTUR & ORG. KOMPUTER PERKEMBANGAN MEMORY DI PROCESSOR BERBASIS INTEL

MEMILIH PROCESSOR DAN MAINBOARD

SEJARAH MICROPROCESSOR

PENGANTAR TEKTONOGI INFORMASI UNIT SISTEM

Pertemuan Ke-10 Cache Memory

SISTEM MIKROPROSESOR RIZAL SURYANA JURUSAN TEKNIK ELEKTRO - UNJANI

Nama : Muhammad Fadlan NIM : Kelas : 21 Prodi : Teknik Informatika Universitas Mercu Buana Yogyakarta

KONSEP DASAR HARDWARE KOMPUTER

ARSITEKTUR & ORGANISASI KOMPUTER

PAPER MEMORI PROCESSOR AMD GENERATION

PERKEMBANGAN PROSESOR AMD

Antarmuka CPU. TSK304 - Teknik Interface dan Peripheral. Eko Didik Widianto. Teknik Sistem Komputer - Universitas Diponegoro.

PENGANTAR TEKTONOGI INFORMASI UNIT SISTEM

ARSITEKTUR KOMPUTER 1

Instruktur : Ferry Wahyu Wibowo, S.Si., M.Cs.

Arsitektur Dan Organisasi Komputer. Pengantar Arsitektur Organisasi Komputer

PRODUK PERANGKAT KERAS TEKNOLOGI INFORMASI

Processor Dan Sejarah Perkembangannya

ARSITEKTUR PROSESSOR DAN PERKEMBANGANNYA

Struktur Komputer KOMPUTER. Central Processing Unit System Interconnection. Main Memory I/O

Apa itu Mikrokomputer?

Penghubung bagi keseluruhan komponen komputer dalam menjalankan tugasnya Komponen komputer : CPU Memori Perangkat I/O

BAB II BAGIAN DALAM KOMPUTER

KELOMPOK 6 BUS. Nama Kelompok : Muhammad Islamsyah ( ) Sakti Petrus Davici ( ) Teddy Sandoria ( )

BAB II JARINGAN INTERKONEKSI BANYAK TINGKAT. Komponen utama dari sistem switching atau sentral adalah seperangkat sirkuit

Tujuan pokok dari sistem komputer adalah mengolah data untuk menghasilkan informasi. Supaya tujuan pokok tersebut terlaksana, maka harus ada

PERTEMUAN 1 PENGENALAN MIKROPROSESOR

Pertemuan Ke-3 Struktur Interkonesi (Bus System)

Resume. PCI (Peripheral Component Interconnect

SEJARAH MIKROPROSESOR

Komponen-komponen Komputer

ARSITEKTUR & ORGANISASI KOMPUTER PERKEMBANGAN PROSESOR AMD. Oleh : Muhammad Iksan Raharjo ( )

TEKNOLOGI AMD A6, A8 DAN A10

Pertemuan ke 14 Sistem Bus Riyanto Sigit, ST. Nur Rosyid, S.kom Setiawardhana, ST Hero Yudo M, ST

BAB 03 Bus & Sistem Interkoneksi

PERKEMBANGAN PROCESSOR DARI GENERASI KE GENERASI

DASAR KOMPUTER. Pandangan Umum Komputer

PERTEMUAN INTERFACE INTERNAL (BUS EKSPANSI) Struktur dari Bus meliputi :

Mikroposesor-berbasis Sistem PC

Perkembangan Memory di Processor AMD (Advanced Micro Devices)

Struktur Sistem Komputer

Modul ke: Aplikasi Kompoter. Sistim Operasi. Fakultas FTPD. Giri Purnama, S.Pd, M.Kom. Program Studi Teknik Sipil

Pengantar Hardware: Sistem Bus pada Komputer. Hanif Fakhrurroja, MT

Pengertian Sistem Bus, Cache Memory, Memory Internal Dan Memory Eksternal

MIKROPROSESOR. Presentasi. Anggota: 1. Yan Makarunggala 2. Hermawan Setiawan 3. Imelda Florensia 4. Riana. A. Alrijanto 5. July E.

SLOT EXPANSI. Leo kumoro sakti. Abstrak. Pendahuluan

Model Referensi OSI 7 Layer. Pengantar Model Jaringan. Pengantar Model Jaringan. Analogi Model Jaringan

STRUKTUR KOMPUTER. Computer. Peripherals. Central Processing Unit. Main Memory. Computer. Systems Interconnection. Input Output. Communication lines

Konsep Organisasi dan Arsitektur Komputer (Pertemuan ke-2)

ANALISA PENGUJIAN TEKNOLOGI TURBO BOOST DAN HYPERTHREADING UNTUK KONSUMSI DAYA, WAKTU PROSES DAN CORE CLOCK PADA MIKROPROSESOR INTEL CORE i7 920

ARSITEKTUR DAN ORGANISASI KOMPUTER

BUS, Cache & Shared Memory. Team Dosen Telkom University 2016

PENGANTAR ORGANISASI DAN ARSITEKTUR KOMPUTER SISTEM INPUT OUTPUT

Mikroposesor-berbasis Sistem PC. Sistem Komputer Universitas Gunadarma

Bluetooth. Pertemuan III

Pendahuluan BAB I PENDAHULUAN

MEMORY PROCESSOR AMD

ARSIKOM Perkembangan Memory di Prosesor AMD

Hanif Fakhrurroja, MT

bit per siklus sel memori. Secara efektif, bus DDR2 dapat dijalankan dua kali kecepatan bus DDR.

LAPORAN PERKEMBANGAN PROCESSOR AMD

Pengantar sistem komputer

UNIVERSITAS MERCUBUANA YOGYAKARTA FAKULTAS TEKNOLOGI INFORMASI PROGRAM STUDI TEKNIK INFORMATIKA

PERKEMBANGAN PROSESOR INTEL. Abstrak. Pendahuluan

DCH1B3 Konfigurasi Perangkat Keras Komputer

SPESIFIKASI PERANGKAT KERAS 8086/8088. Sistem Komputer Universitas Gunadarma

PERKEMBANGAN MEMORY PROCESSOR AMD

Pertemuan 5 ARSITEKTUR KOMPUTER. Arsitektur Sistem Komputer

Perkembangan Memory Processor Intel

Transkripsi:

FSB / QPI Front Side Bus {FSB} QuickPath Interconnect {QPI} Oleh : Ludy Herdina Y (14111023) Andi Gustanto M (14111020)

Front Side Bus Dalam prosesor multi-core, yang bus belakang sisi sering internal dengan front-side bus untuk komunikasi eksternal Sebuah front-side bus (FSB) adalah antarmuka komunikasi komputer ( bus ) sering digunakan dalam komputer Intel-chip berbasis pada 1990-an dan 2000-an. Bersaing EV6 bus melayani fungsi yang sama untuk CPU AMD. Keduanya biasanya membawa data antara central processing unit (CPU) dan memory controller hub, yang dikenal sebagai Northbridge.Tergantung pada implementasi, beberapa komputer mungkin juga memiliki bus back-sisi yang menghubungkan CPU ke tembolok. Ini bus dan cache terhubung lebih cepat daripada mengakses memori sistem (atau RAM) melalui front-side bus. Kecepatan front side bus sering digunakan sebagai ukuran penting dari kinerja komputer. Arsitektur asli front-side bus telah digantikan oleh HyperTransport atau Intel QuickPath Interconnect volume CPU modern.

CPU frekuensi di mana prosesor (CPU) beroperasi ditentukan dengan menerapkan clock multiplier ke front-side bus (FSB) dengan kecepatan dalam beberapa kasus. Sebagai contoh, prosesor berjalan pada 3200 MHz mungkin menggunakan FSB 400 MHz. Ini berarti ada internal jam multiplier pengaturan (juga disebut bus / rasio inti) dari 8. Artinya, CPU diatur untuk berjalan pada 8 kali frekuensi front-side bus: 400 MHz 8 = 3200 MHz. Kecepatan CPU yang berbeda dicapai dengan memvariasikan baik frekuensi FSB atau multiplier CPU.

Memori Mengatur kecepatan FSB adalah terkait langsung dengan kelas kecepatan memori sistem harus digunakan. Bus memori menghubungkan Northbridge dan RAM, seperti front-side bus menghubungkan CPU dan Northbridge. Seringkali, kedua bus harus beroperasi pada frekuensi yang sama. Meningkatkan front-side bus dengan 450 MHz dalam banyak kasus juga berarti menjalankan memori pada 450 MHz.

Bus Peripheral Serupa dengan bus memori, PCI dan AGP bus juga dapat menjalankan asynchronously dari front-side bus. Dalam sistem lama, bus ini dioperasikan pada set bagian dari frekuensi front-side bus. Fraksi ini didirikan oleh BIOS. Dalam sistem yang lebih baru, PCI, AGP, dan PCI Express bus perifer sering menerima mereka sendirisinyal clock, yang menghilangkan ketergantungan mereka pada front-side bus untuk waktu.

Overclocking Overclockingdiatur untuk berjalan, dan, bila perlu, mengubah tegangan dikirim ke komponen untuk memungkinkan untuk beroperasi pada frekuensi yang lebih tinggi lebih stabil.

Evolusi front-side bus memiliki keuntungan dari fleksibilitas yang tinggi dan biaya rendah ketika pertama kali dirancang. Sederhana multiprocessors simetris menempatkan sejumlah CPU pada FSB bersama, meskipun kinerja tidak bisa skala linear karena bandwidth kemacetan. The front-side bus yang digunakan dalam semua Intel Atom, Celeron, Pentium, Core 2, dan Xeon model prosesor melalui sekitar 2008. Awalnya, bus ini adalah titik yang menghubungkan pusat untuk semua perangkat sistem dan CPU.

Apa itu QPI??? Intel QuickPath Interconnect Intel QuickPath Interconnect (QPI)adalah pointto-point prosesor interkoneksi yang dikembangkan oleh Intel yang menggantikan front-side bus (FSB) di Xeon, Itanium, dan platform desktop tertentu sejak tahun 2008. Sebelum pengumuman nama itu, Intel menyebutnya sebagai umum System Interface (CSI).inkarnasi sebelumnya dikenal sebagai Protokol Namun lain (YAP) dan YAP +.

Sejarah dan Perkembangan Meskipun kadang-kadang disebut "bus", QPI adalah point-topoint interkoneksi. Hal ini dirancang untuk bersaing dengan HyperTransport yang telah digunakan oleh Advanced Micro Devices (AMD) sejak sekitar tahun 2003. Intel QPI dikembangkan di perusahaan Massachusetts Microprocessor Design Center (MMDC) oleh anggota apa yang telah menjadi Alpha Development Group, yang Intel telah mengakuisisi dari Compaq dan HP dan pada gilirannya awalnya berasal dari Digital Equipment Corporation (DEC).pengembangannya telah dilaporkan pada awal 2004.

Implementasi QPI adalah elemen dari arsitektur sistem yang Intel menyebut arsitektur QuickPath yang mengimplementasikan apa yang Intel menyebut teknologi QuickPath.Dalam bentuk yang paling sederhana pada motherboard prosesor tunggal, seorang QPI tunggal digunakan untuk menghubungkan prosesor ke IO Hub (misalnya, untuk menghubungkan Intel Core i7 ke X58 ). Dalam kasus yang lebih kompleks arsitektur, terpisah pasang Link QPI menghubungkan satu atau lebih prosesor dan satu atau lebih hub IO atau routing hub dalam jaringan pada motherboard, yang memungkinkan semua komponen untuk mengakses komponen lain melalui jaringan. Seperti dengan HyperTransport, Arsitektur QuickPath mengasumsikan bahwa prosesor akan memiliki terintegrasi kontroler memori, dan memungkinkan akses memori non-seragam (NUMA) arsitektur.

Protokol lapisan QPI ditentukan sebagai arsitektur lima lapisan, dengan terpisah fisik, link, routing, transportasi, dan lapisan protokol. [1] Dalam perangkat dimaksudkan hanya untuk penggunaan QPI point-to-point tanpa forwarding, seperti Core i7-9xx dan prosesor Xeon DP, lapisan transport tidak hadir dan lapisan routing minimal.

Link layer link layer bertanggung jawab untuk mengirim dan menerima flits 80-bit. Setiap melayang dikirim ke lapisan fisik empat phits 20-bit. Setiap melayang berisi CRC 8-bit yang dihasilkan oleh lapisan link pemancar dan muatan 72-bit. Jika link lapisan penerima mendeteksi kesalahan CRC, penerima memberitahu pemancar melalui melayang pada return link dari pasangan dan pemancar mengirim ulang melayang tersebut. The link layer menerapkan kontrol aliran menggunakan kredit / debit skema untuk mencegah buffer penerima dari meluap. The link layer mendukung enam kelas yang berbeda dari pesan untuk memungkinkan lapisan yang lebih tinggi untuk membedakan flits data dari pesan nondata yang terutama untuk pemeliharaan koherensi cache. Dalam implementasi kompleks arsitektur QuickPath, link layer dapat dikonfigurasi untuk mempertahankan aliran terpisah dan kontrol aliran untuk kelas yang berbeda. Hal ini tidak jelas apakah ini diperlukan atau diterapkan untuk implementasi-prosesor tunggal dan dual-prosesor.

Lapisan fisik Lapisan fisik terdiri dari kabel aktual dan pemancar dan penerima diferensial, ditambah logika tingkat terendah yang mentransmisikan dan menerima unit-layer fisik. Fisiklayer Unit adalah 20-bit "Phit." Lapisan fisik mengirimkan 20-bit "Phit" menggunakan jam tepi tunggal pada 20 jalur ketika semua 20 jalur yang tersedia, atau 10 atau 5 jalur ketika QPI ulang karena kegagalan. Perhatikan bahwa selain sinyal data, sinyal clock diteruskan dari pemancar ke penerima (yang menyederhanakan pemulihan jam dengan mengorbankan pin tambahan).

Routing lapisan Routing Lapisan mengirimkan unit 72-bit yang terdiri dari header 8-bit dan 64-bit payload. Header berisi tujuan dan jenis pesan. Ketika lapisan routing yang menerima unit, mengkaji tabel routing untuk menentukan apakah unit telah mencapai tujuannya. Jika demikian itu disampaikan ke lapisan berikutnya yang lebih tinggi. Jika tidak, ia akan dikirim pada outbond QPI benar. Pada perangkat dengan hanya satu QPI, lapisan routing minimal. Untuk implementasi yang lebih kompleks, tabel routing lapisan routing yang adalah lebih kompleks, dan dimodifikasi secara dinamis untuk menghindari gagal QPI link.

Lapisan Transport Lapisan transport tidak diperlukan dan tidak hadir dalam perangkat yang ditujukan untuk hanya koneksi point-to-point. Ini termasuk Core i7. Lapisan transport mengirim dan menerima data melalui jaringan QPI dari rekan-rekan pada perangkat lain yang mungkin tidak terhubung langsung (yaitu, data yang mungkin telah disalurkan melalui perangkat intervensi.) Lapisan transport memverifikasi bahwa data selesai, dan jika tidak, itu permintaan pengiriman ulang dari rekan-nya.

Protokol lapisan Lapisan protokol mengirimkan dan menerima paket atas nama perangkat. Sebuah paket khas adalah cache memori baris. Lapisan protokol juga berpartisipasi dalam cache pemeliharaan koherensi dengan mengirim dan menerima pesan koherensi cache.

MATUR SUWUN