BAB I PENDAHULUAN. 1.2 Rumusan Masalah 1. Apa pengertian Counter? 2. Apa saja macam-macam Counter? 3. Apa saja fungsi Counter?
|
|
- Djaja Sudjarwadi
- 7 tahun lalu
- Tontonan:
Transkripsi
1 BAB I PENDAHULUAN 1.1 Latar Belakang Sebelum melakukan percobaan, ada baiknya kita mempelajari serta memahami setiap percobaan yang akan kita lakukan. Tanpa disadari dalam membuat suatu makalah kita pasti membaca materi tentang apa judul maalah yang akan kita buat. Oleh karena itu makalah ini sangat berguna untuk menambah pengetahuan mahasiswa tentang percobaan yang akan dilakukan pada mata kuliah rangkaian logika. 1.2 Rumusan Masalah 1. Apa pengertian Counter? 2. Apa saja macam-macam Counter? 3. Apa saja fungsi Counter? 1.3 Tujuan Mengenal berbagai jenis pencacah atau counter dan mengetahui berbagai jenis pencacah. 1
2 2.1 Pengertian Counter BAB II PEMBAHASAN Counter atau biasa disebut dengan Pencacah adalah aplikasi dari flip flop yang mempunyai fungsi menghitung proses perhitungan yang dilakukan counter secara sekuensial, baik menghitung naik (up counting) maupun menghitung turun (down counting). 2.2 Macam-macam Counter Menurut jumlah pulsa yang dapat dicacah, terdapat jenis pencacah modulo 2n, contohnya pencacah modulo 4, modulo 8 dan modulo 16. Sedangkan menurut pengaktifan elemen penyimpanannya dan dalam hal ini elemen penyimpan pencacah adalah flip-flop, terdapat pencacah jenis tak serempak atau pencacah tak sinkron (asynchronous counter) dan pencacah serempak atau pencacah sinkron (synchronous counter). Pada pencacah tak serempak, elemen-elemen penyusunnya yakni flip-flop bekerja secara tidak serempak ketika pencacah tersebut diberi input pulsa, dan pada pencacah serempak elemen-elemen penyusunnya bekerja secara bersama-sama ketika ada pulsa masuk ke inputnya. Prosedur perancangan kedua jenis pencacah tersebut agak berbeda. Untuk pencacah serempak prosedur perancangannya sama dengan prosedur perancangan rangkaian sekuensial. Sedangkan rangkaian pencacah tak serempak prosedur perancangannya lebih sederhana. Perbedaan mendasarnya dalam penghitung biner murni, angka 9 dalam bentuk bilangan biner 1001, dan berikutnya angka 10 dinyatakan dalam bentuk biner Sedangkan dalam penghitung desimal-terkodekan-secara-biner, angka 9 adalah biner 1001, tetapi angka 10 dinyatakandalambentuk: Angka desimal 100 dalam biner murni adalah , sedangkan dalam BCD adalah (3 buah digit desimal masing-masing dari kelompok 4 bit). Untuk jelasnya, angka desimal 0 sampai 17 (yang kita kenal sehari-hari), jika dinyatakan dalam bilangan biner murni dan biner BCD ( dengan 5 bit), akan nampak seperti di bawah ini. Angka 0 sampai 9 mempunyai bentuk biner murni 2
3 dan biner BCD yang sama, tetapi mulaidari angka 10 keduanya belainan. Rangkaian penghitung ini kebanyakan dipakai dalam alat penghitung pulsa putaran mesin, atau putaran roda kendaraan. Alat penghitung ini (baik yang biner maupun desimal BCD) merupakan bagian penting dalam sistem peralatan digital dan penggunaannya dalam bidang industri. Selain untuk menghitung pulsa putaran, penghitung/pencacah juga dipakai untuk menghitung pulsa waktu, alat yang penting dalam bidang telekomunikasi yaitu untuk mencatat lama pembicaraan. Bagi masyarakat awam, penghitung bisa diartikan sebagai kalkulator yang dipakai untuk menghitung untuk keperluan sehari-hari. Ada dua macam kalkulator: penghitung sederhana, dan penghitung ilmiah (scientific calculator). Dalam penghitung sederhana, kita hanya bisa menghitung: + * / % kwadrat, 1/x, dan operasi memori saja (cukup untuk keperluan penghitung rumah tangga seharihari). Sedangkan pada scientific calculator, kita bisa menghitung rumus matematika yang lebih rumit, seperti: pangkat, exp, ln, sin, cos, tg, dll. Synchronous Counter Synchronous counter adalah Sebuah cara sederhana untuk menerapkan logika untuk setiap bit dari counter menaik untuk setiap bit untuk beralih ketika semua bit kurang signifikan berada pada keadaan logika tinggi. Sebagai contoh, bit 1 matikan ketika bit 0 adalah logika tinggi; bit 2 matikan ketika kedua bit 1 dan bit 0 adalah logika tinggi; bit 3 matikan saat bit 2, bit 1 dan bit 0 semua tinggi, dan sebagainya. Sinkron counter, pencacah yang flip-flopnya bekerja secara bersamaan. Semua flip-flop dalam pencacah ini mendapatkan pulsa clock yang sama (dari satu sumber) secara bersamaan. Karena semua flip-flop bekerja secara bersamaan, sehingga pencacah ini bekerja lebih cepat (delay-nya kecil). Sedangkan decade counter merupakan nilai maksimal yang dapat dicacah oleh suatu counter. Jadi decade counter adalah pencacah yang hanya dapat mencacah sampai 10 hitungan saja. Jika counter modulo 10 telah mencacah dari 0 sampai 9 maka pencacah akan mengeluarkan pulsa reset atau clear untuk mengulang cacahan dari 0. Satu dekade counter sinkron juga dapat dibuat dengan menggunakan penghitung biner sinkron untuk menghasilkan urutan menghitung 3
4 dari 0 sampai 9. Sebuah counter biner standar dapat dikonversi ke satu dekade (desimal 10) counter dengan bantuan dari beberapa logika tambahan untuk mengimplementasikan urutan keadaan yang diinginkan. Setelah mencapai hitungan "1001", counter mendaur ulang kembali ke "0000". sekarang memiliki satu dekade atau Modulo-10 counter. Satu dekade counter adalah salah satu yang penting dalam angka desimal, bukan biner. Sebuah counter dekade memiliki setiap digit biner dikodekan (yaitu, ia bisa menghitung dalam kode decimal biner, sebagai sirkuit terpadu 7490) atau pengkodean biner lainnya (seperti yang terdiri dr lima bagian enconding-bi dari 7490 sirkuit terintegrasi). Atau, mungkin memiliki "sepenuhnya dekode" atau kode keluaran satu-panas di mana setiap output pergi tinggi pada gilirannya, sedangkan 4017 adalah seperti sirkuit. Jenis terakhir dari sirkuit menemukan aplikasi dalam multiplexer dan demultiplexers, atau di mana pun jenis pemindaian perilaku berguna. counter serupa dengan jumlah yang berbeda output juga umum. Dekade Penghitung juga dikenal sebagai counter-mod. Salah satu penggunaan pencacah mod adalah sebagai panampil digit desimal. Pecacah modulo 10 dihubungkan dengan decoder BCD to 7 segment sehingga nilai cacahan dapat ditampilkan pada 7 segment. Jika akan membuat penampil desimal 3 digit maka dibutuhkan 3 buah pencacah modulo 10, 3 buah decoder BCD to 7 segment dan 3 buah 7 segment sebagai panampil. Dan synchronous decade counter Serupa dengan dekade counter asynchronous, jumlah dekade sinkron counter mulai dari 0 sampai 9 dan kemudian mendaur ulang ke 0 lagi. Hal ini dilakukan dengan memaksa keadaan 1010 kembali ke keadaan Counter sinkron dapat dibangun dengan menggunakan JK flip-flop dan gerbang, dan rangkaian untuk dekade counter sinkron semua clock secara paralel. bekerja lebih cepat daripada counter riak. perubahan JK flip-flop hanya bila J = K = 1 pada saat pulsa clock. tindakan beralih di sirkuit ini terkendali melalui output Q dan gerbang DAN. sebelum bistable bisa beralih, semua Qs sebelumnya bistable harus berada di logika 1. karena Jo = Ko = 1, FFo matikan pada setiap Q3 pulse.while jam = 0, Q3 = 1 dan ketika Q0 = 1, J1 = K1 = 1 dan FF1 toggles. 4
5 dalam cara yang sama, FF2 matikan ketika Q0 = Q1 = Q2 = 1. ketika Q3 = 1, Q3 # = 1, sehingga = J3 1 dan K3 = 0. saat ini semua flip-flop reset ke nol. Satu dekade counter menghitung dari 0 sampai 9 berulang kali. Oleh karena itu, total empat flip - flop diperlukan karena menghitung 7 rangkaian logika pulsa masukan dari 0 hingga 9, kembali ke 0, dan kemudian mengulang setelah keadaan mencapai 9, keadaan teks adalah 0, bukan 10. komersial, satu dekade counter sinkron menggunakan arus keluaran sebagai input untuk flip nyamenjatuhkan, sehingga waktu switching untuk setiap ff hampir sama dalam beberapa penundaan sirkuit. yang desigh seperti satu dekade counter dibiarkan sebagai latihan. Apabila nilai hitungan yang stabil adalah penting di beberapa bit, yang terjadi di kebanyakan sistem counter, counter sinkron digunakan. Ini juga menggunakan flip-flop, baik D-tipe atau jenis JK lebih kompleks, tapi di sini, setiap tahap clock secara bersamaan oleh sinyal clock umum. Logika gerbang antara setiap tahap aliran data sirkuit kontrol dari panggung ke panggung sehingga jumlah perilaku yang diinginkan direalisasikan. counter Synchronous dapat dirancang untuk menghitung naik atau turun, atau keduanya menurut masukan arah, dan mungkin presetable melalui set paralel input. Counter Dekade adalah jenis counter yang penting dalam puluhan daripada harus representasi biner. Setiap keluaran akan tinggi pada gilirannya, dimulai lebih dari sepuluh setelah output telah terjadi. Jenis sirkuit menemukan aplikasi dalam multiplexer dan demultiplexers, atau di mana pun jenis pemindaian perilaku berguna. counter serupa dengan jumlah yang berbeda output juga umum. Satu decade counter menghitung dari 0 sampai 9 dan kemudian me-reset ke nol. Counter input dapat diatur dengan nol olehgaris reset rendah. hitungan lalu menaikkan pada setiap pulsa clock hingga mencapai 1001 ( decimal 9) ketika kenaikan 1010 (decimal 10) kedua input gerbang NAND menjadi tinggi.hasilnya adalah bahwa output NAND menjadi rendah, dan me reset counter ke nol. D rendah akan dapat melaksanakan sinyal, menunjukan bahwa telah terjadi hitungan sepuluh. Satu decade counter / binery counter dirancang untuk menghitung sampai Sebuah counter empat tahap dapat dengan mudah termodifikasi 5
6 untuk satu decade counter dengan menambah sebuah gerbang NAND seperti di tunjukan pada gambar. perhatikan bahwa FF2 dan FF4 memberikan masukan terhadap gerbang NAND. keluaran gerbang NAND tersambung ke input CRL dari masing-masing FFS. Counter beroperasi sebagai counter normal sampai mencapai hitungan pada saat itu, kedua input ke gerbang NAND adalah HIGH, dan output berjalan LOW. LOW ini diterapkan pada masukan CRL dari FFS menyebabkan mereka untuk me-reset ke nol. Setelah FFS- reset,hitungan bias di mulai lagi. Tabel berikut mununjukkan jumlah biner dan input serta output dari gerbang NAND untuk setiap hitungan decade counter,mengubah masukan ke gerbang NAND dapat menyebabkan jumlah maksimum yang akan diubah. Sebagai contoh, jika FF4 dan FF3 adalah kabel ke gerbang NAND, counter akan menghitung sampai (12)10, dan kemudian di reset. Aplikasi synchronous counter decade Application synchronous counter dekade,pencacah yang menghitung dari 0 sampai 9 ini jelas merupakan pilihan yang wajar dalam penerapan-penerapan BCD seperti penerapan frekuensi meter (pencacah frekuensi), voltmeter digital dan jam digital.dan application synchronous counter decade pada digital clock,ini dianggap counter menit. counter jam diimplementasikan dengan dekade counter dan flip-flop seperti ditunjukkan pada ara. menganggap bahwa mulanya baik counter dekade dan flip-flop di-reset dan keluaran gerbang NAND tinggi. kemajuan dekade counter 0 sampai 9 dan seperti resycles dari 9 kembali ke 0, flipflop toggle ke keadaan SET oleh transisi HIGH-TO-LOW dari QD. pada saat ini hitungan hanya 10 desimal (dekade counter dalam keadaan 0 dan flip-flop SET). setelah dua pukses jam berikutnya, jumlah total kemajuan sampai 11 desimal dan kemudian sampai 12 desimal. di 13 akhir, output QB dan QA dekade counter HIGH, flip-flop masih SET dan dengan demikian output dari gerbang NAND segera berlangsung LOW. ini mengaktifkan input LOAD asynchonous dari counter dekade, dekade presetting the counter kepada keadaan dengan input data ( ). karena keluaran dari gerbang NAND juga dihubungkan ke input J, me- 6
7 reset flip-flop. logikanya ini membuat counter untuk mendaur ulang dari 12 kembali ke 1 ketimbang kembali ke 0. Tambahan AND gerbang mendeteksi ketika urutan mencapai "1001", (Binary 10) dan menyebabkan FF3 flip-flop untuk beralih pada pulsa clock berikutnya. FF0 Flip-flop matikan pada setiap pulsa clock. Dengan demikian, menghitung mulai ke arah "0000" memproduksi satu dekade counter sinkron. Kita bisa cukup mudah menata kembali tambahan AND gerbang untuk menghasilkan counter lain seperti-mod 12 Up counter yang menghitung 12 bagian keadaan dari "0000" ke "1011" (0 sampai 11) dan kemudian mengulangi membuat mereka cocok untuk jam. Asynchronous Counter Pencacah Asynchonous didisain dengan menggunakan flip-flop pada keadaan toggle. Flip-flop JK atau D dapat dibuat kedalam keadaan toglle. Flipflop JK dapat dibuat dalam keadaan toglle dengan menghubungkan kedua input J dan K pada logika 1(high). Sedangkan untuk flip-flop tipe D, dapat dibuat dalam keadaan toglle dengan menghubungkan keluaran Q kembali ke input. Pencacah asynchonous bekerja dengan mengkaskade seri flip-flop dalam keadaan togle secara bersamaan. Keluaran tiap-tiap flip-flop digunakan sebagai clock untuk flipflop berikutnya secara berurutan. Hal ini menyebabkan flip-flop berubah secara asynchonous, seperti gelombang. Pencacah asynchonous lebih dikenal sebagai pencacah ripple. Karena cara penghubungan setiap flip-flop seperti diatas, sehingga setiap frekuensi flip-flop berikutnya dibagi dua. 2.3 Fungsi Counter Adapun fungsi dara counter adalah sebagai berikut : (1) Penggunaan pencacah dalam teknologi industri. Dalam hal ini pencacah dioperasikan untuk menghitung objek (barang produksi) dengan tujuan mencapai kecepatan dan ecermatan penghitung, (2) Digunakan sebagai pembagi frekuensi, (3) Untuk mengukur besarnya frekuensi, (4) Untuk mengukur waktu interval antar dua pulsa, (5) Untuk mengukur jarak, (6) Untuk mengukur kecepatan, (7) Penggunaan 7
8 dalam digital omputer, (8) Mengubah sinyal analog menjadi digital atau sebaliknya. 8
9 Kesimpulan BAB III PENUTUP 1. Counter atau pencacah adalah aplikasi dari flip flop yang mempunyai fungsi menghitung proses perhitungan yang dilakukan counter secara sekuensial, baik menghitung naik (up counting) maupun menghitung turun (down counting). 2. Adapun jenis-jenis counter adalah sebagai berikut : Synchronous Counter, Asynchronous Counter, dan Aplikasi synchronous counter decade. 3. Adapun fungsi dara counter adalah sebagai berikut : (1) Untuk menghitung objek (barang produksi) dengan tujuan mencapai kecepatan dan ecermatan penghitung, (2) Digunakan sebagai pembagi frekuensi, (3) Untuk mengukur besarnya frekuensi, (4) Untuk mengukur waktu interval antar dua pulsa, (5) Untuk mengukur jarak, (6) Untuk mengukur kecepatan, (7) Penggunaan dalam digital omputer, (8) Mengubah sinyal analog menjadi digital atau sebaliknya. 9
10 DAFTAR PUSTAKA Meriwardana. Rangkaian Counter Seven Segment Dengan IC555 (online), ( diakses tanggal 23 Mei 2012). Mismail, Budiono Dasar-dasar Rangkaian Logika Digital. Bandung. ITB. Wahyudi. L. Alfian Laporan Praktikum Counter. Mataram. Universitas Mataram 10
REGISTER DAN COUNTER.
REGISTER DAN COUNTER www.st3telkom.ac.id Register Register adalah rangkaian yang tersusun dari satu atau beberapa flip-flop yang digabungkan menjadi satu. Flip-Flop disebut juga sebagai register 1 bit.
Lebih terperinciPERTEMUAN 12 PENCACAH
PERTEMUAN 12 PENCACAH Sasaran Pertemuan 12 Mahasiswa diharapkan mengerti tentang Pencacah yang terdiri dari : - Riple Counter - Pencacah Sinkron - Pencacah Lingkar - Pencacah Turun naik - Pencacah Mod
Lebih terperinciPERTEMUAN 12 PENCACAH
PERTEMUAN 12 PENCACAH Sasaran Pertemuan 12 Mahasiswa diharapkan mengerti tentang Pencacah yang terdiri dari : - Riple Counter - Pencacah Sinkron - Pencacah Lingkar - Pencacah Turun naik - Pencacah Mod
Lebih terperinciRegister & Counter -7-
Sistem Digital Register & Counter -7- Missa Lamsani Hal 1 Register dan Pencacah Register adalah kumpulan elemen-elemen memori yang bekerja bersama sebagai satu unit. Pencacah (counter) adalah merupakan
Lebih terperinciABSTRAK. Kata Kunci : Counter, Counter Asinkron, Clock
ABSTRAK Counter (pencacah) adalah alat rangkaian digital yang berfungsi menghitung banyaknya pulsa clock atau juga berfungsi sebagai pembagi frekuensi, pembangkit kode biner Gray. Pada counter asinkron,
Lebih terperinci=== PENCACAH dan REGISTER ===
=== PENCACAH dan REGISTER === Pencacah Pencacah adalah sebuah register yang mampu menghitung jumlah pulsa detak yang masuk melalui masukan detaknya, karena itu pencacah membutuhkan karakteristik memori
Lebih terperinci1). Synchronous Counter
Counter juga disebut pencacah atau penghitung yaitu rangkaian logika sekuensial yang digunakan untuk menghitung jumlah pulsa yang diberikan pada bagian masukan. Counterdigunakan untuk berbagai operasi
Lebih terperinci1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop
1. FLIP-FLOP Flip-flop adalah keluarga Multivibrator yang mempunyai dua keadaaan stabil atau disebut Bistobil Multivibrator. Rangkaian flip-flop mempunyai sifat sekuensial karena sistem kerjanya diatur
Lebih terperinciFLIP-FLOP. FF-SR merupakan dasar dari semua rangkaian flip flop. FF-SR disusun dari dua gerbang NAND atau dua gerbang NOR. Gambar Simbol SR Flip-Flop
FLIP-FLOP FLIP-FLOP merupakan suatu rangkaian yang terdiri sdari dua elemen aktif (Transistor) yang erjanya saling bergantian. Fungsinya adalah sebagai berikut: 1. Menyimpan bilangan biner 2. Mencacah
Lebih terperinciAPLIKASI JK FLIP-FLOP UNTUK MERANCANG DECADE COUNTER ASINKRON
ORBITH VOL. 13 NO. 2 Juli 2017 : 108 113 APLIKASI JK FLIP-FLOP UNTUK MERANCANG DECADE COUNTER ASINKRON Oleh: Lilik Eko Nuryanto Staf Pengajar Jurusan Teknik Elektro Politeknik Negeri Semarang Jl.Prof.
Lebih terperinci1). Synchronous Counter
Counter juga disebut pencacah atau penghitung yaitu rangkaian logika sekuensial yang digunakan untuk menghitung jumlah pulsa yang diberikan pada bagian masukan. Counter digunakan untuk berbagai operasi
Lebih terperinciBAB VIII REGISTER DAN COUNTER
BAB VIII REGISTER DAN COUNTER 8.1 Register Register adalah kumpulan dari elemen-elemen memori yang bekerja bersama sebagai satu unit. Register yang paling sederhana tidak lebih dari sebuah penyimpan kata
Lebih terperinciPENCACAH. Gambar 7.1. Pencacah 4 bit
DIG 7 PENCACAH 7.. TUJUAN. Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. 2. Mengenal beberapa jenis IC pencacah. 7.2. TEORI
Lebih terperinciPENCACAH (COUNTER) DAN REGISTER
PENCACAH (COUNTER) DAN REGISTER Aplikasi flip-flop yang paling luas pemakaiannya adalah sebagai komponen pembangun pencacah dan register. Pencacah termasuk dalam kelompok rangkaian sekuensial yang merupakan
Lebih terperinciLAB #5 REGISTER, SYNCHRONOUS COUNTER AND ASYNCHRONOUS COUNTER
LAB #5 REGISTER, SYNCHRONOUS COUNTER AND ASYNCHRONOUS COUNTER TUJUAN 1. Untuk mempelajari dan mendesain berbagai counter menggunakan gerbang dan Flip-Flop. 2. Untuk menyimulasikan berbagai counter dan
Lebih terperinciFLIP-FLOP (BISTABIL)
FLIP-FLOP (BISTABIL) Rangkaian sekuensial adalah suatu sistem digital yang keadaan keluarannya pada suatu saat ditentukan oleh : 1. keadaan masukannya pada saat itu, dan 2. keadaan masukan dan/atau keluaran
Lebih terperinci7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF.
PERCOBAAN DIGITAL 7 PENCACAH (COUNTER) 7.. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. 7.2. TEORI DASAR Pencacah
Lebih terperinciOperasi Counting Q 1 Q 2. Pulsa clock Belum ada pulsa Setelah pulsa # Setelah pulsa # 2
BAB IV. COUNTER TUJUAN : Setelah mempelajari bab ini mahasiswa diharapkan mampu : Menjelaskan prinsip dasar Counter Membuat Counter dasar dengan prinsip sekuensial Membedakan operasi dan karakteristik
Lebih terperinciArsitektur Komputer. Rangkaian Logika Kombinasional & Sekuensial
Arsitektur Komputer Rangkaian Logika Kombinasional & Sekuensial 1 Rangkaian Logika Rangkaian Logika secara garis besar dibagi menjadi dua, yaitu : Rangkaian Kombinasional adalah rangkaian yang kondisi
Lebih terperinci=== PERANCANGAN RANGKAIAN SEKUENSIAL ===
=== PERANCANGAN RANGKAIAN SEKUENSIAL === Rangkaian Sekuensial, adalah rangkaian logika yang keadaan keluarannya dipengaruhi oleh kondisi masukan dan kondisi rangkaian saat itu. Variabel Masukan Keadaan
Lebih terperinciCOUNTER ASYNCHRONOUS
COUNTER ASYNCHRONOUS A. Tujuan Kegiatan Praktikum 3 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : ) Merangkai rangkaian SYNCHRONOUS COUNTER 2) Mengetahui cara kerja rangkaian SYNCHRONOUS COUNTER
Lebih terperinciPercobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, urdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan :. Mempelajari cara kerja pencacah biner sinkron dan tak sinkron, 2. Merealisasikan pencacah biner
Lebih terperinciPERCOBAAN 6 COUNTER ASINKRON
PERCOBAAN 6 COUNTER ASINKRON 6.1. TUJUAN : Setelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Membuat Rangkaian dasar 3-bit Membuat Timing Diagram Counter Membuat MOD-n Membuat Up-Down 6.2.
Lebih terperinciCOUNTER ASYNCHRONOUS
COUNTER ASYNCHRONOUS A. Tujuan Kegiatan Praktikum 2 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : ) Merangkai rangkaian ASYNCHRONOUS COUNTER 2) Mengetahui cara kerja rangkaian ASYNCHRONOUS
Lebih terperinciLaboratorium Sistem Komputer dan Otomasi Departemen Teknik Elektro Otomasi Fakultas Vokasi Institut Teknologi Sepuluh November
PRAKTIKUM 1 COUNTER (ASINKRON) A. OBJEKTIF 1. Dapat merangkai rangkaian pencacah n bit dengan JK Flip-Flop 2. Dapat mendemonstrasikan operasi pencacah 3. Dapat mendemonstrasikan bagaimana modulus dapat
Lebih terperinciBAB VIII REGISTER DAN COUNTER
BAB VIII REGISTER DAN OUNTER 8.1 Register Dalam elektronika digital seringkali diperlukan penyimpan data sementara sebelum data diolah lebih lanjut. Elemen penyimpan dasar adalah flip-flop. Setiap flip-flop
Lebih terperinciBAB III COUNTER. OBYEKTIF : - Memahami jenis-jenis counter - Mampu merancang rangkaian suatu counter
B III COUNTER OBYEKTIF : - Memahami jenis-jenis counter - Mampu merancang rangkaian suatu counter 3.1 Counter secara umum Counter merupakan rangkaian logika pengurut, karena counter membutuhkan karakteristik
Lebih terperinci6. Rangkaian Logika Kombinasional dan Sequensial 6.1. Rangkaian Logika Kombinasional Enkoder
6. Rangkaian Logika Kombinasional dan Sequensial Rangkaian Logika secara garis besar dibagi menjadi dua, yaitu rangkaian logika Kombinasional dan rangkaian logika Sequensial. Rangkaian logika Kombinasional
Lebih terperinciBAB I : APLIKASI GERBANG LOGIKA
BAB I : APLIKASI GERBANG LOGIKA Salah satu jenis IC dekoder yang umum di pakai adalah 74138, karena IC ini mempunyai 3 input biner dan 8 output line, di mana nilai output adalah 1 untuk salah satu dari
Lebih terperinciBAB VIII COUNTER (PENCACAH)
EKNIK DIGIAL - COUNER/HAL. BAB VIII COUNER (PENCACAH) Sebuah Flip-flop akan mempunyai dua keadaan yaitu keadaan reset (Q = ) dan set (Q = ). Sehingga untuk sederetan n buah FF akan mempunyai 2 keadaan
Lebih terperinciLEMBAR TUGAS MAHASISWA ( LTM )
LEMBAR TUGAS MAHASISWA ( LTM ) RANGKAIAN DIGITAL Program Studi Teknik Komputer Jenjang Pendidikan Program Diploma III Tahun AMIK BSI NIM NAMA KELAS :. :.. :. Akademi Manajemen Informatika dan Komputer
Lebih terperinciadalah frekuensi detak masukan mula-mula, sehingga membentuk rangkaian
Pertemuan ke 2 1 BAB I Rangkaian Sekuensial (2) Deskripsi Pada bab ini akan dibahas tentang aplikasi elemen flip-flop pada counter dan register serta clock mode, pulse mode, dan level mode. Manfaat Memberikan
Lebih terperinciKonsep dasar perbedaan
PENDAHULUAN Konsep dasar perbedaan ANALOG DAN DIGITAL 1 ANALOG Tegangan Berat Suhu Panjang Kecepatan dlsb 2 DIGITAL Pulsa 0 dan 1 Digit Biner Bit Numerik 3 Benarkah definisi tersebut tadi? 4 ANALOG DIGITAL
Lebih terperinciSistem Digital. Sistem Angka dan konversinya
Sistem Digital Sistem Angka dan konversinya Sistem angka yang biasa kita kenal adalah system decimal yaitu system bilangan berbasis 10, tetapi system yang dipakai dalam computer adalah biner. Sistem Biner
Lebih terperinciFAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL
Semester 3 Counter Sinkron 2 menit No. LST/PTI/PTI6205/ Revisi: Tgl: 8 September 24 Page 1 of 5 1. Kompetensi Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa memiliki kedisiplinan, tanggung
Lebih terperinciModul 7 : Rangkaian Sekuensial 3
Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 7 : Rangkaian Sekuensial 3 7.1 Tujuan Mahasiswa mampu mengetahui cara kerja Counter. 7.2 Alat & Bahan 1. IC 7473, IC 7448, IC 74190, IC7400 2. Data Sheet
Lebih terperinciMODUL PRAKTIKUM RANGKAIAN DIGITAL
MODUL PRAKTIKUM RANGKAIAN DIGITAL JURUSAN TEKNIK INFORMATIKA FAKULTAS SAINS DAN TEKNOLOGI UNIVERSITAS ISLAM NEGERI MAULANA MALIK IBRAHIM MALANG Jl. Gajayana No. 50 Malang (65144) Telp : 0341-551354, Faks
Lebih terperinciMAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR
MAKALAH TEKNIK DIGITAL RANGKAIAN FLIP-FLOP DASAR DISUSUN OLEH : Rendy Andriyanto (14102035) Sania Ulfa Nurfalah (14102039) LABORATORIUM TEKNIK ELEKTRONIKA DAN TEKNIK DIGITAL SEKOLAH TINGGI TEKNOLOGI TELEMATIKA
Lebih terperinciPERCOBAAN 4 FLIP-FLOP 2
PERCOBAAN 4 FLIP-FLOP 2 4.1. TUJUAN : Setelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Menggunakan input-input Asinkron pada JK-FF Membuat D-FF dan T-FF dari JK-FF dan SR-FF Mendisain beberapa
Lebih terperinciMODUL DASAR TEKNIK DIGITAL
MODUL DASAR TEKNIK DIGITAL ELECTRA ELECTRONIC TRAINER alexandernugroho@gmail.com HP: 08112741205 2/23/2015 BAB I GERBANG DASAR 1. 1 TUJUAN PEMBELAJARAN Peserta diklat / siswa dapat : Memahami konsep dasar
Lebih terperinciMAKALAH TEKNIK DIGITAL
MAKALAH TEKNIK DIGITAL FLIP FLOP DISUSUN OLEH : Bayu Rahmawan 14102012 Moh. Fajar Faisaldy 14102027 SEKOLAH TINGGI TEKNOLOGI TELEMATIKA TELKOM JL. DI. PANJAITAN 128 PURWOKERTO 2014 i KATA PENGANTAR Puji
Lebih terperinciLAPORAN RESMI PRAKTIKUM SISTEM DIGITAL 2013 / 2014
LAPORAN RESMI PRAKTIKUM SISTEM DIGITAL 23 / 24 MODUL 4 REGISTER, COUNTER DAN MEMORI OLEH KELOMPOK B ADE ILHAM FAJRI 5358 FRANKY SETIAWAN DALDIRI 5383 KELAS : B ASISTEN PEMBIMBING RISYANGGI AZMI FAIZIN
Lebih terperinciRangkaian Sequensial. Flip-Flop RS
Rangkaian Sequensial Rangkaian logika di kelompokkan dalam 2 kelompok besar, yaitu rangkaian logika kombinasional dan rangkaian logika sekuensial. Bentuk dasar dari rangkaian logika kombinasional adalah
Lebih terperinciBab XI, State Diagram Hal: 226
Bab XI, State Diagram Hal: 226 BAB XI, STATE DIAGRAM State Diagram dan State Table Untuk menganalisa gerbang yang dihubungkan dengan flip-flop dikembangkan suatu diagram state dan tabel state. Ada beberapa
Lebih terperinciPENDAHULUAN PULSE TRAIN. GATES ELEMEN LOGIKA
LOGIKA MESIN PENDAHULUAN Data dan instruksi ditransmisikan diantara berbagai bagian prosesor atau diantara prosesor dan periperal dgn menggunakan PULSE TRAIN. Berbagai tugas dijalankan dgn cara menyampaikan
Lebih terperinciPRAKTIKUM TEKNIK DIGITAL
MODUL PRAKTIKUM TEKNIK DIGITAL PROGRAM STUDI S1 TEKNIK INFORMATIKA ST3 TELKOM PURWOKERTO 2015 A. Standar Kompetensi MODUL I ALJABAR BOOLE DAN RANGKAIAN KOMBINASIONAL Mata Kuliah Semester : Praktikum Teknik
Lebih terperinciBAB I PENDAHULUAN BAB I PENDAHULUAN. 1.1 Latar Belakang
1 BAB I PENDAHULUAN 1.1 Latar Belakang Sistem digital merupakan salah satu sistem yang digunakan dalam pemrosesan sinyal atau data. Sebelum dimulainya era digital, pemrosesan sinyal atau data dilakukan
Lebih terperinciLAB #4 RANGKAIAN LOGIKA SEKUENSIAL
LAB #4 RANGKAIAN LOGIKA SEKUENSIAL TUJUAN 1. Untuk mempelajari bagaimana dasar rangkaian logika sekuensial bekerja 2. Untuk menguji dan menyelidiki pengoperasian berbagai Latch dan sirkuit Flip- Flop PENDAHULUAN
Lebih terperinciFAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA
FULTS TENI UNIVERSITS NEGERI YOGYRT L SHEET TENI IGITL Semester 3 LS 6 : OUNTER 4 X 60 Menit No. LST/EO/EL 214/06 Revisi : 01 Tgl : 28 Maret 2010 Hal 1 dari 9 1. ompetensi Memahami cara kerja rangkaian
Lebih terperinciR ANGKAIAN LOGIKA KOMBINASIONAL DAN SEQUENSIAL
R ANGKAIAN LOGIKA KOMBINASIONAL DAN SEQUENSIAL Rangkaian Logika secara garis besar dibagi menjadi dua, yaitu Rangkaian logika Kombinasional dan rangkaian logika Sequensial. Rangkaian logika Kombinasional
Lebih terperinci8. TRANSFER DATA. I. Tujuan
8. TRANSFER DATA I. Tujuan 1. Membuat rangkaian transfer data seri dan transfer data secara paralel dengan menggunakan IC yang berisi JK-FF dan D-FF. 2. Mengamati operasi transfer data seri dan dan transfer
Lebih terperinciGerbang AND Gerbang OR Gerbang NOT UNIT I GERBANG LOGIKA DASAR DAN KOMBINASI. I. Tujuan
I. Tujuan UNIT I GERBANG LOGIKA DASAR DAN KOMBINASI 1. Dapat membuat rangkaian kombinasi dan gerbang logika dasar 2. Memahami cara kerja dari gerbang logika dasar dan kombinasi 3. Dapat membuat table kebenaran
Lebih terperinciTKC305 - Sistem Digital Lanjut. Eko Didik Widianto. Sistem Komputer - Universitas Diponegoro
,, TKC305 - Sistem Digital Lanjut Eko Didik Sistem Komputer - Universitas Diponegoro Bahasan Kuliah, Sebelumnya dibahas elemen rangkaian sekuensial berupa flip-flop dan latch yang mampu menyimpan informasi
Lebih terperinciPeraga 7-segmen berfungsi untuk menampilkan angka 0 sampai 9. Segmen-segmen diberi label : a, b, c, d, e, f dan g.
Peraga 7-segmen Peraga 7-segmen berfungsi untuk menampilkan angka 0 sampai 9. Segmen-segmen diberi label : a, b, c, d, e, f dan g. a f e g b c Dengan menyalakan segmen tertentu maka dapat ditampilkan karakter
Lebih terperinciBAB IV PENGUJIAN DAN ANALISA RANGKAIAN
BAB IV PENGUJIAN DAN ANALISA RANGKAIAN 4.1 Pengujian Pengujian rangkaian skematik ini dilakukan untuk melihat kinerja sistem yang telah di rancang berdasarkan deskripsi kerja alat yang diinginkan. Apabila
Lebih terperinciOutput. Input R.Kombinasi Onal. Flip-Flop. Pulsa Clock. Pulsa Clock
XII. RANGKAIAN LOGIKA SEKUENSIAL SINKRON A. PENDAHULUAN Input R.Kombinasi Onal Pulsa Clock Flip-Flop Output Pulsa Clock B. LATCHES 1. RS FF =Reset Set Flip -Flop =Bistable Simbol RS FF =One Bit Memory
Lebih terperinciTahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer
Tahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer Register dan Counter Mohamad Dani (MHM) E-mail: mohamad.dani@gmail.com Hanya dipergunakan untuk kepentingan pengajaran di
Lebih terperinciPERCOBAAN 3 FLIP FLOP 1
PERCOBAAN 3 FLIP FLOP 3.. TUJUAN : Setelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Melakukan analisa rangkaian sekuensial dengan SR Flip-flop Mendisain rangkaian sekuensial dengan SR flip-flop
Lebih terperinciMATERI RANGKAIAN SEKUENSIAL
MATERI RANGKAIAN SEKUENSIAL 1 Pengertian Logika Sekuensi Logika Sekuensial adalah rangkaian logika yang keadaan outputnya tergantung pada keadaan inputinputnya juga tergantung pada keadaan output sebelumnya.
Lebih terperinciREGISTER. uart/reg8.html
PERTEMUAN 11 REGISTER http://tams-www.informatik.uni-hamburg.de/applets/hades/webdemos/45-misc/30- uart/reg8.html Sasaran Pertemuan 11 Mahasiswa diharapkan mengerti tentang Register yang terdiri dari :
Lebih terperinciSISTEM KEAMANAN DENGAN MENGGUNAKAN CHIP EPROM TUGAS AKHIR OLEH: DIMAS ANGGIT ARDIYANTO
SISTEM KEAMANAN DENGAN MENGGUNAKAN CHIP EPROM TUGAS AKHIR OLEH: DIMAS ANGGIT ARDIYANTO 01.50.0101 PROGRAM STUDI TEKNIK ELEKTRO FAKULTAS TEKNOLOGI INDUSTRI UNIVERSITAS KATOLIK SOEGIJAPRANATA SEMARANG 2007
Lebih terperinciTSK205 Sistem Digital. Eko Didik Widianto
TSK205 Sistem Digital Eko Didik Teknik Sistem Komputer - Universitas Diponegoro Review Kuliah Di kuliah sebelumnya dibahas tentang representasi bilangan, operasi aritmatika (penjumlahan dan pengurangan),
Lebih terperinciFLIP - FLOP. Kelompok : Angga Surahman Sudibya ( ) Ma mun Fauzi ( ) Mudesti Astuti ( ) Randy Septiawan ( )
FLIP - FLOP Kelompok : Angga Surahman Sudibya (10407113) Ma mun Fauzi (10407527) Mudesti Astuti (10407571) Randy Septiawan (10407687) Rahman Rohim (10407679) JURUSAN TEKNIK ELEKTRO UNIVERSITAS GUNADARMA
Lebih terperinci1. Konsep Sistem Bilangan 2. Konsep Gerbang Logika 3. Penyederhanaan logika 4. Konsep Flip-Flop (Logika Sequensial) 5. Pemicuan Flip-Flop 6.
1. Konsep Sistem Bilangan 2. Konsep Gerbang Logika 3. Penyederhanaan logika 4. Konsep Flip-Flop (Logika Sequensial) 5. Pemicuan Flip-Flop 6. Pencacah (Counter) 7. Register Geser 8. Operasi Register 9.
Lebih terperinciSATUAN ACARA PERKULIAHAN Mata Kuliah : Rangkaian Digital A
SATUAN ACARA PERKULIAHAN Mata Kuliah : Rangkaian Digital A Proses Belajar Mengajar Media : Evaluasi : Dosen : Menjelaskan, Memberi contoh, Diskusi, Memberi tugas * Papan Tulis * Hasil Test Mahasiswa :
Lebih terperinciPRAKTIKUM 2 DECODER-ENCODER. JOBSHEET UNTUK MEMENUHI TUGAS MATA KULIAH Digital dan Mikroprosesor Yang dibina oleh Drs. Suwasono, M.T.
PRAKTIKUM 2 DECODER-ENCODER JOBSHEET UNTUK MEMENUHI TUGAS MATA KULIAH Digital dan Mikroprosesor Yang dibina oleh Drs. Suwasono, M.T. Nama : Fachryzal Candra Trisnawan NIM : 160533611466 Prog. Studi - Off
Lebih terperinciFLIP-FLOP T (Tugas Sistem Digital) Oleh Fitri Anggraini Novia Puspasari
FLIP-FLOP T (Tugas Sistem Digital) Oleh Fitri Anggraini Novia Puspasari JURUSAN FISIKA FAKULTAS MATEMATIKA DAN ILMU PENGETAHUAN ALAM UNIVERSITAS LAMPUNG BANDAR LAMPUNG 2013 Flip-flop T (T FF) Gambar 1.
Lebih terperinciHanif Fakhrurroja, MT
Pertemuan 4 Organisasi Komputer Rangkaian Logika Hanif Fakhrurroja, MT PIKSI GANESHA, 2013 Hanif Fakhrurroja @hanifoza hanifoza@gmail.com Agenda 1 Rangkaian Kombinasi 2 Rangkaian Sekuensial/flip-flop Pendahuluan
Lebih terperinciSATUAN ACARA PERKULIAHAN Mata Kuliah : Sistem Digital A
SATUAN ACARA PERKULIAHAN Mata Kuliah : Sistem Digital A Proses Belajar Mengajar Media : Evaluasi : Dosen : Menjelaskan, Memberi contoh, Diskusi, Memberi tugas * Papan Tulis * Hasil Test Mahasiswa : Mendengarkan,
Lebih terperinciSATUAN ACARA PERKULIAHAN Mata Kuliah : Sistem Digital A Kode : KK
SATUAN ACARA PERKULIAHAN Mata Kuliah : Sistem Digital A Kode : KK-045329 Proses Belajar Mengajar Media : Evaluasi : Dosen : Menjelaskan, Memberi contoh, Diskusi, Memberi tugas * Papan Tulis * Hasil Test
Lebih terperinciRANGKAIAN SEKUENSIAL
RANGKAIAN SEKUENSIAL Rangkaian Sekuensial Elemen Penyimpan dan Statenya Rangkaian yang nilai keluarannya tidak hanya tergantung dari masukan saat ini, juga dari nilai keluaran sebelumnya Rangkaian mempunyai
Lebih terperinciMODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R
MODUL IV FLIP-FLOP I. Tujuan instruksional khusus. Membangun dan mengamati operasi dari R FF NAND gate dan R FF NOR gate. 2. Membangun dan mengamati operasi logika dari R FF Clocked. 3. Mengamati cara
Lebih terperinciIC atau integrated circuit adalah komponen elektronika semikonduktor yang merupakan gabungan
Pengertian IC TTL Dan CMOS 9 IC atau integrated circuit adalah komponen elektronika semikonduktor yang merupakan gabungan dari ratusan atau ribuan komponen-komponen lain. Bentuk IC berupa kepingan silikon
Lebih terperinciBAB VII FLIP FLOPS. Gate-gate logika kombinatorial. Elemenelemen. memori. Input-input eksternal. Gambar 7.1 Diagram Sistem Digital Umum
BAB VII FLIP FLOPS Sejauh ini rangkaian logika yang telah dibahas adalah rangkaian logika kombinatorial yang level-level outputnya pada setiap saat tertentu tergantung kepada level-level yang terdapat
Lebih terperinciKuliah#11 TKC-205 Sistem Digital. Eko Didik Widianto. 11 Maret 2017
Kuliah#11 TKC-205 Sistem Digital Eko Didik Widianto Departemen Teknik Sistem Komputer, Universitas Diponegoro 11 Maret 2017 http://didik.blog.undip.ac.id/buku/sistem-digital/ ) 1 Tentang Kuliah Membahas
Lebih terperinciSemarang, 10 Oktober Hormat Kami. Penulis KATA PENGANTAR
KATA PENGANTAR Puji syukur kehadirat Tuhan Yang Maha Esa yang telah melimpahkan rahmat dankarunianya sehingga dapat menyelesaikan makalah elektronika mengenai encoder dandecoder.dalam pembuatan makalah
Lebih terperinciMODUL I GERBANG LOGIKA DASAR
MODUL I GERBANG LOGIKA DASAR I. PENDAHULUAN Gerbang logika adalah rangkaian dengan satu atau lebih masukan tetapi hanya menghasilkan satu keluaran berupa tegangan tinggi ( 1 ) dan tegangan rendah ( 0 ).
Lebih terperinciDASAR-DASAR RANGKAIAN SEKUENSIAL 2
PERCOBAAN 2. DASAR-DASAR RANGKAIAN SEKUENSIAL 2 2.1. TUJUAN : Setelah melaksanakan percobaan ini mahasiswa diharapkan mampu : Membuat SR Flip-flop dari gerbang NOR Membuat SR Flip-flop dari gerbang NAND
Lebih terperinciModul 5 : Rangkaian Sekuensial 1
Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 5 : Rangkaian Sekuensial 1 5.1 Tujuan Mahasiswa mampu mengetahui cara kerja Flip Flop dan membuat rangkaiannya. 5.2 Alat & Bahan 1. IC Gerbang Logika :
Lebih terperinciPercobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Mengenal beberapa jenis register. 2. Menyusun rangkaian register. 3. Mempelajari cara kerja
Lebih terperinciReview Kuliah. TKC305 - Sistem Digital Lanjut. Eko Didik Widianto
TKC305 - Sistem Digital Lanjut Eko Didik Sistem Komputer - Fakultas Teknik Universitas Diponegoro Review Kuliah Desain rangkaian sekuensial sinkron FSM (Finite State Machine): diagram state, tabel state
Lebih terperinciTahun Akademik 2015/2016 Semester I DIG1B3 Konfigurasi Perangkat Keras Komputer
Tahun Akademik 2015/2016 emester I DIG1B3 onfigurasi Perangkat eras omputer angkaian ekuensial Mohamad Dani (MHM) E-mail: mohamad.dani@gmail.com Hanya dipergunakan untuk kepentingan pengajaran di lingkungan
Lebih terperinciPERTEMUAN 10 RANGKAIAN SEKUENSIAL
PERTEMUAN 10 RANGKAIAN SEKUENSIAL Sasaran Pertemuan 10 Mahasiswa diharapkan mengerti tentang Rangkaian Sequensial yang terdiri dari : - FLIP FLOP - RS FF - JK FF - D FF - T FF 1 Salah satu rangkaian logika
Lebih terperinciPERTEMUAN 10 RANGKAIAN SEKUENSIAL
PERTEMUAN 10 RANGKAIAN SEKUENSIAL Sasaran Pertemuan 10 Mahasiswa diharapkan mengerti tentang Rangkaian Sequensial yang terdiri dari : FLIP-FLOP RS FF JK FF D FF T FF FLIP-FLOP Salah satu rangkaian logika
Lebih terperinci= = = T R = sifat memori. 2. Monostable. Rangkaian. jadi. C perlahan naik. g muatan. pulsa. Lab Elektronika. terjadi di. Industri. Iwan.
RANGKAIAN SEKUENSIAL Rangkaian digital jenis sekuensial sangat berbeda dengan jenis kombinatorial. Rangkaian kombinatorial terdiri dari kombinasi gerbang-gerbang dan mempunyai sifat khas yaitu bahwa output
Lebih terperinciANALISA RANGKAIAN ALAT PENGHITUNG JUMLAH MOBIL PADA PELATARAN PARKIR. Noveri Lysbetti Marpaung
ANALISA RANGKAIAN ALAT PENGHITUNG JUMLAH MOBIL PADA PELATARAN PARKIR Noveri Lysbetti Marpaung Staf Pengajar Jurusan Teknik Elektro, Fakultas Teknik,, Universitas Riau. Kampus: Binawidya km. 12,5 Simpang
Lebih terperinciSISTEM DIGITAL; Analisis, Desain dan Implementasi, oleh Eko Didik Widianto Hak Cipta 2014 pada penulis GRAHA ILMU Ruko Jambusari 7A Yogyakarta 55283
SISTEM DIGITAL; Analisis, Desain dan Implementasi, oleh Eko Didik Widianto Hak Cipta 2014 pada penulis GRAHA ILMU Ruko Jambusari 7A Yogyakarta 55283 Telp: 0274-889398; Fax: 0274-889057; E-mail: info@grahailmu.co.id
Lebih terperinciKEGIATAN BELAJAR 1 SISTEM KOMPUTER
KEGIATAN BELAJAR 1 SISTEM KOMPUTER Capaian Pembelajaran Mata Kegiatan Memahami, menerapkan, menganalisis, dan mengevaluasi tentang sistem komputer Sub Capaian Pembelajaran Mata Kegiatan: 1. Memahami sistem
Lebih terperinciFLIP-FLOP JK (Tugas Sistem Digital) Oleh Riza Amelia ( ) Zaitun ( )
FLIP-FLOP JK (Tugas Sistem Digital) Oleh Riza Amelia (0917041048) Zaitun (0917041017) JURUSAN FISIKA FAKULTAS MATEMATIKA DAN ILMU PENGETAHUAN ALAM UNIVERSITAS LAMPUNG BANDAR LAMPUNG 2013 FLIP-FLOP JK Flip-flop
Lebih terperinciPercobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY
Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Mempelajari cara kerja berbagai rangkaian flip flop 2. Membuat rangkaian
Lebih terperinciSHEET PRAKTIK TEKNIK DIGITAL
LAB SHEET PRAKTIK TEKNIK DIGITAL Pengenalan Komponen Elektronika Digital No. LST/PTE/EKA62/ Revisi: Tgl: 8 September 25 Page of 8. Kompetensi Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa
Lebih terperinciDECODER / MULTIPLEXER
DECODER / MULTIPLEXER TUJUAN Setelah melakukan praktikum ini praktikan dapat memahami dan menjelaskan prinsip kerja dari decoder dan multiplexer. Menjelaskan perbedaan mendasar antara decoder dan multiplexer.
Lebih terperinciBAB I SISTEM BILANGAN DAN PENGKODEAN
BAB I SISTEM BILANGAN DAN PENGKODEAN I.. Sistem Bilangan Untuk memahami cara kerja komputer, kita membutuhkan konsep mengenai sistem bilangan dan sistem pengkodean (coding systems) karena adanya perbedaan
Lebih terperinciMAKALAH PROYEK PRAKTIKUM SISTEM DIGITAL ATA 2011 Rangkaian Undian Elektronik
MAKALAH PROYEK PRAKTIKUM SISTEM DIGITAL ATA 2011 Rangkaian Undian Elektronik DISUSUN OLEH : 2 KB 02 Kamis, shift 1 1. DZIKRI /22109706 2. DERRY FAJAR M /24109905 3. ANDHIKA NUGRAHA /21109762 LABORATORIUM
Lebih terperinciJobsheet Praktikum FLIP-FLOP J-K
1 FLIP-FLOP J-K A. Tujuan Kegiatan Praktikum 10 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Menjelaskan cara kerja rangkaian FLIP FLOP J-K 2) Merangkai rangkaian FLIP FLOP J-K B. Dasar
Lebih terperinciMODUL I GERBANG LOGIKA
MODUL PRAKTIKUM ELEKTRONIKA DIGITAL 1 MODUL I GERBANG LOGIKA Dalam elektronika digital sering kita lihat gerbang-gerbang logika. Gerbang tersebut merupakan rangkaian dengan satu atau lebih dari satu sinyal
Lebih terperinciBAB III PERANCANGAN DAN REALISASI ALAT. modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok Diagram Modulator 8-QAM
BAB III PERANCANGAN DAN REALISASI ALAT 3.1 Pembuatan Modulator 8-QAM Dalam Pembuatan Modulator 8-QAM ini, berdasarkan pada blok diagram modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok
Lebih terperinciBAB II SISTEM-SISTEM BILANGAN DAN KODE
BAB II SISTEM-SISTEM BILANGAN DAN KODE Didalam sistem-sistem digital informasi numerik biasanya dinyatakan dalam sistem bilangan biner (atau kode biner lain yang bersangkutan). Sistem biner telah diperkenalkan
Lebih terperinciFAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA
FKULTS TEKNIK UNIVERSITS NEGERI YOGYKRT L SHEET TEKNIK IGITL Semester LS : UP/OWN OUNTER X Menit No. LST/EKO/EL / Revisi : Tgl : Maret Hal dari. Kompetensi Memahami cara rja rangkaian up counter dan down
Lebih terperinciPERTEMUAN 11 REGISTER. misc/30-uart/reg8.html
PERTEMUAN 11 REGISTER http://tams-www.informatik.uni-hamburg.de/applets/hades/webdemos/45- misc/30-uart/reg8.html Sasaran Pertemuan 11 Mahasiswa diharapkan mengerti tentang Register yang terdiri dari :
Lebih terperinci