Percobaan 3 RANGKAIAN PENJUMLAH BINER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Ukuran: px
Mulai penontonan dengan halaman:

Download "Percobaan 3 RANGKAIAN PENJUMLAH BINER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY"

Transkripsi

1 Percobaan 3 RNGKIN PENJUMLH INER Oleh : umarna, Jurdik Fisika, FMIP, UNY sumarna@uny.ac.id Tujuan :. Mengenal cara kerja rangkaian penjumlah biner, 2. Dapat menyusun rangkaian penjumlah Half dder dan Full dder dari gerbanggerbang logika, 3. Menggunakan IC 4-it inary Full dder dan sejenisnya sebagai komponen rangkaian penjumlah biner. Dasar Teori : Penjumlah (dder) iner Di dalam mesin hitung digital, seperti kalkulator dan komputer, terdapat suatu rangkaian yang berfungsi untuk melaksanakan operasi-operasi aritmatik seperti penjumlahan, pengurangan, perkalian dan pembagian. ahkan operasi dasar dari perkalian dan pembagian berturut-turut adalah penjumlahan dan pengurangan. Operasi perkalian secara mendasar merupakan penjumlahan berulang sedangkan pembagian merupakan pengurangan yang berulang pula. erbagai operasi aritmatik dalam komputer maupun kalkulator dilaksanakan dalam bentuk biner. lasan menggunakan bilangan biner adalah karena kerja dari rangkaian digital didasarkan pada pulsa-pulsa berbentuk kotak yang hanya memiliki keadaan hidup (tinggi) atau mati (rendah). Cara menjumlahkan dua bilangan secara bersusun adalah dengan menempatkan posisi bilangan yang berderajad sama dalam satu kolom, misalnya satuan dari bilangan pertama berada pada satu kolom dengan satuan dari biangan ke dua, puluhan bilangan pertama terletak pada satu kolom dengan puluhan bilangan ke dua, dan seterusnya. Proses penjumlahan pada suatu kolom harus ditambah dengan simpanan (carry) yang dihasilkan dari proses penjumlahan pada kolom sebelumnya (jika ada).

2 Cara penjumlahan bilangan biner serupa dengan penjumlahan pada bilangan desimal. Dalam proses penjumlahan bilangan biner juga dikenal simpanan (carry). Pada bilangan biner dikenal posisi satuan (2 ), duaan (2 ), empatan (2 2 ), delapanan (2 3 ) dan seterusnya. turan penjumlahan bilangan biner adalah : + = + = + =. Dalam bentuk biner tidak dikenal + = 2 karena dalam sistem bilangan biner 2 bukanlah digit biner. Oleh karena itu, dalam aturan penjumlahan biner + = dengan simpanan dan tentu saja + + = dengan simpanan. impanan berarti menambahkan ke dalam kolom posisi berikutnya yaitu di sebelah kiri tempat simpanan tadi dihasilkan. ebagai contoh menjumlahkan dua bilangan biner dan dengan cara disusun adalah sebagai berikut impanan + Pada kolom satuan + = tidak menghasilkan simpanan. Pada kolom duaan + = dengan simpanan. Pada kolom empatan karena mendapat simpanan dari kolom sebelumnya maka proses penjumlahannya adalah + + = dengan simpanan. Pada kolom delapanan juga mendapat simpanan dari kolom sebelumnya sehingga prosesnya + + = dengan simpanan. Proses penjumlahan seperti di atas dapat dikerjakan dengan menggunakan rangkaian digital. 2

3 Rangkaian Penjumlah Paro (Half dder atau H) Rangkaian penjumlah biner dapat disusun dari gerbang logika. erikut ini disampaikan ilustrasi dari penjumlahan dua bilangan dan yang masing-masing bit. Perhatikan tabel berikut. Masukan Keluaran Jumlah () impanan (C) Digit yang dijumlahkan EX-OR ND erdasarkan tabel di atas bagian keluaran rangkaian yang akan disusun terdiri dari jumlah () dan simpanan (C). Ternyata kedua kolom keluaran itu dapat dihasilkan dengan menggunakan dua gerbang logika sebagai berikut : a. Kolom jumlah () merupakan keluaran dari gerbang EX-OR. Ingat kembali bahwa keluaran gerbang EX-OR akan (tinggi) ketika keadaan logika masukannya berbeda, tetapi (rendah) pada saat keadaan logika masukannya sama. b. Kolom simpanan (C) merupakan keluaran dari gerbang ND. Keluaran gerbang tersebut (tinggi) hanya apabila kedua masukannya juga. Gambar berikut menunjukkan cara gerbang EX-OR dan ND dihubungkan untuk mendapatkan suatu rangkaian penjumlah yang memenuhi tabel di atas. Jika diperhatikan, rangkaian penjumlah itu hanya memiliki dua terminal masukan masing-masing untuk bit yang akan dujumlahkan dan dua terminal keluaran berturut-turut untuk jumlah () dan simpanan (C). (Jumlah) C (impanan) Gambar : Rangkaian penjumlah paro. 3

4 Rangkaian penjumlah seperti gambar di atas hanya dapat digunakan untuk menjumlahkan bilangan biner bit (pada posisi satuan saja), artinya tidak dapat digunakan untuk menjumlahkan posisi duaan, empatan, delapanan, dan seterusnya. Hal ini disebabkan karena rangkaian penjumlah tadi tidak memiliki masukan untuk simpanan hasil penjumlahan dari posisi sebelumnya. Rangkaian dengan sifat seperti itulah yang dikenal sebagai rangkaian penjumlah paro (half adder). imbol dari rangkaian penjumlah paro tampak pada gambar di bawah ini. H atau C Gambar : imbol rangkaian penjumlah paro. Rangkaian Penjumlah Penuh (Full dder atau F) Penjumlah paro hanya dapat digunakan untuk proses penjumlahan bilangan pada posisi satuan saja, atau lebih umum pada bagian L-nya saja (L singkatan dari Least ignificant it) karena tidak tersedia terminal masukan untuk menampung terjadinya simpanan dari posisi sebelumnya. Padahal proses penjumlahan pada umumnya melibatkan simpanan. uatu rangkaian yang memenuhi syarat tersebut dikenal sebagai rangkaian penjumlah penuh (full adder). Tentu saja rangkaian penjumlah penuh memiliki tiga terminal masukan dan dua terminal keluaran. Dapat dirancang suatu rangkaian gerbang logika yang berfungsi sebagai penjumlah penuh. Lebih dahulu disusun tabel kebenaran yang menunjukkan perubahan nilai-nilai masukan dan keluaran untuk semua keadaan yang mungkin. Tabel berikut adalah tabel kebenaran suatu rangkaian dengan tiga masukan,, dan serta dengan dua keluaran dan C. aris ke 2 Masukan Keluaran 4

5 Persamaan logika untuk keluaran Jumlah () adalah : = m (,2,4,7) = = ( + ) + ( + ) = ( ) + ( C ) = + ( ) edangkan persamaan logika untuk keluaran impanan (C ) adalah : C = m (3,5,6,7) = + +. Diagram rangkaian logika untuk penjumlah penuh (F) sebagai realisasi dari kedua persamaan di atas terlihat pada gambar berikut. Gambar : Diagram rangkaian penjumlah penuh (F) Gambar tersebut bukanlah satu-satunya rangkaian penjumlah penuh, masih banyak cara yang dapat digunakan untuk menghasilkan persamaan logika yang sesuai dengan 5

6 keluaran dan C. Cara lain untuk mendapatkan rangkaian penjumlah penuh adalah dengan menyusun dua penjumlah paro dan satu gerbang OR seperti tampak pada gambar di bawah ini. H H Gambar : Diagram rangkaian penjumlah penuh etiap rangkaian penjumlah penuh memiliki lima terminal, tiga terminal sebagai masukan (,, dan ) dan dua terminal sebagai keluaran ( dan C ). Oleh karena itu, untuk selanjutnya rangkaian penjumlah penuh digambarkan dengan simbol seperti tampak pada gambar berikut. F Gambar : Diagram simbol rangkaian penjumlah penuh Penjumlah Jajar (Paralel) Rangkaian penjumlah yang telah dipelajari masih terbatas untuk menjumlahkan dua bilangan biner dan yang masing-masing bit. rtinya bilangan hanya dapat bernilai atau, demikian pula bilangan dapat berharga atau saja. Dalam kenyataannya, mesin hitung seperti kalkulator ataupun komputer melakukan operasi penjumlahan dalam bentuk biner tetapi setiap bilangan dapat memiliki bit yang lebih besar dari pada bit. Untuk alasan ini, berikut dikemukakan rangkaian penjumlah yang 6

7 dapat menjumlahkan dua bilangan yang masing masing lebih dari bit. atu rangkaian penjumlah paro dan beberapa rangkaian penjumlah penuh dapat disusun menjadi rangkaian penjumlah paralel yang dapat menjumlahkan bilangan- bilangan dengan bit besar (lebih dari bit). Gambar di bawah ini memperlihatkan diagram rangkaian penjumlah paralel 2 bit yang tersusun atas satu penjumlah paro dan satu penjumlah penuh. Misalkan hendak dijumlahkan dua bilangan dan yang masing-masing = dan =. + H F Empatan Duaan atuan Gambar : Diagram rangkaian penjumnlah paralel 2 bit yang menggunakan H dan F. Penjumlah paro (H) pada gambar di atas dapat digantikan dengan penjumlah penuh (F) yang terminal simpanan masukannya ( ) dibuat (rendah). Perhatikan gambar berikut ini. 7

8 + F F2 Empatan Duaan atuan Gambar : Diagram rangkaian penjumlah paralel 2 bit tanpa H. gar semakin jelas, hendak disusun rangkaian penjumlah paralel 3 bit dengan menggunakan tiga buah penjumlah penuh. Rangkaian tersebut dapat digunakan untuk menjumlahkan bilang = 2 dan bilangan = 2. Rangkaian yang dimaksud terlihat pada gambar di bawah ini. 8

9 2 2 + F F 2 2 F 8-an 4-an 2-an -an Gambar : Diagram rangkaian penjumlah paralel 3 bit. erdasarkan contoh-conttoh pada kedua gambar di atas, selanjutnya dengan cara yang sama dapat dirancang rangkaian penjumlah paralel 4 bit, 5 bit,..., n bit. Ternyata, jika hendak membuat rangkaian penjumlah paralel n bit, maka diperlukan n buah rangkaian penjumlah penuh (F). Jadi banyak bit bilangan yang akan dijumlahkan menentukan cacah rangkaian penjumlah penuh yang diperlukan. Rangkaian penjumlah paralel n bit dapat digunakan untuk menjumlahkan dua bilangan dan yang masing-masing bilangan adalah = (n-) (n-2) dan bilangan = (n-) (n-2) Rangkaian penjumlah paralel sangat lazim digunakan dalam rangkaian digital. Rangkaian penjumlah paralel banyak tersedia dalam bentuk rangkaian terpadu (IC). alah satu yang terkenal adalah dikemas sebagai rangkaian penjumlah paralel 4 bit yang di dalamnya terdiri dari empat buah penjumlah penuh. Untuk jenis TTL IC 9

10 tersebut berseri 7483 dan juga 74283, sedangkan jenis CMO adalah 48. Gambar berikut memperlihatkan simbol dari penjumlah paralel 4 bit yang dikemas dalam IC Masukan-masukan pada IC tersebut untuk dua bilangan masing-masing 4 bit yaitu 3 2 dan 3 2 serta simpanan. edangkan keluarannya adalah bit-bit hasil penjumlahan 3 2 dan simpanan C. 3 2 Penjumlah paralel 4 bit (7483) Gambar : imbol penjumlah paralel 4 bit 7483 Dua atau lebih penjumlah paralel dapat dihubungkan secara kaskade untuk menyesuaikan penjumlahan bilangan-bilangan dengan bit yang lebih besar. ebagai contoh gambar di bawah ini menunjukkan cara dua buah IC 7483 dihubungkan secara kaskade untuk menjumlahkan dua bilangan yang masing-masing 8 bit Penjumlah paralel 4 bit (7483) Penjumlah paralel 4 bit (7483) Gambar : Dua IC 7483 yang dirangkai secara kaskade

11 Dua bilangan yang dijumlahkan melalui rangkaian pada gambar di atas masing-masing adalah = dan = yang hasilnya = Cara penjumlahannya adalah ecara lebih rinci dapat dijelaskan bahwa IC 7483 sebelah kanan menjumlahkan bilangan 4 bit L yang simpanannya (C ) diumpankan ke masukan pada IC 7483 sebelah kiri. Prosesnya adalah IC berikutnya C C I = IC 7483 sebelah kiri menjumlahkan bilangan 4 bit M beserta simpanan yang dihasilkan dari IC 7483 sebelah kanan. Prosesnya adalah C C dari IC sebelumnya Dengan cara yang serupa dapat disusun penjumlah paralel dari IC 7483 untuk menjumlahkan dua bilangan dengan bit yang lebih besar.

12 lat-alat : Catu daya (5V, 5 m), multimeter, LED, resistor, beberapa IC dengan seri 748, 7432, 7483, 7486, dan kabel penghubung. Langkah-langkah Percobaan : Dengan memanfaatkan gerbang EX-OR (7486) dan gerbang ND (748) buatlah rangkaian Half dder seperti gambar berikut : O O dan O C dihubungkan ke indikator LED atau voltmeter O C Ukurlah tegangan keluaran O dan O C atau amatilah gejala yang terjadi pada indikator LED berdasarkan variasi masukan pada dan. Kemudian masukkan data pengamatan itu ke dalam tabel di bawah ini : O O C Volt LED Volt LED usunlah 2 (dua) rangkaian Half dder seperti di atas dengan tambahan gerbang OR (7432) sedemikian hingga membentuk rangkaian Full dder berikut ini : 2

13 O O dan O C dihubungkan ke indikator LED atau voltmeter O C O C Ukurlah tegangan keluaran O dan O C atau amatilah gejala yang terjadi pada indikator LED berdasarkan variasi masukan pada, dan. Kemudian masukkan data pengamatan itu ke dalam tabel di bawah ini : O O C Volt LED Volt LED Dst. Dst. Dst. Dst. Dst. Dst. Dst. Untuk menjumlahkan bilangan biner 4-bit dapat digunakan IC seri 7483 (4-it inary Full dder) yang letak dan fungsi setiap pinnya (kaki) dapat dicermati pada gambar berikut ini : C O O Gnd 3 O Vcc O O Vcc Gnd : + 5 volt : tanah

14 Ukurlah tegangan keluaran O i dengan i =,,2,3 dan C O atau amatilah gejala yang terjadi pada indikator LED berdasarkan variasi masukan pada, i dan i. Jika variasi masukan terlalu banyak, pilihlah (sepuluh) masukan yang berbeda. Kemudian masukkan data pengamatan itu ke dalam tabel di bawah ini : Masukan Keluaran O O 3 O 2 O O C O dst. dst. Dst. Dst. dst. dst. dst. dst. dst. dst. dst. dst. dst. dst. Dari setiap tabel baik pada kombinasi (rangkaian) gerbang maupun chips 7483 di atas, bandingkanlah hasil pengamatan tersebut dengan hasil yang diperoleh secara teoritis. Kesimpulan apa yang dapat diperoleh setelah melakukan perbandingan tadi? 4

Percobaan 2 GERBANG KOMBINASIONAL DAN KOMPARATOR. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 2 GERBANG KOMBINASIONAL DAN KOMPARATOR. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 2 GERNG KOMINSIONL DN KOMPRTOR Oleh : Sumarna, Jurdik Fisika, FMIP, UN E-mail : sumarna@uny.ac.id Tujuan : 1. Membiasakan mengenali letak dan fungsi pin (kaki) pada IC gerbang logika. 2. Menyusun

Lebih terperinci

RANGKAIAN PEMBANDING DAN PENJUMLAH

RANGKAIAN PEMBANDING DAN PENJUMLAH RANGKAIAN PEMBANDING DAN PENJUMLAH Gerbang-gerbang logika digunakan dalam peralatan digital dan sistem informasi digital untuk : a. mengendalikan aliran informasi, b. menyandi maupun menerjemahkan sandi

Lebih terperinci

GERBANG LOGIKA. Percobaan 1. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Tujuan :

GERBANG LOGIKA. Percobaan 1. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY   Tujuan : Percobaan 1 GERNG LOGIK Oleh : Sumarna, Jurdik Fisika, FMIP, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Membiasakan mengenali letak dan fungsi pin (kaki) pada IC gerbang logika dasar. 2. Memahami cara

Lebih terperinci

DIG 04 RANGKAIAN PENJUMLAH

DIG 04 RANGKAIAN PENJUMLAH DIG 04 RNGKIN PENJUMLH 4.1. TUJUN PERCON Mahasiswa mengenal, mengerti, dan memahami : 1. Operasi penjumlahan tak lengkap. 2. Operasi penjumlahan lengkap. 3. Ragam IC penjumlah biner. 4. Operasi penjumlahan

Lebih terperinci

Percobaan 4 PENGUBAH SANDI BCD KE PERAGA 7-SEGMEN. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 4 PENGUBAH SANDI BCD KE PERAGA 7-SEGMEN. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 4 PENGUBAH SANDI BCD KE PERAGA 7-SEGMEN Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Mengenal cara kerja dari peraga 7-segmen 2. Mengenal cara kerja rangkaian

Lebih terperinci

LAB SHEET TEKNIK DIGITAL. Dibuat oleh : Dilarang memperbanyak sebagian atau seluruh isi dokumen

LAB SHEET TEKNIK DIGITAL. Dibuat oleh : Dilarang memperbanyak sebagian atau seluruh isi dokumen No. LST/EKO/DEL 214/09 Revisi : 02 Tgl : 5 Mei 2010 Hal 1 dari 6 1. Kompetensi Memahami cara kerja rangkaian adder dan rangkaian subtractor. 2. Sub Kompetensi Memahami cara kerja rangkaian adder. Memahami

Lebih terperinci

Percobaan 11 RANGKAIAN ANALOG PEMBANGUN GERBANG LOGIKA. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 11 RANGKAIAN ANALOG PEMBANGUN GERBANG LOGIKA. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 11 RNGKIN NLOG PEMNGUN GERNG LOGIK Oleh : Sumarna, Jurdik Fisika, FMIP, UN E-mail : sumarna@uny.ac.id Tujuan : 1. Menyusun gerbang logika dari komponen diskrit, 2. Mengamati hubungan antara keadaan

Lebih terperinci

Percobaan 9 MULTIPLEKSER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 9 MULTIPLEKSER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 9 MULTIPLEKSER Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan :. Mempelajari fungsi multiplekser, 2. Mempelajari cara kerja suatu multiplekser, 3. Membuktikan tabel

Lebih terperinci

Gambar 5(a).Tabel Kebenaran Full Adder

Gambar 5(a).Tabel Kebenaran Full Adder . Full dder Gambar 5 merupakan bentuk singkat dari tabel penambahan biner, dengan situasi 1 + 1 + 1. tabel kebenaran pada gambar 5(a) memperlihatkan semua kombinasi yang mungkin dari,, dan Cin (masukan

Lebih terperinci

Dari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1.

Dari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1. PERCOBAAN DIGITAL 03 PENJUMLAH (ADDER) 3.1. TUJUAN PERCOBAAN Mahasiswa mengenal, mengerti, dan memahami: 1. Operasi half adder dan full adder. 2. Operasi penjumlahan dan pengurangan biner 4 bit. 3.2. TEORI

Lebih terperinci

PERCOBAAN DAC TANGGA R-2R ( DAC 0808 )

PERCOBAAN DAC TANGGA R-2R ( DAC 0808 ) PERCOBAAN DAC TANGGA R- ( DAC 0808 ) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id A. TUJUAN 1. Mempelajari cara kerja DAC yang menggunakan metode Tangga R-. 2. Merancang rangkaian

Lebih terperinci

A0 B0 Σ COut

A0 B0 Σ COut A. Judul : PARALEL ADDER B. Tujuan Kegiatan Belajar 8 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : ) Merangkai rangkaian PARALEL ADDER. ) Mempelajari penjumlahan dan pengurangan bilangan

Lebih terperinci

Jobsheet Praktikum PARALEL ADDER

Jobsheet Praktikum PARALEL ADDER 1 PARALEL ADDER A. Tujuan Kegiatan Praktikum 3-4 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Merangkai rangkaian PARALEL ADDER. ) Mempelajari penjumlahan dan pengurangan bilangan

Lebih terperinci

LAPORAN PRAKTIKUM DIGITAL

LAPORAN PRAKTIKUM DIGITAL LAPORAN PRAKTIKUM DIGITAL NOMOR PERCOBAAN : 10 JUDUL PERCOBAAN : Half / Full Adder, Adder Subtractor KELAS / GROUP : Telkom 2-A / 6 NAMA PRAKTIKAN : 1. Nur Aminah (Penanggung Jawab) 2. M. Aditya Prasetyadin

Lebih terperinci

Percobaan 8 DEMULTIPLEKSER / DEKODER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 8 DEMULTIPLEKSER / DEKODER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 8 DEMULTIPLEKER / DEKODER Oleh : umarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan :. Mempelajari fungsi demultiplekser/dekoder,. Mempelajari cara kerja dan menyusun suatu demultiplekser/dekoder,.

Lebih terperinci

Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Mengenal beberapa jenis register. 2. Menyusun rangkaian register. 3. Mempelajari cara kerja

Lebih terperinci

BAB V RANGKAIAN ARIMATIKA

BAB V RANGKAIAN ARIMATIKA BAB V RANGKAIAN ARIMATIKA 5.1 REPRESENTASI BILANGAN NEGATIF Terdapat dua cara dalam merepresentasikan bilangan biner negatif, yaitu : 1. Representasi dengan Tanda dan Nilai (Sign-Magnitude) 2. Representasi

Lebih terperinci

Rangkaian ALU (Arithmetic and Logic Unit) yang digunakan untuk menjumlahkan bilangan dinamakan dengan Adder. Adder juga sering disebut rangkaian

Rangkaian ALU (Arithmetic and Logic Unit) yang digunakan untuk menjumlahkan bilangan dinamakan dengan Adder. Adder juga sering disebut rangkaian Rangkaian ALU (Arithmetic and Logic Unit) yang digunakan untuk menjumlahkan bilangan dinamakan dengan Adder. Adder juga sering disebut rangkaian kombinasional aritmetika Ada 3 jenis Adder : Rangkaian Adder

Lebih terperinci

LAPORAN PRAKTIKUM DIGITAL

LAPORAN PRAKTIKUM DIGITAL LAPORAN PRAKTIKUM DIGITAL NO. PERCOBAAN : 10 KELAS/GROUP : TT3A/08 NAMA PRAKTIKAN : ADE ZASKIATUN NABILA NAMA PARTNER : -SEVTHIA NUGRAHA -SOCRATES PUTRA N TGL PERCOBAAN : 3 OKTOBER 2016 TGL PENYERAHAN

Lebih terperinci

Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, urdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan :. Mempelajari cara kerja pencacah biner sinkron dan tak sinkron, 2. Merealisasikan pencacah biner

Lebih terperinci

7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF.

7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. PERCOBAAN DIGITAL 7 PENCACAH (COUNTER) 7.. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. 7.2. TEORI DASAR Pencacah

Lebih terperinci

PENCACAH. Gambar 7.1. Pencacah 4 bit

PENCACAH. Gambar 7.1. Pencacah 4 bit DIG 7 PENCACAH 7.. TUJUAN. Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. 2. Mengenal beberapa jenis IC pencacah. 7.2. TEORI

Lebih terperinci

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang BAB I PENDAHULUAN A. Latar Belakang Masalah Gerbang Logika merupakan blok dasar untuk membentuk rangkaian elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang harus kita pelajari

Lebih terperinci

PERCOBAAN 8. RANGKAIAN ARITMETIKA DIGITAL DASAR

PERCOBAAN 8. RANGKAIAN ARITMETIKA DIGITAL DASAR PERCOBAAN 8. TUJUAN: Setelah menyelesaikan percobaan ini mahasiswa diharapkan mampu Memahami rangkaian aritmetika digital : adder dan subtractor Mendisain rangkaian adder dan subtractor (Half dan Full)

Lebih terperinci

BAB VI RANGKAIAN ARITMATIKA

BAB VI RANGKAIAN ARITMATIKA BAB VI RANGKAIAN ARITMATIKA 6.1 Pendahuluan Pada saat ini banyak dihasilkan mesin-mesin berteknologi tinggi seperti komputer atau kalkulator yang mampu melakukan fungsi operasi aritmatik yang cukup kompleks

Lebih terperinci

COUNTER ASYNCHRONOUS

COUNTER ASYNCHRONOUS COUNTER ASYNCHRONOUS A. Tujuan Kegiatan Praktikum 2 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : ) Merangkai rangkaian ASYNCHRONOUS COUNTER 2) Mengetahui cara kerja rangkaian ASYNCHRONOUS

Lebih terperinci

8. TRANSFER DATA. I. Tujuan

8. TRANSFER DATA. I. Tujuan 8. TRANSFER DATA I. Tujuan 1. Membuat rangkaian transfer data seri dan transfer data secara paralel dengan menggunakan IC yang berisi JK-FF dan D-FF. 2. Mengamati operasi transfer data seri dan dan transfer

Lebih terperinci

P E N C A C A H 7.1 Pencacah Berurutan dan tak berurutan

P E N C A C A H 7.1 Pencacah Berurutan dan tak berurutan 7 P E N H Rangkaian pencacah (counter) merupakan rangkaian yang sederhana dan sangat umum pemakaiannya dalam sistem-sistem digital, baik dalam sistem yang kecil-kecil maupun dalam sistem besar seperti

Lebih terperinci

Dari tabel diatas dapat dibuat persamaan boolean sebagai berikut : Dengan menggunakan peta karnaugh, Cy dapat diserhanakan menjadi : Cy = AB + AC + BC

Dari tabel diatas dapat dibuat persamaan boolean sebagai berikut : Dengan menggunakan peta karnaugh, Cy dapat diserhanakan menjadi : Cy = AB + AC + BC 4. ALU 4.1. ALU (Arithmetic and Logic Unit) Unit Aritmetika dan Logika merupakan bagian pengolah bilangan dari sebuah komputer. Di dalam operasi aritmetika ini sendiri terdiri dari berbagai macam operasi

Lebih terperinci

BAB V UNTAI NALAR KOMBINATORIAL

BAB V UNTAI NALAR KOMBINATORIAL TEKNIK DIGITAL-UNTAI NALAR KOMBINATORIAL/HAL. BAB V UNTAI NALAR KOMBINATORIAL Sistem nalar kombinatorial adalah sistem nalar yang keluaran dari untai nalarnya pada suatu saat hanya tergantung pada harga

Lebih terperinci

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran GERBANG UNIVERSAL I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran II. PENDAHULUAN Gerbang universal adalah salah satu gerbang dasar yang dirangkai sehingga menghasilkan

Lebih terperinci

6.1. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register.

6.1. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register. PERCOBAAN DIGITAL 6 SHIFT REGISTER 6.. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register. 6.2. TEORI DASAR Register adalah suatu rangkaian logika yang berfungsi untuk menyimpan

Lebih terperinci

Rangkaian Digital Kombinasional. S1 Informatika ST3 Telkom Purwokerto

Rangkaian Digital Kombinasional. S1 Informatika ST3 Telkom Purwokerto Rangkaian Digital Kombinasional S1 Informatika ST3 Telkom Purwokerto Logika kombinasi Comparator Penjumlah Biner Multiplexer Demultiplexer Decoder Comparator Equality Non Equality Comparator Non Equality

Lebih terperinci

Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Mempelajari cara kerja berbagai rangkaian flip flop 2. Membuat rangkaian

Lebih terperinci

LABORATORIUM TEKNIK ELEKTRO PENDAHULUAN

LABORATORIUM TEKNIK ELEKTRO PENDAHULUAN MODUL PRKTIKUM TEKNIK DIGITL LORTORIUM TEKNIK ELEKTRO JURUSN TEKNIK ELEKTRO FKULTS TEKNIK UNIVERSITS ISLM KDIRI KEDIRI LORTORIUM TEKNIK ELEKTRO FKULTS TEKNIK UNIVERSITS ISLM KDIRI PENDHULUN. UMUM Sesuai

Lebih terperinci

Rangkaian Adder dengan Seven Segment

Rangkaian Adder dengan Seven Segment Rangkaian Adder dengan Seven Segment Diajukan untuk memenuhi kelulusan mata kuliah Teknik Rangkaian Terintegrasi Dosen : Ni matul Ma muriyah, M.Eng Disusun oleh: Thursy Rienda Aulia Satriani (1221009)

Lebih terperinci

ARITHMATIC LOGIC UNIT ( alu ) half - full adder, ripple carry adder

ARITHMATIC LOGIC UNIT ( alu ) half - full adder, ripple carry adder 7 Tujuan RITMTI OGI UNIT ( alu ) half - full adder, ripple carry adder : Setelah mempelajari half-full adder, ripple carry adder diharapkan dapat,. Memahami aturan-aturan Penjumlahan bilangan biner 2.

Lebih terperinci

BAHAN AJAR SISTEM DIGITAL

BAHAN AJAR SISTEM DIGITAL BAHAN AJAR SISTEM DIGITAL JURUSAN TEKNOLOGI KIMIA INDUSTRI PENDIDIKAN TEKNOLOGI KIMIA INDUSTRI MEDAN Disusun oleh : Golfrid Gultom, ST Untuk kalangan sendiri 1 DASAR TEKNOLOGI DIGITAL Deskripsi Singkat

Lebih terperinci

SISTEM SANDI (KODE) Suatu rangkaian pengubah pesan bermakna (misal desimal) menjadi sandi tertentu (misal biner) disebut enkoder (penyandi).

SISTEM SANDI (KODE) Suatu rangkaian pengubah pesan bermakna (misal desimal) menjadi sandi tertentu (misal biner) disebut enkoder (penyandi). SISTEM SANDI (KODE) Pada mesin digital, baik instruksi (perintah) maupun informasi (data) diolah dalam bentuk biner. Karena mesin digital hanya dapat memahami data dalam bentuk biner. Suatu rangkaian pengubah

Lebih terperinci

BAB VI RANGKAIAN-RANGKAIAN ARITMETIK

BAB VI RANGKAIAN-RANGKAIAN ARITMETIK A VI RANGKAIAN-RANGKAIAN ARITMETIK Fungsi terpenting dari hampir semua computer dan kalkulator adalah melakukan operasi-operasi aritmetik. Operasi-operasi ini semuanya dilaksanakan di dalam unit aritmetik

Lebih terperinci

COUNTER ASYNCHRONOUS

COUNTER ASYNCHRONOUS COUNTER ASYNCHRONOUS A. Tujuan Kegiatan Praktikum 3 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : ) Merangkai rangkaian SYNCHRONOUS COUNTER 2) Mengetahui cara kerja rangkaian SYNCHRONOUS COUNTER

Lebih terperinci

MODUL II GATE GATE LOGIKA

MODUL II GATE GATE LOGIKA MODUL II GTE GTE LOGIK I. Tujuan instruksional khusus. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika. II. Dasar Teori Gerbang Logika

Lebih terperinci

2. GATE GATE LOGIKA. I. Tujuan 1. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika.

2. GATE GATE LOGIKA. I. Tujuan 1. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika. 2. GTE GTE LOGIK I. Tujuan. Menyelidiki operasi logika dari gate-gate logika 2. Membuktikan dan mengamati oiperasi logika dari gate-gate logika. II. Dasar Teori Gerbang Logika merupakan dasar pembentuk

Lebih terperinci

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R

MODUL IV FLIP-FLOP. Gambar 4.1 Rangkaian RS flip-flop dengan gerbang NAND dan NOR S Q Q R MODUL IV FLIP-FLOP I. Tujuan instruksional khusus. Membangun dan mengamati operasi dari R FF NAND gate dan R FF NOR gate. 2. Membangun dan mengamati operasi logika dari R FF Clocked. 3. Mengamati cara

Lebih terperinci

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808) INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808) I. TUJUAN 1. Mahasiswa dapat memahami karakteristik pengkondisi sinyal DAC 0808 2. Mahasiswa dapat merancang rangkaian pengkondisi sinyal DAC 0808

Lebih terperinci

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami Laporan Praktikum Gerbang Logika Dasar Mata Kuliah Teknik Digital Dosen pengampu : Pipit Utami Oeh : Aulia Rosiana Widiardhani 13520241044 Kelas F1 Pendidikan Teknik Informatika Fakultas Teknik Universitas

Lebih terperinci

Percobaan 9 Gerbang Gerbang Logika

Percobaan 9 Gerbang Gerbang Logika Percobaan 9 Gerbang 9. Tujuan : Setelah mempraktekkan Topik ini, anda diharapkan dapat : Mengetahui macam-macam Gerbang logika dasar dalam sistem digital. Mengetahui tabel kebenaran masing-masing gerbang

Lebih terperinci

SISTEM KONVERTER KODE DAN ADDER

SISTEM KONVERTER KODE DAN ADDER MAKALAH SISTEM KONVERTER KODE DAN ADDER Disusun untuk melengkapi Tugas Elektronika kelas A Teknik Fisika - Fakultas Teknologi Industri - ITS Disusun oleh : Kelompok 1. Abu Hamam 2412 100 100 2. Moudy Azura

Lebih terperinci

BAB V GERBANG LOGIKA DAN ALJABAR BOOLE

BAB V GERBANG LOGIKA DAN ALJABAR BOOLE V GERNG LOGIK DN LJR OOLE Pendahuluan Gerbang logika atau logic gate merupakan dasar pembentukan system digital. Gerbang ini tidak perlu kita bangun dengan pengkawatan sebab sudah tersedia dalam bentuk

Lebih terperinci

LAB #1 DASAR RANGKAIAN DIGITAL

LAB #1 DASAR RANGKAIAN DIGITAL LAB #1 DASAR RANGKAIAN DIGITAL TUJUAN 1. Untuk mempelajari operasi dari gerbang logika dasar. 2. Untuk membangun rangkaian logika dari persamaan Boolean. 3. Untuk memperkenalkan beberapa konsep dasar dan

Lebih terperinci

R E G I S T E R 8.1 Register Pemalang

R E G I S T E R 8.1 Register Pemalang 8 R E I T E R Register adalah sekumpulan sel biner yang dipakai untuk menyimpan informasi yang disajikan dalam kode-kode biner. Penulisan (pemuatan) informasi itu tidak lain daripada penyetelan keadaan

Lebih terperinci

MODUL I TEGANGAN KERJA DAN LOGIKA

MODUL I TEGANGAN KERJA DAN LOGIKA MODUL I TEGANGAN KERJA DAN LOGIKA I. Tujuan instruksional khusus 1. Menyelidiki Tegangan Kerja dari Integrated Cicuit (IC) Digital keluarga TTL. 2. Membuktikan Tegangan Logika IC Digital keluarga TTL II.

Lebih terperinci

Muhammad Adri Abstrak

Muhammad Adri  Abstrak Pengantar Arsitektur Komputer 4 Rangkaian Aritmatika Muhammad Adri mhd.adri@unp.ac.id http://muhammadadri.wordpress.com Abstrak Rangkaian aritmatika merupakan salah satu inti pembahasan dalam pengantar

Lebih terperinci

MODUL I GERBANG LOGIKA

MODUL I GERBANG LOGIKA MODUL PRAKTIKUM ELEKTRONIKA DIGITAL 1 MODUL I GERBANG LOGIKA Dalam elektronika digital sering kita lihat gerbang-gerbang logika. Gerbang tersebut merupakan rangkaian dengan satu atau lebih dari satu sinyal

Lebih terperinci

LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EK2A/04 ARIF NUR MAJID EK2A/05 AULIADI SIGIT H EK2A/06

LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EK2A/04 ARIF NUR MAJID EK2A/05 AULIADI SIGIT H EK2A/06 LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EKA/0 ARIF NUR MAJID EKA/0 AULIADI SIGIT H EKA/0 POLITEKNIK NEGERI SEMARANG 009 PERCOBAAN JUDUL : MONOSTABLE MULTIVIBRATOR(ONE SHOT) TUJUAN :. Mahasiswa

Lebih terperinci

Percobaan 10 MULTIVIBRATOR (ASTABIL, MONOSTABIL, DAN PICU-SCHMITT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 10 MULTIVIBRATOR (ASTABIL, MONOSTABIL, DAN PICU-SCHMITT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 10 MULTIVIBTO (STBIL, MONOSTBIL, DN PIU-SHMITT) Oleh : Sumarna, Jurdik Fisika, FMIP, UNY E-mail : sumarna@uny.ac.id Tujua : 1. Mempelajari cara kerja rangkaian multivibrator, 2. Menyusun rangkaian

Lebih terperinci

BAB 5. Sistem Digital

BAB 5. Sistem Digital DIKTAT KULIAH Elektronika Industri & Otomasi (IE-204) BAB 5. Sistem Digital Diktat ini digunakan bagi mahasiswa Jurusan Teknik Industri Fakultas Teknik Universitas Kristen Maranatha Ir. Rudy Wawolumaja

Lebih terperinci

BAB III GERBANG LOGIKA BINER

BAB III GERBANG LOGIKA BINER III GERNG LOGIK INER 3. ljabar oole Pada abad ke-9 George oole memperkenalkan operasi hitung matematika dalam bentuk huruf abjad dan memperkenalkan simbol tertentu untuk hubungan seperti tanda tambah (+)

Lebih terperinci

Sistem Bilangan & Kode Data

Sistem Bilangan & Kode Data Sistem Bilangan & Kode Data Sistem Bilangan (number system) adalah suatu cara untuk mewakili besaran dari suatu item fisik. Sistem bilangan yang banyak digunakan manusia adalah desimal, yaitu sistem bilangan

Lebih terperinci

MODUL 2 SISTEM PENGKODEAN BILANGAN

MODUL 2 SISTEM PENGKODEAN BILANGAN STMIK STIKOM BALIKPAPAN 1 MODUL 2 SISTEM PENGKODEAN BILANGAN A. TEMA DAN TUJUAN KEGIATAN PEMBELAJARAN 1. Tema : Sistem Pengkodean Bilangan 2. Fokus Pembahasan Materi Pokok 3. Tujuan Kegiatan Pembelajaran

Lebih terperinci

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR) LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR) Diajukan untuk memenuhi salah satu tugas mata kuliah Elektronika Lanjut Dosen Pengampu : Ahmad Aminudin, M.Si Oleh : Aceng Kurnia Rochmatulloh (1305931)

Lebih terperinci

BAB I : APLIKASI GERBANG LOGIKA

BAB I : APLIKASI GERBANG LOGIKA BAB I : APLIKASI GERBANG LOGIKA Salah satu jenis IC dekoder yang umum di pakai adalah 74138, karena IC ini mempunyai 3 input biner dan 8 output line, di mana nilai output adalah 1 untuk salah satu dari

Lebih terperinci

A. SISTEM DESIMAL DAN BINER

A. SISTEM DESIMAL DAN BINER SISTEM BILANGAN A. SISTEM DESIMAL DAN BINER Dalam sistem bilangan desimal, nilai yang terdapat pada kolom ketiga pada Tabel., yaitu A, disebut satuan, kolom kedua yaitu B disebut puluhan, C disebut ratusan,

Lebih terperinci

GERBANG GERBANG LOGIKA

GERBANG GERBANG LOGIKA GERBANG GERBANG LOGIKA Gerbang-gerbang logika atau dapat juga dinamai rangkaian pintu (gate circuits). Gerbang-gerbang logika ini banyak sekali penerapannya di dunia industri terutama yang digunakan dalam

Lebih terperinci

ABSTRAK. Kata Kunci : Counter, Counter Asinkron, Clock

ABSTRAK. Kata Kunci : Counter, Counter Asinkron, Clock ABSTRAK Counter (pencacah) adalah alat rangkaian digital yang berfungsi menghitung banyaknya pulsa clock atau juga berfungsi sebagai pembagi frekuensi, pembangkit kode biner Gray. Pada counter asinkron,

Lebih terperinci

Gambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND

Gambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND A. Judul : GERBANG AND B. Tujuan Kegiatan Belajar 1 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika AND. 2) Menguji piranti hardware gerbang

Lebih terperinci

SISTEM DIGITAL Dalam Kehidupan Sehari-hari PADA KALKULATOR

SISTEM DIGITAL Dalam Kehidupan Sehari-hari PADA KALKULATOR SISTEM DIGITAL Dalam Kehidupan Sehari-hari PADA KALKULATOR Salah satu alat dalam kehidupan sehari-hari kita yang menggunakan sistem digital yang paling mudah ditemui adalah kalkulator. Alat yang kelihatannya

Lebih terperinci

TEKNIK DASAR ELEKTRONIKA KOMUNIKASI

TEKNIK DASAR ELEKTRONIKA KOMUNIKASI i Penulis : RUGIANTO Editor Materi : ASMUNIV Editor Bahasa : Ilustrasi Sampul : Desain & Ilustrasi Buku : PPPPTK BOE MALANG Hak Cipta 2013, Kementerian Pendidikan & Kebudayaan MILIK NEGARA TIDAK DIPERDAGANGKAN

Lebih terperinci

PERCOBAAN 9. RANGKAIAN ARITMETIKA DIGITAL LANJUT

PERCOBAAN 9. RANGKAIAN ARITMETIKA DIGITAL LANJUT PETUNJUK PRKTIKUM ELEKTRNIK DIGITL PERCN 9. RNGKIN RITMETIK DIGITL LNJUT TUJUN: Setelah menyelesaikan percobaan ini mahasiswa diharapkan mampu Memahami prinsip kerja rangkaian aritmetika biner : multiplier,

Lebih terperinci

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3 1. Kompetensi FAKULTAS TEKNIK No. LST/PTI/PTI6205/02 Revisi: 00 Tgl: 8 September 2014 Page 1 of 6 Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa memiliki kedisiplinan, tanggung jawab dan dapat

Lebih terperinci

TINJAUAN PUSTAKA. Sistem kontrol adalah suatu alat yang berfungsi untuk mengendalikan,

TINJAUAN PUSTAKA. Sistem kontrol adalah suatu alat yang berfungsi untuk mengendalikan, 5 II. TINJAUAN PUSTAKA 2.1 Sistem kontrol (control system) Sistem kontrol adalah suatu alat yang berfungsi untuk mengendalikan, memerintah dan mengatur keadaan dari suatu sistem. [1] Sistem kontrol terbagi

Lebih terperinci

Modul 3 : Rangkaian Kombinasional 1

Modul 3 : Rangkaian Kombinasional 1 Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 3 : Rangkaian Kombinasional 1 3.1 Tujuan Mahasiswa mampu mengetahui cara kerja decoder dengan IC, dan membuat rangkaiannya. 3.2 Alat & Bahan 1. IC Gerbang

Lebih terperinci

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA YAYASAN SANDHYKARA PUTRA TELKOM SMK TELKOM SANDHY PUTRA MALANG 28 MODUL III GERBANG LOGIKA & RANGKAIAN KOMBINASIONAL Mata Pelajaran : Teknik Digital Kelas

Lebih terperinci

Dalam pengukuran dan perhitungannya logika 1 bernilai 4,59 volt. dan logika 0 bernilai 0 volt. Masing-masing logika telah berada pada output

Dalam pengukuran dan perhitungannya logika 1 bernilai 4,59 volt. dan logika 0 bernilai 0 volt. Masing-masing logika telah berada pada output BAB IV HASIL DAN PEMBAHASAN 4.1 Pengukuran Alat Dalam pengukuran dan perhitungannya logika 1 bernilai 4,59 volt dan logika 0 bernilai 0 volt. Masing-masing logika telah berada pada output pin kaki masing-masing

Lebih terperinci

Mesin Penjumlah Biner Sederhana

Mesin Penjumlah Biner Sederhana Mesin Penjumlah Biner Sederhana Suyanto Edward Antonius Fakultas Ilmu Komputer Universitas Katolik Soegijapranata suyantoedward@yahoo.com Abstract XOR-gate is a logic gate that is basically built from

Lebih terperinci

Kelompok 7. Danu Setiawan Juli Adi Prastyo Comparator

Kelompok 7. Danu Setiawan Juli Adi Prastyo Comparator Kelompok 7 Danu Setiawan 1017041023 Juli Adi Prastyo 1017041031 Comparator Rangkaian Comparator adalah satu jenis penerapan rangkaian kombinasional yang mempunyai fungsi utama membandingkan dua data digital.

Lebih terperinci

Gambar 4.1. Rangkaian Dasar MUX.

Gambar 4.1. Rangkaian Dasar MUX. PERCOBAAN DIGITAL 4 MULTIPLEXER DAN DEMULTIPLEXER 4.. TUJUAN PERCOBAAN. Mengenal, mengerti, dan memahami cara kerja Multiplekser dan Demultiplekser.. Mengenal berbagai macam rangkaian terintegrasi Multiplekser

Lebih terperinci

Jobsheet Praktikum REGISTER

Jobsheet Praktikum REGISTER REGISTER A. Tujuan Kegiatan Praktikum - : Setelah mempraktekkan Topik ini, anda diharapkan dapat :. Mengetahui fungsi dan prinsip kerja register.. Menerapkan register SISO, PISO, SIPO dan PIPO dalam rangkaian

Lebih terperinci

Y = A + B. (a) (b) Gambar 1.1 Analogi dan simbol Gerbang OR Tabel 1.1 kebenaran Gerbang OR: Masukan Keluaran A B YOR

Y = A + B. (a) (b) Gambar 1.1 Analogi dan simbol Gerbang OR Tabel 1.1 kebenaran Gerbang OR: Masukan Keluaran A B YOR A. Judul : GRBANG OR B. Tujuan Kegiatan Belajar 2 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika OR. 2) Menguji piranti hardware gerbang logika

Lebih terperinci

RANGKAIAN ARITMETIKA 3

RANGKAIAN ARITMETIKA 3 RANGKAIAN ARITMETIKA 3 Pokok Bahasan :. Bilangan biner bertanda (positif dan negatif) 2. Sistim st dan 2 s-complement 3. Rangkaian Aritmetika : Adder, Subtractor 4. Arithmetic/Logic Unit Tujuan Instruksional

Lebih terperinci

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop 1. FLIP-FLOP Flip-flop adalah keluarga Multivibrator yang mempunyai dua keadaaan stabil atau disebut Bistobil Multivibrator. Rangkaian flip-flop mempunyai sifat sekuensial karena sistem kerjanya diatur

Lebih terperinci

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR A. Judul : GERBANG NOR B. Tujuan Kegiatan Belajar 5 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika NOR. 2) Menguji piranti hardware gerbang logika

Lebih terperinci

LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER)

LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER) LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER) A. TUJUAN 1. Mahasiswa dapat mengetahui prinsip kerja dan karakteristik rangkaian ADC 8 Bit. 2. Mahasiswa dapat merancang rangkaian ADC

Lebih terperinci

BAB III RANGKAIAN LOGIKA

BAB III RANGKAIAN LOGIKA BAB III RANGKAIAN LOGIKA BAB III RANGKAIAN LOGIKA Alat-alat digital dan rangkaian-rangkaian logika bekerja dalam sistem bilangan biner; yaitu, semua variabel-variabel rangkaian adalah salah satu 0 atau

Lebih terperinci

BAB III GERBANG LOGIKA DAN ALJABAR BOOLEAN

BAB III GERBANG LOGIKA DAN ALJABAR BOOLEAN A III GERANG LOGIKA DAN ALJAAR OOLEAN 3. Pendahuluan Komputer, kalkulator, dan peralatan digital lainnya kadang-kadang dianggap oleh orang awam sebagai sesuatu yang ajaib. Sebenarnya peralatan elektronika

Lebih terperinci

LEMBAR TUGAS MAHASISWA ( LTM )

LEMBAR TUGAS MAHASISWA ( LTM ) LEMBAR TUGAS MAHASISWA ( LTM ) RANGKAIAN DIGITAL Program Studi Teknik Komputer Jenjang Pendidikan Program Diploma III Tahun AMIK BSI NIM NAMA KELAS :. :.. :. Akademi Manajemen Informatika dan Komputer

Lebih terperinci

PERCOBAAN DIGITAL 01 GERBANG LOGIKA DAN RANGKAIAN LOGIKA

PERCOBAAN DIGITAL 01 GERBANG LOGIKA DAN RANGKAIAN LOGIKA PERCOBAAN DIGITAL GERBANG LOGIKA DAN RANGKAIAN LOGIKA .. TUJUAN PERCOBAAN. Mengenal berbagai jenis gerbang logika 2. Memahami dasar operasi logika untuk gerbang AND, NAND, OR, NOR. 3. Memahami struktur

Lebih terperinci

SISTEM DIGITAL. Penyusun: Herlambang Sigit Pramono DEPARTEMEN PENDIDIKAN NASIONAL DIREKTORAT PENDIDIKAN MENENGAH KEJURUAN

SISTEM DIGITAL. Penyusun: Herlambang Sigit Pramono DEPARTEMEN PENDIDIKAN NASIONAL DIREKTORAT PENDIDIKAN MENENGAH KEJURUAN SISTEM DIGITAL Penyusun: Herlambang Sigit Pramono DEPARTEMEN PENDIDIKAN NASIONAL DIREKTORAT PENDIDIKAN MENENGAH KEJURUAN PROYEK PENGEMBANGAN SISTEM DAN STANDAR PENGELOLAAN SMK 2001 KATA PENGANTAR Modul

Lebih terperinci

PENGUAT INSTRUMENTASI

PENGUAT INSTRUMENTASI ERCON ENGUT INSTRUMENTSI ( Oleh : Sumarna, Lab-Elins Jurdik Fisika FMI UNY ) E-mail : sumarna@uny.ac.id TUJUN 1. Mempelajari cara kerja rangkaian penguat instrumentasi, 2. Menentukan CMRR suatu penguat

Lebih terperinci

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA FULTS TENI UNIVERSITS NEGERI YOGYRT L SHEET TENI IGITL Semester 3 LS 6 : OUNTER 4 X 60 Menit No. LST/EO/EL 214/06 Revisi : 01 Tgl : 28 Maret 2010 Hal 1 dari 9 1. ompetensi Memahami cara kerja rangkaian

Lebih terperinci

BAB IV : RANGKAIAN LOGIKA

BAB IV : RANGKAIAN LOGIKA BAB IV : RANGKAIAN LOGIKA 1. Gerbang AND, OR dan NOT Gerbang Logika adalah rangkaian dengan satu atau lebih dari satu sinyal masukan tetapi hanya menghasilkan satu sinyal berupa tegangan tinggi atau tegangan

Lebih terperinci

BAB III RANGKAIAN LOGIKA

BAB III RANGKAIAN LOGIKA BAB III RANGKAIAN LOGIKA Alat-alat digital dan rangkaian-rangkaian logika bekerja dalam sistem bilangan biner; yaitu, semua variabel-variabel rangkaian adalah salah satu 0 atau 1 (rendah atau tinggi).

Lebih terperinci

DASAR DIGITAL. Penyusun: Herlambang Sigit Pramono DEPARTEMEN PENDIDIKAN NASIONAL DIREKTORAT PENDIDIKAN MENENGAH KEJURUAN

DASAR DIGITAL. Penyusun: Herlambang Sigit Pramono DEPARTEMEN PENDIDIKAN NASIONAL DIREKTORAT PENDIDIKAN MENENGAH KEJURUAN DASAR DIGITAL Penyusun: Herlambang Sigit Pramono DEPARTEMEN PENDIDIKAN NASIONAL DIREKTORAT PENDIDIKAN MENENGAH KEJURUAN PROYEK PENGEMBANGAN SISTEM DAN STANDAR PENGELOLAAN SMK 2 KATA PENGANTAR Modul ini

Lebih terperinci

GERBANG LOGIKA LANJUTAN

GERBANG LOGIKA LANJUTAN 1 GERNG LOGK LNJUTN. Tujuan Kegiatan Praktikum 2 Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika NND. 2) Menguji piranti hardware gerbang logika

Lebih terperinci

TEORI DASAR DIGITAL (GERBANG LOGIKA)

TEORI DASAR DIGITAL (GERBANG LOGIKA) #14 TEORI DSR DIGITL (GERNG LOGIK) Gerbang logika dapat didefinisikan sebagai peralatan yang dapat menghasilkan suatu output hanya bila telah ditentukan sebelumnya kondisi input yang ada. Dalam hal ini

Lebih terperinci

TEORI DASAR DIGITAL (GERBANG LOGIKA)

TEORI DASAR DIGITAL (GERBANG LOGIKA) #14 TEORI DSR DIGITL (GERNG LOGIK) Gerbang logika dapat didefinisikan sebagai peralatan yang dapat menghasilkan suatu output hanya bila telah ditentukan sebelumnya kondisi input yang ada. Dalam hal ini

Lebih terperinci

LAPORAN PRAKTIKUM SISTEM DIGITAL PEMBUKTIAN DALIL-DALIL ALJABAR BOOLEAN

LAPORAN PRAKTIKUM SISTEM DIGITAL PEMBUKTIAN DALIL-DALIL ALJABAR BOOLEAN LAPORAN PRAKTIKUM SISTEM DIGITAL PEMBUKTIAN DALIL-DALIL ALJABAR BOOLEAN Dosen Pengampu : Shoffin Nahwa Utama, M.T. Disusun Oleh: MUHAMMAD IBRAHIM NIM : 362015611040 FAKULTAS SAINS DAN TEKNOLOGI TEKNIK

Lebih terperinci

MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F ANISA PRATIWI / F JUPRI SALINDING / F

MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F ANISA PRATIWI / F JUPRI SALINDING / F MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F 551 12 062 ANISA PRATIWI / F 551 12 075 JUPRI SALINDING / F 551 12 077 WIDYA / F 551 12 059 TEKNIK INFORMATIKA (S1) TEKNIK ELEKTRO

Lebih terperinci

Gambar 1.1 Logic diagram dan logic simbol IC 7476

Gambar 1.1 Logic diagram dan logic simbol IC 7476 A. Judul : FLIP-FLOP JK B. Tujuan Kegiatan Belajar 15 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui cara kerja rangkaian Flip-Flop J-K. 2) Merangkai rangkaian Flip-Flop J-K.

Lebih terperinci

BAB III PERANCANGAN DAN REALISASI ALAT. modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok Diagram Modulator 8-QAM

BAB III PERANCANGAN DAN REALISASI ALAT. modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok Diagram Modulator 8-QAM BAB III PERANCANGAN DAN REALISASI ALAT 3.1 Pembuatan Modulator 8-QAM Dalam Pembuatan Modulator 8-QAM ini, berdasarkan pada blok diagram modulator 8-QAM seperti pada gambar 3.1 berikut ini: Gambar 3.1 Blok

Lebih terperinci