Percobaan 2 GERBANG KOMBINASIONAL DAN KOMPARATOR. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Ukuran: px
Mulai penontonan dengan halaman:

Download "Percobaan 2 GERBANG KOMBINASIONAL DAN KOMPARATOR. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY"

Transkripsi

1 Percobaan 2 GERNG KOMINSIONL DN KOMPRTOR Oleh : Sumarna, Jurdik Fisika, FMIP, UN sumarna@uny.ac.id Tujuan : 1. Membiasakan mengenali letak dan fungsi pin (kaki) pada IC gerbang logika. 2. Menyusun unit rangkaian logika kombinasional dari gerbang-gerbang logika dasar sedemikian hingga membentuk suatu sistem rangkaian dengan fungsi tertentu. 3. Memahami cara kerja rangkaian logika kombinasional. Dasar Teori : Peran gerbang logika dalam sistem peralatan digital untuk mengendalikan aliran informasi, untuk menyandi maupun menerjemahkan sandi data digital, untuk mendeteksi maupun memberikan respon terhadap adanya persyaratan dalam sistem kendali, dan yang tidak kalah pentingnya adalah untuk menampilkan berbagai operasi matematik maupun logik terhadap data digital. Rangkaian pembanding dan penjumlah dibahas secara khusus karena kedua rangkaian tersebut sering dijumpai dalam sistem digital dan merupakan rangkaian dasar dalam mesin komputasi maupun sistem pengendali. Untuk mengetahui apakah suatu bilangan adalah lebih kecil, sama besar, atau lebih besar bila dibandingkan dengan bilangan digunakan rangkaian pembanding. Pembanding digital merupakan unsur pembuat keputusan yang sangat penting dalam sistem komputer dan sistem pengendalian digital. Secara umum, rangkaian pembanding adalah rangkaian yang digunakan untuk membandingkan suatu besaran masukan dengan besaran masukan lain dan menghasilkan suatu keadaan tertentu pada keluarannya. Ketika besar dua bilangan dan dibandingkan, maka paling banyak ada tiga kemungkinan keadaan yang dapat dihasilkan, yaitu >, < atau =. Tetapi kemungkinan keadaan hasil tersebut hanya ada dua, yaitu = atau. Sebagai 1

2 ilustrasi dipilih suatu rangkaian dua masukan dan dengan satu keluaran yang tabel kebenarannya ditentukan seperti berikut ini. aris Ke Masukan Keluaran Dari tabel tersebut tampak bahwa jika = maka = 0, dan jika maka = 1. erdasarkan bentuk minterm-nya, maka sesuai dengan tabel di atas dapat dituliskan pernyataan ooleannya sebagai = f(,) = m(1,2) = + Realisasi rangkaian dari pernyataan = + adalah sebagai berikut : Gambar : Diagram rangkaian = +. Sebenarnya diagram rangkaian pada gambar di atas telah dikenal dengan baik sebagai gerbang E-OR (Exclusive OR). Jika diperhatikan dengan seksama, diagram rangkaian tersebut memiliki fungsi membandingkan masukan terhadap yang hasil pembandingannya menentukan keadaan keluaran. = 0 berarti = dan bila = 1 berarti. Perlu diketahui bahwa rangkaian di atas bukanlah satu-satunya 2

3 jawaban. Dengan menggunakan persamaan logika lain akan diperoleh rangkaian yang lain pula. Perhatikan langkah-langkah berikut : = + = = = ( + ) + ( + ) = ( ) + ( ) = ( + ) ( ) Diagram rangkaian dari = ( + ) ( ) seperti tampak pada gambar di bawah ini. Gambar : Diagram rangkaian = ( + ) ( ) Dengan cara sebagaimana telah dikemukakan di atas, dapat pula dibuat rangkaian pembanding dua masukan dengan keadaan keluaran yang lain, misalnya jika = maka = 1, dan jika maka = 0. Tabel kebenaran untuk keadaan tersebut tercantum pada tabel berikut. aris Ke Masukan Keluaran

4 Sesuai dengan bentuk minterm-nya, maka berdasarkan tabel di atas dapat dituliskan pernyataan ooleannya sebagai = f(,) = m(0,3) = + Dari persamaan itu dapat direalisasikan diagaram rangkaian gerbang logikamya seperti tampak pada gambar di bawah ini. Gambar : Diagram rangkaian = + Sebenarnya diagram rangkaian pada gambar tersebut telah dikenal dengan baik sebagai gerbang E-NOR (Exclusive NOR). = 0 berarti dan = 1 berarti =. Dua rangkaian pembanding yang telah dibahas merupakan pembanding 1 bit dengan satu jalur keluaran, yaitu saja. Selanjutnya dicoba untuk merancang rangkaian pembanding 1 bit tetapi dengan tiga jalur keluaran. Jalur pertama untuk keluaran bila <, jalur ke dua untuk keluaran =, dan jalur ke tiga untuk keluaran >. Langkah pertama yang kita tempuh adalah membuat tabel kebenaran. Perhatikanlah tabel berikut ini. aris ke Masukan Keluaran

5 erdasarkan tabel tersebut, bentuk fungsi logik untuk setiap jalur keluarannya adalah sebagai berikut : = = + = Perwujudan rangkaian dari ketiga fungsi di atas tampak pada gambar di bawah ini. Gambar : Diagram rangkaian pembanding 1 bit dengan tiga jalur keluaran. Pembanding yang memiliki tiga jalur keluaran lebih banyak dijumpai pada pembanding 2 bit atau lebih. Sampai di sini baru dibahas pembanding dua bilangan dan masing-masing 1 bit. rtinya hanya bernilai 1 atau 0, demikian pula hanya berharga 1 atau 0. Selanjutnya dirancang rangkaian pembanding dua bilangan dan yang masing masing terdiri dari 2 bit, di mana = 1 2 dan = 1 2. Dengan demikian atau masing-masing dapat bernilai 00, 01, 10, 11. Tabel berikut menampilkan tabel kebenaran pembanding 2 bit dengan tiga jalur keluaran berturut turut untuk >, untuk =, dan untuk <. 5

6 aris ke Masukan Keluaran Dari tebel tersebut, fungsi logika untuk masing-masing jalur keluaran,, dan adalah sebagai berikut : = = = Realisasi rangkaian berdasarkan ketiga persamaan di atas adalah seperti tampak pada gambar berikut ini. 6

7 Gambar : Diagram rangkaian pembanding 2 bit dengan tiga jalur keluaran. 7

8 Gambar di atas bukanlah satu-satunya jawaban untuk rangkaian pembanding 2 bit tiga jalur keluaran. Selanjutnya ketiga persamaan di atas dapat dimodifikasi untuk mendapatkan persamaan logika lain yang setara. Sebagai contoh perhatikan persamaan untuk keluaran yang dapat dimodifikasi menjadi : = = 2 2 ( ) ( ) = ( ) ( ) Diagram rangkaian gerbang logika dari persamaan untuk keluaran tersebut dapat dilihat pada gambar berikut Gambar : Diagram rangkaian dari persamaan keluaran. Jika gambar tersebut menggantikan blok keluaran pada gambar sebelumnya akan didapatkan satu model diagram rangkaian pembanding 2 bit tiga keluaran yang berbeda dari sebelumnya. Demikian seterusnya nda dapat merancang model-model rangkaian pembanding 2 bit. Oleh karena nda telah mengenal langkah-langkah untuk merancang suatu rangkaian pembanding, maka untuk selanjutnya diagram rangkaian pembanding lebih disederhanakan. Suatu contoh penyederhanaan diagram rangkaian pembanding dapat dilihat pada gambar di bawah ini. 8

9 > = < Gambar : Diagran rangkaian pembanding 1 bit > = < Gambar : Diagran rangkaian pembanding 2 bit > = < Gambar : Diagran rangkaian pembanding 3 bit Dengan langkah-langkah sebagaimana telah dikemukakan di atas, dapat dirancang rangkaian-rangkaian pembanding 3 bit, 5 bit, dan seterusnya. Tentu saja semakin besar bit-nya, semakin rumit rangkaiannya. Sebagai tambahan informasi untuk keperluan praktis, dalam membuat rangkaian pembanding dengan jumlah bit yang lebih besar digunakan rangkaian-rangkaian pembanding lain yang pada bagian masukannya dilengkapi dengan tiga terminal masukan tambahan. Ketiga terminal masukan tambahan tersebut adalah >, =, dan <. Sebagai contoh pada gambar berikut adalah pembanding 2 bit tiga keluaran yang dilengkapi dengan tiga terminal masukan tambahan > = < Gambar : Diagran rangkaian pembanding 2 bit 3 keluaran yang dilengkapi dengan 3 terminal masukan tambahan. > = < 9

10 Sifat dari ketiga terminal masukan tambahan tersebut disusun sedemikian hingga memenuhi syarat berikut : 1. Keluaran pembanding bernilai 1 jika masukan tambahan > berharga Keluaran pembanding bernilai 1 jika masukan tambahan < berharga Jika masukan tambahan = berharga 1 maka keluaran (,, dan ) dari pembanding tergantung pada data masukan. Dengan rangkaian pembanding yang memenuhi sifat-sifat tersebut kita dapat menggabung secara kaskade dua buah pembanding 2 bit untuk membentuk sebuah pembanding 4 bit. Rangkaian hasil penggabungan tersebut diperlihatkan pada gambar berikut., MS, MS Pembanding , LS, LS Pembanding > = < > = < Gambar : Pembanding 4 bit yang disusun dari 2 buah pembanding 2 bit. erdasarkan gambar di atas, pembanding-1 sebagai masukan MS (most significant byte) dan tiga terminal masukan tambahan harus dibuat sedemikian hingga terminal > bernilai 0, terminal = bernilai 1, dan terminal < bernilai 0. Hal itu didasarkan pada suatu konsekuensi logis bahwa membandingkan dua bilangan lebih efisien apabila lebih dahulu membandingkan MS-nya. Jika MS bilangan lebih besar dari pada MS bilangan, dengan sendirinya > dan tidak perlu lagi untuk membandingkan LS dari kedua bilangan. Pembandingan LS dilakukan hanya apabila MS kedua bilangan yang dibandingkan berharga sama. Misalkan kita hendak membandingkan bilangan = 8732, bilangan = 4299, dan bilangan C = Untuk bilangan 10

11 anggaplah memiliki MS- = 87 dan LS- = 32. Untuk bilangan memiliki MS = 42 dan LS- = 99. Sedangkan untuk bilangan C memiliki MS-C = 87 dan LS-C = 51. ilangan mana yang lebih besar antara dan? Pertama bandingkan MS- dan MS- yang berturut-turut adalah 87 dan 42. Jelas MS- lebih besar dari pada MS- dengan demikian >, dan tidak perlu membandingkan LS- dan LS-. ilangan mana yang lebih besar antara dan C? Karena MS- = MS-C = 87, maka perlu untuk membandingkan LS- dan LS-C. Ternyata LS-C = 51 lebih besar dari pada LS- = 32, dengan demikian C >. Dengan cara seperti yang telah kita pelajari, tentunya dapat menggabungkan dua pembanding 4 bit (IC-7485) menjadi satu pembanding 8 bit, dan diagram rangkaiannya diperlihatkan pada gambar di bawah ini., MS, MS Pembanding 1 4 bit 4 bit, LS, LS Pembanding 2 4 bit 4 bit > = < > = < Gambar : Pembanding 8 bit yang disusun dari 2 buah pembanding 4 bit. Dengan susunan seperti gambar di atas, jika 4 bit data MS- ( ) lebih besar dari pada 4 bit data MS- ( ), yang keduanya dimasukkan pada pembanding-1 (sebelah kiri), maka keluaran dari pembanding-1 akan bernilai 1. Keadaan ini akan mengakibatkan keluaran dari pembanding-2 bernilai 1. Sebaliknya jika 4 bit data MS- lebih kecil dari pada 4 bit data MS-, maka keluaran dari pembanding-1 akan bernilai 1, dan akan membuat keluaran pada pembanding-2 berharga 1. Sedangkan jika 4 bit MS- dan MS- bernilai sama, maka keluaran dari pembanding-1 akan berharga 1. Pada keadaan ini keluaran dari pembanding-2 akan tergantung pada nilai 4 bit data LS- ( ) dan LS- ( ). 11

12 lat-alat : Catu daya (5V, 500 m), multimeter, LED, resistor, beberapa IC dengan seri 7400, 7402, 7404, 7408, 7432, 7485, dan kabel penghubung. Langkah-langkah Percobaan : Dengan memanfaatkan gerbang-gerbang logika dasar yang telah dipelajari pada percobaan sebelumnya, susunlah suatu rangkaian seperti berikut, dan selanjutnya amatilah efek keluarannya (out) berdasarkan variasi pada masukan,, C dan D. Hasil pengamatan tersebut segera masukkan ke dalam tabel pengamatan (Format tabel dirancang sendiri). dapun rangkaian yang harus disusun adalah : C C D 12

13 erdasarkan tabel pada masing-masing rangkaian (kombinasi) gerbang dasar di atas, bandingkanlah hasil pengamatan tersebut dengan hasil yang diperoleh secara teoritis. Kesimpulan apa yang dapat diperoleh setelah melakukan perbandingan tadi. Selanjutnya, buatlah suatu rangkaian komparator (pembanding) satu bit dengan menggunakan gerbang logika dasar seperti yang telah dipelajari sebelumnya. Salah satu rangkaian komparator satu bit adalah sebagai berikut : O 1 O 2 O 3 Ukurlah tegangan keluaran O i (dengan i = 1, 2, 3) atau amati gejala yang terjadi pada indikator LED yang terpasang pada setiap i berdasarkan variasi nilai masukan pada atau. Kemudian data pengamatan itu masukkan ke dalam tabel berikut : O 1 O 2 O 3 LED Volt LED Volt LED Volt Rangkaian komparator dengan cacah bit yang lebih besar semakin rumit. Tetapi telah tersedia rangkaian komparator dalam bentuk IC, salah satunya adalah IC tersebut 13

14 merupakan komparator 4 bit ( = dan = ). entuk, posisi dan fungsi pin (kaki) dari IC seri 7485 adalah sebagai berikut : Vcc Vcc Gnd : + 5 volt : tanah 3 I < I = I > O > O = O < Gnd Pilihlah 10 pasang nilai untuk ( ) dan ( ) secara acak, kemudian amati keadaan pada keluaran komparator (pin 5, 6 dan 7). Format tabel pengamatan seperti pada komparator satu bit, hanya masukan dan masing-masing 4 bit. andingkan hasilnya dengan proses pembandingan dan tersebut yang dikerjakan secara manual. 14

Percobaan 3 RANGKAIAN PENJUMLAH BINER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 3 RANGKAIAN PENJUMLAH BINER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 3 RNGKIN PENJUMLH INER Oleh : umarna, Jurdik Fisika, FMIP, UNY E-mail : sumarna@uny.ac.id Tujuan :. Mengenal cara kerja rangkaian penjumlah biner, 2. Dapat menyusun rangkaian penjumlah Half dder

Lebih terperinci

GERBANG LOGIKA. Percobaan 1. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Tujuan :

GERBANG LOGIKA. Percobaan 1. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY   Tujuan : Percobaan 1 GERNG LOGIK Oleh : Sumarna, Jurdik Fisika, FMIP, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Membiasakan mengenali letak dan fungsi pin (kaki) pada IC gerbang logika dasar. 2. Memahami cara

Lebih terperinci

Percobaan 11 RANGKAIAN ANALOG PEMBANGUN GERBANG LOGIKA. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 11 RANGKAIAN ANALOG PEMBANGUN GERBANG LOGIKA. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 11 RNGKIN NLOG PEMNGUN GERNG LOGIK Oleh : Sumarna, Jurdik Fisika, FMIP, UN E-mail : sumarna@uny.ac.id Tujuan : 1. Menyusun gerbang logika dari komponen diskrit, 2. Mengamati hubungan antara keadaan

Lebih terperinci

RANGKAIAN PEMBANDING DAN PENJUMLAH

RANGKAIAN PEMBANDING DAN PENJUMLAH RANGKAIAN PEMBANDING DAN PENJUMLAH Gerbang-gerbang logika digunakan dalam peralatan digital dan sistem informasi digital untuk : a. mengendalikan aliran informasi, b. menyandi maupun menerjemahkan sandi

Lebih terperinci

Percobaan 4 PENGUBAH SANDI BCD KE PERAGA 7-SEGMEN. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 4 PENGUBAH SANDI BCD KE PERAGA 7-SEGMEN. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 4 PENGUBAH SANDI BCD KE PERAGA 7-SEGMEN Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Mengenal cara kerja dari peraga 7-segmen 2. Mengenal cara kerja rangkaian

Lebih terperinci

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang

BAB I PENDAHULUAN. elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang BAB I PENDAHULUAN A. Latar Belakang Masalah Gerbang Logika merupakan blok dasar untuk membentuk rangkaian elektronika digital. Kita perlu mempelajarinya karena banyak logika-logika yang harus kita pelajari

Lebih terperinci

Percobaan 9 MULTIPLEKSER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 9 MULTIPLEKSER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 9 MULTIPLEKSER Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan :. Mempelajari fungsi multiplekser, 2. Mempelajari cara kerja suatu multiplekser, 3. Membuktikan tabel

Lebih terperinci

PERCOBAAN DAC TANGGA R-2R ( DAC 0808 )

PERCOBAAN DAC TANGGA R-2R ( DAC 0808 ) PERCOBAAN DAC TANGGA R- ( DAC 0808 ) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id A. TUJUAN 1. Mempelajari cara kerja DAC yang menggunakan metode Tangga R-. 2. Merancang rangkaian

Lebih terperinci

MODUL 4 GERBANG LOGIKA KOMBINASIONAL

MODUL 4 GERBANG LOGIKA KOMBINASIONAL STMIK STIKOM LIKPPN MODUL 4 GERNG LOGIK KOMINSIONL. TEM DN TUJUN KEGITN PEMELJRN. Tema : Gerbang Logika Kombinasional 2. Fokus Pembahasan Materi Pokok :. Gerbang Logika NND 2. Gerbang Logika NOR 3. Gerbang

Lebih terperinci

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran

GERBANG UNIVERSAL. I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran GERBANG UNIVERSAL I. Tujuan : I.1 Merangkai NAND Gate sebagai Universal Gate I.2 Membuktikan table kebenaran II. PENDAHULUAN Gerbang universal adalah salah satu gerbang dasar yang dirangkai sehingga menghasilkan

Lebih terperinci

Percobaan 8 DEMULTIPLEKSER / DEKODER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 8 DEMULTIPLEKSER / DEKODER. Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 8 DEMULTIPLEKER / DEKODER Oleh : umarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan :. Mempelajari fungsi demultiplekser/dekoder,. Mempelajari cara kerja dan menyusun suatu demultiplekser/dekoder,.

Lebih terperinci

Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 6 PENCACAH (COUNTER) Oleh : Sumarna, urdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan :. Mempelajari cara kerja pencacah biner sinkron dan tak sinkron, 2. Merealisasikan pencacah biner

Lebih terperinci

Percobaan 9 Gerbang Gerbang Logika

Percobaan 9 Gerbang Gerbang Logika Percobaan 9 Gerbang 9. Tujuan : Setelah mempraktekkan Topik ini, anda diharapkan dapat : Mengetahui macam-macam Gerbang logika dasar dalam sistem digital. Mengetahui tabel kebenaran masing-masing gerbang

Lebih terperinci

Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 7 REGISTER (PENCATAT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Mengenal beberapa jenis register. 2. Menyusun rangkaian register. 3. Mempelajari cara kerja

Lebih terperinci

GERBANG LOGIKA DASAR

GERBANG LOGIKA DASAR GERNG LOGIK DSR Gerbang Logika blok dasar untuk membentuk rangkaian elektronika digital Sebuah gerbang logika mempunyai satu terminal output dansatuataulebihterminal input Output-outputnya bisa bernilai

Lebih terperinci

Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 5 FLIP-FLOP (MULTIVIBRATOR BISTABIL) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY E-mail : sumarna@uny.ac.id Tujuan : 1. Mempelajari cara kerja berbagai rangkaian flip flop 2. Membuat rangkaian

Lebih terperinci

BAB V GERBANG LOGIKA DAN ALJABAR BOOLE

BAB V GERBANG LOGIKA DAN ALJABAR BOOLE V GERNG LOGIK DN LJR OOLE Pendahuluan Gerbang logika atau logic gate merupakan dasar pembentukan system digital. Gerbang ini tidak perlu kita bangun dengan pengkawatan sebab sudah tersedia dalam bentuk

Lebih terperinci

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami

Laporan Praktikum. Gerbang Logika Dasar. Mata Kuliah Teknik Digital. Dosen pengampu : Pipit Utami Laporan Praktikum Gerbang Logika Dasar Mata Kuliah Teknik Digital Dosen pengampu : Pipit Utami Oeh : Aulia Rosiana Widiardhani 13520241044 Kelas F1 Pendidikan Teknik Informatika Fakultas Teknik Universitas

Lebih terperinci

LAPORAN PRAKTIKUM DIGITAL

LAPORAN PRAKTIKUM DIGITAL LAPORAN PRAKTIKUM DIGITAL NOMOR PERCOBAAN : 10 JUDUL PERCOBAAN : Half / Full Adder, Adder Subtractor KELAS / GROUP : Telkom 2-A / 6 NAMA PRAKTIKAN : 1. Nur Aminah (Penanggung Jawab) 2. M. Aditya Prasetyadin

Lebih terperinci

7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF.

7.1. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. PERCOBAAN DIGITAL 7 PENCACAH (COUNTER) 7.. TUJUAN Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. 7.2. TEORI DASAR Pencacah

Lebih terperinci

Gambar 5(a).Tabel Kebenaran Full Adder

Gambar 5(a).Tabel Kebenaran Full Adder . Full dder Gambar 5 merupakan bentuk singkat dari tabel penambahan biner, dengan situasi 1 + 1 + 1. tabel kebenaran pada gambar 5(a) memperlihatkan semua kombinasi yang mungkin dari,, dan Cin (masukan

Lebih terperinci

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL Gerbang Logika Dasar, Universal NAND dan Semester 3 1. Kompetensi FAKULTAS TEKNIK No. LST/PTI/PTI6205/02 Revisi: 00 Tgl: 8 September 2014 Page 1 of 6 Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa memiliki kedisiplinan, tanggung jawab dan dapat

Lebih terperinci

BAB III GERBANG LOGIKA BINER

BAB III GERBANG LOGIKA BINER III GERNG LOGIK INER 3. ljabar oole Pada abad ke-9 George oole memperkenalkan operasi hitung matematika dalam bentuk huruf abjad dan memperkenalkan simbol tertentu untuk hubungan seperti tanda tambah (+)

Lebih terperinci

PENCACAH. Gambar 7.1. Pencacah 4 bit

PENCACAH. Gambar 7.1. Pencacah 4 bit DIG 7 PENCACAH 7.. TUJUAN. Mengenal, mengerti dan memahami operasi dasar pencacah maju maupun pencacah mundur menggunakan rangkaian gerbang logika dan FF. 2. Mengenal beberapa jenis IC pencacah. 7.2. TEORI

Lebih terperinci

BAB III GERBANG LOGIKA DAN ALJABAR BOOLEAN

BAB III GERBANG LOGIKA DAN ALJABAR BOOLEAN A III GERANG LOGIKA DAN ALJAAR OOLEAN 3. Pendahuluan Komputer, kalkulator, dan peralatan digital lainnya kadang-kadang dianggap oleh orang awam sebagai sesuatu yang ajaib. Sebenarnya peralatan elektronika

Lebih terperinci

6.1. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register.

6.1. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register. PERCOBAAN DIGITAL 6 SHIFT REGISTER 6.. TUJUAN PERCOBAAN Mahasiswa/i mengenal, mengerti dan memahami cara kerja register. 6.2. TEORI DASAR Register adalah suatu rangkaian logika yang berfungsi untuk menyimpan

Lebih terperinci

TEORI DASAR DIGITAL (GERBANG LOGIKA)

TEORI DASAR DIGITAL (GERBANG LOGIKA) #14 TEORI DSR DIGITL (GERNG LOGIK) Gerbang logika dapat didefinisikan sebagai peralatan yang dapat menghasilkan suatu output hanya bila telah ditentukan sebelumnya kondisi input yang ada. Dalam hal ini

Lebih terperinci

TEORI DASAR DIGITAL (GERBANG LOGIKA)

TEORI DASAR DIGITAL (GERBANG LOGIKA) #14 TEORI DSR DIGITL (GERNG LOGIK) Gerbang logika dapat didefinisikan sebagai peralatan yang dapat menghasilkan suatu output hanya bila telah ditentukan sebelumnya kondisi input yang ada. Dalam hal ini

Lebih terperinci

LAPORAN PRAKTIKUM DIGITAL

LAPORAN PRAKTIKUM DIGITAL LAPORAN PRAKTIKUM DIGITAL NO. PERCOBAAN : 10 KELAS/GROUP : TT3A/08 NAMA PRAKTIKAN : ADE ZASKIATUN NABILA NAMA PARTNER : -SEVTHIA NUGRAHA -SOCRATES PUTRA N TGL PERCOBAAN : 3 OKTOBER 2016 TGL PENYERAHAN

Lebih terperinci

GERBANG LOGIKA LANJUTAN

GERBANG LOGIKA LANJUTAN 1 GERNG LOGK LNJUTN. Tujuan Kegiatan Praktikum 2 Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika NND. 2) Menguji piranti hardware gerbang logika

Lebih terperinci

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA

MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA MODUL TEKNIK DIGITAL MODUL III GERBANG LOGIKA YAYASAN SANDHYKARA PUTRA TELKOM SMK TELKOM SANDHY PUTRA MALANG 28 MODUL III GERBANG LOGIKA & RANGKAIAN KOMBINASIONAL Mata Pelajaran : Teknik Digital Kelas

Lebih terperinci

LAB SHEET TEKNIK DIGITAL. Dibuat oleh : Dilarang memperbanyak sebagian atau seluruh isi dokumen

LAB SHEET TEKNIK DIGITAL. Dibuat oleh : Dilarang memperbanyak sebagian atau seluruh isi dokumen No. LST/EKO/DEL 214/09 Revisi : 02 Tgl : 5 Mei 2010 Hal 1 dari 6 1. Kompetensi Memahami cara kerja rangkaian adder dan rangkaian subtractor. 2. Sub Kompetensi Memahami cara kerja rangkaian adder. Memahami

Lebih terperinci

COUNTER ASYNCHRONOUS

COUNTER ASYNCHRONOUS COUNTER ASYNCHRONOUS A. Tujuan Kegiatan Praktikum 2 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : ) Merangkai rangkaian ASYNCHRONOUS COUNTER 2) Mengetahui cara kerja rangkaian ASYNCHRONOUS

Lebih terperinci

Dari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1.

Dari tabel kebenaran half adder, diperoleh rangkaian half adder sesuai gambar 4.1. PERCOBAAN DIGITAL 03 PENJUMLAH (ADDER) 3.1. TUJUAN PERCOBAAN Mahasiswa mengenal, mengerti, dan memahami: 1. Operasi half adder dan full adder. 2. Operasi penjumlahan dan pengurangan biner 4 bit. 3.2. TEORI

Lebih terperinci

Percobaan 10 MULTIVIBRATOR (ASTABIL, MONOSTABIL, DAN PICU-SCHMITT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY

Percobaan 10 MULTIVIBRATOR (ASTABIL, MONOSTABIL, DAN PICU-SCHMITT) Oleh : Sumarna, Jurdik Fisika, FMIPA, UNY Percobaan 10 MULTIVIBTO (STBIL, MONOSTBIL, DN PIU-SHMITT) Oleh : Sumarna, Jurdik Fisika, FMIP, UNY E-mail : sumarna@uny.ac.id Tujua : 1. Mempelajari cara kerja rangkaian multivibrator, 2. Menyusun rangkaian

Lebih terperinci

MEMORI. (aktif LOW). Kaki 9 A0 D A1 D A2 D A3 D A4 D A5 D A6 D A7 D7 23 A8 22 A9 19 A10 21 W 20 G 18 E 6116

MEMORI. (aktif LOW). Kaki 9 A0 D A1 D A2 D A3 D A4 D A5 D A6 D A7 D7 23 A8 22 A9 19 A10 21 W 20 G 18 E 6116 MEMORI A. Tujuan Kegiatan Praktikum : Setelah mempraktekkan Topik ini, anda diharapkan dapat :. Mengetahui prinsip kerja penulisan dan pembacaan data dalam memori.. Mengetahui dan memahami pengalamatan

Lebih terperinci

DIG 04 RANGKAIAN PENJUMLAH

DIG 04 RANGKAIAN PENJUMLAH DIG 04 RNGKIN PENJUMLH 4.1. TUJUN PERCON Mahasiswa mengenal, mengerti, dan memahami : 1. Operasi penjumlahan tak lengkap. 2. Operasi penjumlahan lengkap. 3. Ragam IC penjumlah biner. 4. Operasi penjumlahan

Lebih terperinci

MODUL I TEGANGAN KERJA DAN LOGIKA

MODUL I TEGANGAN KERJA DAN LOGIKA MODUL I TEGANGAN KERJA DAN LOGIKA I. Tujuan instruksional khusus 1. Menyelidiki Tegangan Kerja dari Integrated Cicuit (IC) Digital keluarga TTL. 2. Membuktikan Tegangan Logika IC Digital keluarga TTL II.

Lebih terperinci

MODUL I GERBANG LOGIKA

MODUL I GERBANG LOGIKA MODUL PRAKTIKUM ELEKTRONIKA DIGITAL 1 MODUL I GERBANG LOGIKA Dalam elektronika digital sering kita lihat gerbang-gerbang logika. Gerbang tersebut merupakan rangkaian dengan satu atau lebih dari satu sinyal

Lebih terperinci

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808)

INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808) INSTRUMENTASI INDUSTRI (NEKA421) JOBSHEET 14 (DAC 0808) I. TUJUAN 1. Mahasiswa dapat memahami karakteristik pengkondisi sinyal DAC 0808 2. Mahasiswa dapat merancang rangkaian pengkondisi sinyal DAC 0808

Lebih terperinci

GERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori

GERBANG LOGIKA. A. Tujuan Praktikum. B. Dasar Teori GERBANG LOGIKA Tugas Pra Praktikum 1. Apa yang dimaksud dengan gerbang logika? Jelaskan! 2. Ada berapa jenis gerbang logika dasar? Sebutkan dan jelaskan! 3. Sebutkan macam-macam gerbang logika jika ditinjau

Lebih terperinci

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR)

LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR) LAPORAN PRAKTIKUM GERBANG LOGIKA (AND, OR, NAND, NOR) Diajukan untuk memenuhi salah satu tugas mata kuliah Elektronika Lanjut Dosen Pengampu : Ahmad Aminudin, M.Si Oleh : Aceng Kurnia Rochmatulloh (1305931)

Lebih terperinci

MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F ANISA PRATIWI / F JUPRI SALINDING / F

MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F ANISA PRATIWI / F JUPRI SALINDING / F MAKALAH SYSTEM DIGITAL GERBANG LOGIKA DI SUSUN OLEH : AMRI NUR RAHIM / F 551 12 062 ANISA PRATIWI / F 551 12 075 JUPRI SALINDING / F 551 12 077 WIDYA / F 551 12 059 TEKNIK INFORMATIKA (S1) TEKNIK ELEKTRO

Lebih terperinci

KATA PENGANTAR. Segala puji bagi Allah yang telah melimpahkan rahmat dan hidayah-nya,

KATA PENGANTAR. Segala puji bagi Allah yang telah melimpahkan rahmat dan hidayah-nya, KT PENGNTR Segala puji bagi llah yang telah melimpahkan rahmat dan hidayah-nya, sehingga penulisan makalah yang berjudul TEKNIK DIGITL KOMPUTER ini dapat diselesaikan. Penulis mengucapkan terima kasih

Lebih terperinci

BAB 1. KONSEP DASAR DIGITAL

BAB 1. KONSEP DASAR DIGITAL 1. KONSEP DSR DIGITL Materi : 1. Representasi entuk Digital dan nalog 2. entuk Sinyal Digital 3. Transmisi Serial & Paralel 4. Switch dalam Rangkaian Elektronika 5. Gerbang Logika Dasar 6. Tabel Kebenaran

Lebih terperinci

Modul 3 : Rangkaian Kombinasional 1

Modul 3 : Rangkaian Kombinasional 1 Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 3 : Rangkaian Kombinasional 1 3.1 Tujuan Mahasiswa mampu mengetahui cara kerja decoder dengan IC, dan membuat rangkaiannya. 3.2 Alat & Bahan 1. IC Gerbang

Lebih terperinci

GERBANG LOGIKA DIGITAL

GERBANG LOGIKA DIGITAL LAPORAN PRAKTIKUM ELEKTRONIKA PERCOBAAN 09 GERBANG LOGIKA DIGITAL Disusun oleh : Kelompok : 1 Nama : Achmad Mushoffa 3.31.11.0.01 Agus Bekti Rohmadi 3.31.11.0.02 Alex Samona 3.31.11.0.03 Angger Eka Samekta

Lebih terperinci

BAB 2 RANGKAIAN LOGIKA DIGITAL KOMBINASIONAL. 2.1 Unit Logika Kombinasional

BAB 2 RANGKAIAN LOGIKA DIGITAL KOMBINASIONAL. 2.1 Unit Logika Kombinasional 2 RNGKIN LOGIK DIGITL KOMINSIONL Sebelum melangkah lebih jauh, dalam bab ini akan dibahas dasar-dasar logika digital yang merupakan elemen dasar penyusunan komputer. Pembahasan dimulai dengan rangkaian

Lebih terperinci

BAB II TEORI DASAR 2.1 Pendahuluan 2.2 Sensor Clamp Putaran Mesin

BAB II TEORI DASAR 2.1 Pendahuluan 2.2 Sensor Clamp Putaran Mesin 4 BAB II TEORI DASAR 2.1 Pendahuluan Pada bab ini akan dijelaskan mengenai teori-teori mengenai perangkatperangkat pendukung baik perangkat keras dan perangkat lunak yang akan dipergunakan sebagai pengukuran

Lebih terperinci

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop

1. FLIP-FLOP. 1. RS Flip-Flop. 2. CRS Flip-Flop. 3. D Flip-Flop. 4. T Flip-Flop. 5. J-K Flip-Flop. ad 1. RS Flip-Flop 1. FLIP-FLOP Flip-flop adalah keluarga Multivibrator yang mempunyai dua keadaaan stabil atau disebut Bistobil Multivibrator. Rangkaian flip-flop mempunyai sifat sekuensial karena sistem kerjanya diatur

Lebih terperinci

MODUL DASAR TEKNIK DIGITAL

MODUL DASAR TEKNIK DIGITAL MODUL DASAR TEKNIK DIGITAL ELECTRA ELECTRONIC TRAINER alexandernugroho@gmail.com HP: 08112741205 2/23/2015 BAB I GERBANG DASAR 1. 1 TUJUAN PEMBELAJARAN Peserta diklat / siswa dapat : Memahami konsep dasar

Lebih terperinci

Jobsheet Praktikum REGISTER

Jobsheet Praktikum REGISTER REGISTER A. Tujuan Kegiatan Praktikum - : Setelah mempraktekkan Topik ini, anda diharapkan dapat :. Mengetahui fungsi dan prinsip kerja register.. Menerapkan register SISO, PISO, SIPO dan PIPO dalam rangkaian

Lebih terperinci

A0 B0 Σ COut

A0 B0 Σ COut A. Judul : PARALEL ADDER B. Tujuan Kegiatan Belajar 8 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : ) Merangkai rangkaian PARALEL ADDER. ) Mempelajari penjumlahan dan pengurangan bilangan

Lebih terperinci

PERCOBAAN DIGITAL 01 GERBANG LOGIKA DAN RANGKAIAN LOGIKA

PERCOBAAN DIGITAL 01 GERBANG LOGIKA DAN RANGKAIAN LOGIKA PERCOBAAN DIGITAL GERBANG LOGIKA DAN RANGKAIAN LOGIKA .. TUJUAN PERCOBAAN. Mengenal berbagai jenis gerbang logika 2. Memahami dasar operasi logika untuk gerbang AND, NAND, OR, NOR. 3. Memahami struktur

Lebih terperinci

Sasaran Pertemuan3 PERTEMUAN 3 GERBANG LOGIKA OR GATE ANIMATION. - Mahasiswa diharapkan dapat :

Sasaran Pertemuan3 PERTEMUAN 3 GERBANG LOGIKA OR GATE ANIMATION. - Mahasiswa diharapkan dapat : PERTEMUN 3 GERNG LOGIK - Mahasiswa diharapkan dapat : Sasaran Pertemuan3. Mengerti tentang Gerbang Logika Dasar 2. Mengerti tentang ljabar oolean 3. Mengerti tentang MS (Most significant bit) dan LS (least

Lebih terperinci

LAB #1 DASAR RANGKAIAN DIGITAL

LAB #1 DASAR RANGKAIAN DIGITAL LAB #1 DASAR RANGKAIAN DIGITAL TUJUAN 1. Untuk mempelajari operasi dari gerbang logika dasar. 2. Untuk membangun rangkaian logika dari persamaan Boolean. 3. Untuk memperkenalkan beberapa konsep dasar dan

Lebih terperinci

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK TEKNIK DIGITAL No. LST/PTI/PTI6205/01 Revisi: 00 Tgl: 8 September 2014 Page 1 of 8 1. Kompetensi Dengan mengikuti perkuliahan praktek, diharapkan mahasiswa memiliki kedisiplinan, tanggung jawab dan dapat berinteraksi

Lebih terperinci

BAB 2 GERBANG LOGIKA & ALJABAR BOOLE

BAB 2 GERBANG LOGIKA & ALJABAR BOOLE SISTEM DIGITL 16 2 GERNG LOGIK & LJR OOLE Gerbang Logika (Logical Gates) atau gerbang digital merupakan komponen dasar elektronika digital. erbeda dengan komponen elektronika analog yang mempunyai tegangan

Lebih terperinci

Kelompok 7. Danu Setiawan Juli Adi Prastyo Comparator

Kelompok 7. Danu Setiawan Juli Adi Prastyo Comparator Kelompok 7 Danu Setiawan 1017041023 Juli Adi Prastyo 1017041031 Comparator Rangkaian Comparator adalah satu jenis penerapan rangkaian kombinasional yang mempunyai fungsi utama membandingkan dua data digital.

Lebih terperinci

Gerbang Logika Dasar I

Gerbang Logika Dasar I Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 1 : Gerbang Logika Dasar I 11 Tujuan Mahasiswa mampu mengimplementasikan logika gerbang dasar ke hardware logika dasar 12 Alat & Bahan 1 IC Gerbang Logika

Lebih terperinci

Jobsheet Praktikum PARALEL ADDER

Jobsheet Praktikum PARALEL ADDER 1 PARALEL ADDER A. Tujuan Kegiatan Praktikum 3-4 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Merangkai rangkaian PARALEL ADDER. ) Mempelajari penjumlahan dan pengurangan bilangan

Lebih terperinci

BAB III RANGKAIAN LOGIKA

BAB III RANGKAIAN LOGIKA BAB III RANGKAIAN LOGIKA BAB III RANGKAIAN LOGIKA Alat-alat digital dan rangkaian-rangkaian logika bekerja dalam sistem bilangan biner; yaitu, semua variabel-variabel rangkaian adalah salah satu 0 atau

Lebih terperinci

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR

Y Y A B. Gambar 1.1 Analogi dan simbol Gerbang NOR Tabel 1.1 tabel kebenaran Gerbang NOR A B YOR YNOR A. Judul : GERBANG NOR B. Tujuan Kegiatan Belajar 5 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika NOR. 2) Menguji piranti hardware gerbang logika

Lebih terperinci

BAB III PERANCANGAN SISTEM

BAB III PERANCANGAN SISTEM 25 BAB III PERANCANGAN SISTEM Sistem monitoring ini terdiri dari perangkat keras (hadware) dan perangkat lunak (software). Perangkat keras terdiri dari bagian blok pengirim (transmitter) dan blok penerima

Lebih terperinci

PENGUAT INSTRUMENTASI

PENGUAT INSTRUMENTASI ERCON ENGUT INSTRUMENTSI ( Oleh : Sumarna, Lab-Elins Jurdik Fisika FMI UNY ) E-mail : sumarna@uny.ac.id TUJUN 1. Mempelajari cara kerja rangkaian penguat instrumentasi, 2. Menentukan CMRR suatu penguat

Lebih terperinci

LAPORAN PRAKTIKUM LABORATORIUM DIGITAL

LAPORAN PRAKTIKUM LABORATORIUM DIGITAL LPORN PRKTIKUM LBORTORIUM DIGITL NOMOR PERCOBN : 02 JUDUL PERCOBN : GERBNG UNIVERSL KELS / GROUP : TELKOM- 2B / 02 NM NGGOT : 1. NIS DIN 2. RIEF TRISMORO K. 3. INDH DIN PRTIWI D O S E N : BENN NIXON, Md.

Lebih terperinci

LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER)

LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER) LAB PTE - 05 (PTEL626) JOBSHEET 8 (ADC-ANALOG TO DIGITAL CONVERTER) A. TUJUAN 1. Mahasiswa dapat mengetahui prinsip kerja dan karakteristik rangkaian ADC 8 Bit. 2. Mahasiswa dapat merancang rangkaian ADC

Lebih terperinci

Papan Pergantian Pemain Sepak Bola Berbasis Digital Menggunakan IC4072 dan IC7447

Papan Pergantian Pemain Sepak Bola Berbasis Digital Menggunakan IC4072 dan IC7447 Volume 10 No 1, April 2017 Hlm. 44-50 ISSN 0216-9495 (Print) ISSN 2502-5325 (Online) Papan Pergantian Pemain Sepak Bola Berbasis Digital Menggunakan IC4072 dan IC7447 Teguh Arifianto Program Studi Teknik

Lebih terperinci

Hanif Fakhrurroja, MT

Hanif Fakhrurroja, MT Pertemuan 3 Organisasi Komputer Logika Digital Hanif Fakhrurroja, MT PIKSI GNESH, 2013 Hanif Fakhrurroja @hanifoza hanifoza@gmail.com http://hanifoza.wordpress.com Pendahuluan Hanif Fakhrurroja, 2013 http://hanifoza.wordpress.com

Lebih terperinci

RANGKAIAN LOGIKA DISKRIT

RANGKAIAN LOGIKA DISKRIT RANGKAIAN LOGIKA DISKRIT Materi 1. Gerbang Logika Dasar 2. Tabel Kebenaran 3. Analisa Pewaktuan GERBANG LOGIKA DASAR Gerbang Logika blok dasar untuk membentuk rangkaian elektronika digital Sebuah gerbang

Lebih terperinci

LABORATORIUM TEKNIK ELEKTRO PENDAHULUAN

LABORATORIUM TEKNIK ELEKTRO PENDAHULUAN MODUL PRKTIKUM TEKNIK DIGITL LORTORIUM TEKNIK ELEKTRO JURUSN TEKNIK ELEKTRO FKULTS TEKNIK UNIVERSITS ISLM KDIRI KEDIRI LORTORIUM TEKNIK ELEKTRO FKULTS TEKNIK UNIVERSITS ISLM KDIRI PENDHULUN. UMUM Sesuai

Lebih terperinci

Jobsheet Praktikum ENCODER

Jobsheet Praktikum ENCODER 1 ENCODER A. Tujuan Kegiatan Praktikum 5 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Merangkai rangkaian ENCODER. 2) Mengetahui karakteristik rangkaian ENCODER. B. Dasar Teori Kegiatan

Lebih terperinci

BAB IX RANGKAIAN PEMROSES DATA

BAB IX RANGKAIAN PEMROSES DATA BAB IX RANGKAIAN PEMROSES DATA 9.1 MULTIPLEXER Multiplexer adalah suatu rangkaian yang mempunyai banyak input dan hanya mempunyai satu output. Dengan menggunakan selector, dapat dipilih salah satu inputnya

Lebih terperinci

Gambar 4.1. Rangkaian Dasar MUX.

Gambar 4.1. Rangkaian Dasar MUX. PERCOBAAN DIGITAL 4 MULTIPLEXER DAN DEMULTIPLEXER 4.. TUJUAN PERCOBAAN. Mengenal, mengerti, dan memahami cara kerja Multiplekser dan Demultiplekser.. Mengenal berbagai macam rangkaian terintegrasi Multiplekser

Lebih terperinci

MODUL I PENGENALAN ALAT

MODUL I PENGENALAN ALAT MODUL PRAKTIKUM SISTEM DIGITAL 1 I. DASAR TEORI 1. Konsep Dasar Breadboard MODUL I PENGENALAN ALAT Breadboard digunakan untuk mengujian dan eksperimen rangkaian elektronika. Breadboard sangat baik sekali

Lebih terperinci

MODUL 3 GERBANG LOGIKA DASAR

MODUL 3 GERBANG LOGIKA DASAR MODUL 3 GERBANG LOGIKA DASAR A. TEMA DAN TUJUAN KEGIATAN PEMBELAJARAN. Tema : Gerbang Logika Dasar 2. Fokus Pembahasan Materi Pokok :. Definisi Gerbang Logika Dasar 2. Gerbang-gerbang Logika Dasar 3. Tujuan

Lebih terperinci

Gambar 1.1 Konfigurasi pin IC 74LS138

Gambar 1.1 Konfigurasi pin IC 74LS138 A. Judul : DEMULTIPLEKSER B. Tujuan Kegiatan Belajar 13 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Merangkai rangkaian DEMULTIPLEKSER. 2) Mengetahui cara kerja rangkaian DEMULTIPLEKSER

Lebih terperinci

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK INSTRUMENTASI

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET PRAKTIK INSTRUMENTASI No. LST/PTE/EKA6218 Revisi: 00 Tgl: September 2015 Page 1 of 6 INDIKATOR CAPAIAN PEMBELAJARAN PRAKTIK Dengan mempelajari dan praktik menggunakan Labsheet ini, diharapkan mahasiswa mampu: 1. Mengetahui

Lebih terperinci

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET TEKNIK DIGITAL LS 2 : Aljabar Boolean, Teori De Morgan I dan De Morgan II

FAKULTAS TEKNIK UNIVERSITAS NEGERI YOGYAKARTA LAB SHEET TEKNIK DIGITAL LS 2 : Aljabar Boolean, Teori De Morgan I dan De Morgan II No. LST/EKO/DEL 214/02 Revisi : 04 Tgl : 1 Februari 2012 Hal 1 dari 8. Kompetensi Memahami hukum aljabar oolean termasuk hukum De Morgan, dan prinsip Sum of Product. Sub Kompetensi 1. Memahami penerapan

Lebih terperinci

COUNTER ASYNCHRONOUS

COUNTER ASYNCHRONOUS COUNTER ASYNCHRONOUS A. Tujuan Kegiatan Praktikum 3 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : ) Merangkai rangkaian SYNCHRONOUS COUNTER 2) Mengetahui cara kerja rangkaian SYNCHRONOUS COUNTER

Lebih terperinci

Dalam pengukuran dan perhitungannya logika 1 bernilai 4,59 volt. dan logika 0 bernilai 0 volt. Masing-masing logika telah berada pada output

Dalam pengukuran dan perhitungannya logika 1 bernilai 4,59 volt. dan logika 0 bernilai 0 volt. Masing-masing logika telah berada pada output BAB IV HASIL DAN PEMBAHASAN 4.1 Pengukuran Alat Dalam pengukuran dan perhitungannya logika 1 bernilai 4,59 volt dan logika 0 bernilai 0 volt. Masing-masing logika telah berada pada output pin kaki masing-masing

Lebih terperinci

DASAR TEKNIK DIGITAL (1) GERBANG-GERBANG LOGIKA DASAR

DASAR TEKNIK DIGITAL (1) GERBANG-GERBANG LOGIKA DASAR DASAR TEKNIK DIGITAL (1) GERBANG-GERBANG LOGIKA DASAR Quad Edisi 4 quad@brawijaya.ac.id Lisensi Dokumen Copyright 2007 quad.brawijaya.ac.id PERINGATAN!!! Seluruh Artikel di quad.brawijaya.ac.id dapat digunakan,

Lebih terperinci

EMULASI GERBANG LOGIKA TUNGGAL MULTIFUNGSI MENGGUNAKAN MIKROPENGENDALI ATMEGA8A

EMULASI GERBANG LOGIKA TUNGGAL MULTIFUNGSI MENGGUNAKAN MIKROPENGENDALI ATMEGA8A EMULASI GERBANG LOGIKA TUNGGAL MULTIFUNGSI MENGGUNAKAN MIKROPENGENDALI ATMEGA8A Arief Hendra Saptadi Jurusan Teknik Elektro Fakultas Teknik Universitas Muhammadiyah Semarang Jl. Kasipah no 10-12 Semarang

Lebih terperinci

BAB II PENDEKATAN PEMECAHAN MASALAH. Tombol kuis dengan Pengatur dan Penampil Nilai diharapkan memiliki fiturfitur

BAB II PENDEKATAN PEMECAHAN MASALAH. Tombol kuis dengan Pengatur dan Penampil Nilai diharapkan memiliki fiturfitur 6 BAB II PENDEKATAN PEMECAHAN MASALAH A. Tombol Kuis dengan Pengatur dan Penampil Nilai Tombol kuis dengan Pengatur dan Penampil Nilai diharapkan memiliki fiturfitur sebagai berikut: 1. tombol pengolah

Lebih terperinci

yaitu, rangkaian pemancar ultrasonik, rangkaian detektor, dan rangkaian kendali

yaitu, rangkaian pemancar ultrasonik, rangkaian detektor, dan rangkaian kendali BAB III PERANCANGAN 3.1. Blok Diagram Pada dasarnya rangkaian elektronik penggerak kamera ini menggunakan beberapa rangkaian analok yang terbagi menjadi beberapa blok rangkaian utama, yaitu, rangkaian

Lebih terperinci

BAB III RANCANG BANGUN SISTEM KARAKTERISASI LED. Rancangan sistem karakterisasi LED diperlihatkan pada blok diagram Gambar

BAB III RANCANG BANGUN SISTEM KARAKTERISASI LED. Rancangan sistem karakterisasi LED diperlihatkan pada blok diagram Gambar BAB III RANCANG BANGUN SISTEM KARAKTERISASI LED 3.1. Rancang Bangun Perangkat Keras Rancangan sistem karakterisasi LED diperlihatkan pada blok diagram Gambar 3.1. Sistem ini terdiri dari komputer, antarmuka

Lebih terperinci

LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EK2A/04 ARIF NUR MAJID EK2A/05 AULIADI SIGIT H EK2A/06

LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EK2A/04 ARIF NUR MAJID EK2A/05 AULIADI SIGIT H EK2A/06 LAPORAN PRAKTIKUM DIGITAL DISUSUN OLEH: ARDITYA HIMAWAN EKA/0 ARIF NUR MAJID EKA/0 AULIADI SIGIT H EKA/0 POLITEKNIK NEGERI SEMARANG 009 PERCOBAAN JUDUL : MONOSTABLE MULTIVIBRATOR(ONE SHOT) TUJUAN :. Mahasiswa

Lebih terperinci

Aplikasi Mikro-Kontroller AT89C51 Pada Pengukur Kecepatan Kendaraan

Aplikasi Mikro-Kontroller AT89C51 Pada Pengukur Kecepatan Kendaraan Aplikasi Mikro-Kontroller AT89C51 Pada Pengukur Kecepatan Kendaraan Pamungkas Daud Pusat Penelitian Elektronika dan Telekomunikasi pmkdaud@ppet.lipi.go.id Abstrak Topik penulisan kali ini adalah mengenai

Lebih terperinci

BAB 3 PERANCANGAN SISTEM

BAB 3 PERANCANGAN SISTEM BAB 3 PERANCANGAN SISTEM Pada bab ini akan dijelaskan secara umum perancangan sistem pengingat pada kartu antrian dengan memanfaatkan gelombang radio, yang terdiri dari beberapa bagian yaitu blok diagram

Lebih terperinci

Gambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND

Gambar 1.1 Analogi dan simbol Gerbang AND. Tabel 1.1 kebenaran Gerbang AND 2 masukan : Masukan Keluaran A B YAND A. Judul : GERBANG AND B. Tujuan Kegiatan Belajar 1 : Setelah mempraktekkan Topik ini, mahasiswa diharapkan dapat : 1) Mengetahui tabel kebenaran gerbang logika AND. 2) Menguji piranti hardware gerbang

Lebih terperinci

PERCOBAAN 8. RANGKAIAN ARITMETIKA DIGITAL DASAR

PERCOBAAN 8. RANGKAIAN ARITMETIKA DIGITAL DASAR PERCOBAAN 8. TUJUAN: Setelah menyelesaikan percobaan ini mahasiswa diharapkan mampu Memahami rangkaian aritmetika digital : adder dan subtractor Mendisain rangkaian adder dan subtractor (Half dan Full)

Lebih terperinci

PENGENALAN SISTEM DIGITAL

PENGENALAN SISTEM DIGITAL 1 PENGENLN SISTEM DIGITL GERNG LOGIK Gerbang logika adalah piranti dua-keadaan : keluaran dengan nol volt yang menyatakan logika 0 (atau rendah) dan keluaran dengan tegangan tetap yang menyatakan logika

Lebih terperinci

BAB I : APLIKASI GERBANG LOGIKA

BAB I : APLIKASI GERBANG LOGIKA BAB I : APLIKASI GERBANG LOGIKA Salah satu jenis IC dekoder yang umum di pakai adalah 74138, karena IC ini mempunyai 3 input biner dan 8 output line, di mana nilai output adalah 1 untuk salah satu dari

Lebih terperinci

BAB III PERANCANGAN ALAT DAN PROGRAM

BAB III PERANCANGAN ALAT DAN PROGRAM BAB III PERANCANGAN ALAT DAN PROGRAM Dalam bab ini penulis akan membahas prinsip kerja rangkaian yang disusun untuk merealisasikan sistem alat, dalam hal ini mikrokontroler 2560 sebagai IC utama untuk

Lebih terperinci

III. METODE PENELITIAN. Penelitian ini dilaksanakan pada bulan Juli 2012 sampai dengan Januari 2013.

III. METODE PENELITIAN. Penelitian ini dilaksanakan pada bulan Juli 2012 sampai dengan Januari 2013. III. METODE PENELITIAN A. Waktu dan Tempat Penelitian Penelitian ini dilaksanakan pada bulan Juli 2012 sampai dengan Januari 2013. Perancangan alat penelitian dilakukan di Laboratorium Elektronika, Laboratorium

Lebih terperinci

BAB VI ENCODER DAN DECODER

BAB VI ENCODER DAN DECODER BAB VI ENCODER DAN DECODER 6.1. TUJUAN EKSPERIMEN Memahami prinsip kerja dari rangkaian Encoder Membedakan prinsip kerja rangkaian Encoder dan Priority Encoder Memahami prinsip kerja dari rangkaian Decoder

Lebih terperinci

Modul 5 : Rangkaian Sekuensial 1

Modul 5 : Rangkaian Sekuensial 1 Fakultas Ilmu Terapan, Universitas Telkom 1 Modul 5 : Rangkaian Sekuensial 1 5.1 Tujuan Mahasiswa mampu mengetahui cara kerja Flip Flop dan membuat rangkaiannya. 5.2 Alat & Bahan 1. IC Gerbang Logika :

Lebih terperinci

Rangkaian Adder dengan Seven Segment

Rangkaian Adder dengan Seven Segment Rangkaian Adder dengan Seven Segment Diajukan untuk memenuhi kelulusan mata kuliah Teknik Rangkaian Terintegrasi Dosen : Ni matul Ma muriyah, M.Eng Disusun oleh: Thursy Rienda Aulia Satriani (1221009)

Lebih terperinci

BAB V PENGUJIAN DAN ANALISIS. dapat berjalan sesuai perancangan pada bab sebelumnya, selanjutnya akan dilakukan

BAB V PENGUJIAN DAN ANALISIS. dapat berjalan sesuai perancangan pada bab sebelumnya, selanjutnya akan dilakukan BAB V PENGUJIAN DAN ANALISIS Pada bab ini akan diuraikan tentang proses pengujian sistem yang meliputi pengukuran terhadap parameter-parameter dari setiap komponen per blok maupun secara keseluruhan, dan

Lebih terperinci

Gambar 1.1 Logic diagram dan logic simbol IC 7476

Gambar 1.1 Logic diagram dan logic simbol IC 7476 A. Judul : FLIP-FLOP JK B. Tujuan Kegiatan Belajar 15 : Setelah mempraktekkan Topik ini, anda diharapkan dapat : 1) Mengetahui cara kerja rangkaian Flip-Flop J-K. 2) Merangkai rangkaian Flip-Flop J-K.

Lebih terperinci